KR100259745B1 - 광대역 증폭기 - Google Patents
광대역 증폭기 Download PDFInfo
- Publication number
- KR100259745B1 KR100259745B1 KR1019930012521A KR930012521A KR100259745B1 KR 100259745 B1 KR100259745 B1 KR 100259745B1 KR 1019930012521 A KR1019930012521 A KR 1019930012521A KR 930012521 A KR930012521 A KR 930012521A KR 100259745 B1 KR100259745 B1 KR 100259745B1
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- output
- field effect
- transistor
- effect transistor
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/38—Positive-feedback circuit arrangements without negative feedback
- H03F1/40—Positive-feedback circuit arrangements without negative feedback in discharge-tube amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/42—Modifications of amplifiers to extend the bandwidth
- H03F1/48—Modifications of amplifiers to extend the bandwidth of aperiodic amplifiers
- H03F1/483—Modifications of amplifiers to extend the bandwidth of aperiodic amplifiers with field-effect transistors
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
- Control Of Amplification And Gain Control (AREA)
Abstract
목적 : 오실로스코프등의 광대역 입력증폭단에 사용되고, 온도에 의한 변동이 적고, 또한 증폭특성을 열화시키는 일이 없는 광대역 증폭기를 제공한다.
구성 : 전압제어수단(6, R3, R4, R5, R6,R9)은 소스·폴로워의 전계효과 트랜지스터(1)의 입력단(Ti)의 입력검출신호와 출력측 트랜지스터(5)의 출력 검출신호의 오차에 비례한 제어전압을 가변저항부(2)에 출력한다. 상기 가변저항부(2)는 제어전압에 따라 그 저항치를 변화하는 것으로, 그 가변저항부에 흐르는 전계효과 트랜지스터로부터의 드레인 전류는 정전류원(3)에 의하여 항상 일정하게 유지된다. 이 때문에, 출력측 트랜지스터의 출력전압이 상기 오차에 따라 변동하여, 입력검출 전압과 출력검출전압이 항상 같아지도록 제어된다.
Description
제1도는 본 발명의 광대역 증폭기의 실시예를 나타낸 회로 구성도,
제2도는 전계효과 트랜지스터의 게이트·소스 전압과 드레인·소스간 저항의 관계를 나타낸 특성도,
제3도는 제1도의 전압제어부에 설치되는 가변저항 소자의 다른 실시예를 나타낸 도,
제4도는 본 발명의 광대역 증폭기의 다른 실시예를 나타낸 회로 구성도,
제5도는 종래의 광대역 증폭기의 회로 구성도이다.
〈도면의 주요부분에 대한 부호의 설명〉
1 : 전계효과 트랜지스터 2 : 가변 저항부
3 : 정전류원 5 : npn 트랜지스터
6 : 연산 차동증폭기 7 : 연산증폭기
8 : 연동스위치 R3,R4,R5,R6,R7: 분압저항
A : 고입력 임피던스부 B : 저출력 임피던스부
C : 보상회로부 D : 가변증폭부
본 발명은 오실로스코프등의 광대역 입력증폭단에 사용되는 광대역 증폭기에 관한 것으로, 특히 소자 특성의 변동이나 온도변화에 의한 드리프트의 영향을 보상할 수 있는 광대역 증폭기에 관한 것이다.
종래, 오실로스코프등의 아날로그 전자 계측기에 사용되는 광대역 증폭기는 직류로부터 고주파수에 이르는 광주파수 대역신호를 낮은 드리프트로 증폭할 필요가 있다. 특히, 오실로스코프등의 수직 입력회로에 사용하는 경우에는 피측정 신호원에의 부하효과를 경감하기 위하여 고입력 임피던스이고, 또한 후단 증폭기를 광대역화 하기 위하여 저출력 임피던스인 광대역 증폭기가 필요하다.
또, 소자 특성의 변동 또는 온도변화에 의한 드리프트가 작은 것이 안정된 광대역 증폭기를 실현하기 위하여 요구되고 있다.
종래, 예를 들면 일본국 특공소 61-1926호 공보, 실공소 61-15622호 공보에 개시된 발명과 같이, 입력신호를 고주파 신호성분 및 저주파 신호성분으로 분리하여 증폭하고, 증폭후의 양신호를 가산하는 방식이 알려져 있다. 이 방식은 저주파 신호와 고주파 신호를 분리하여 각각 별개의 증폭기에서 증폭함으로써 안정된 광대역의 증폭을 얻을 수 있는 것이다. 그러나, 이 방식에 있어서 사용되는 전계효과 트랜지스터에 대해서는 자기(自己) 바이어스를 인가하지 않으면 안되고, 이 자기 바이어스용의 저항은 높은 저항치를 필요로 하고, 이 때문에 그 저항에 열잡음이 발생하여 출력파형이 이지러진다는 문제가 있었다.
이 문제를 해결하기 위하여 종래, 일본국 특공소 63-15764호 공보에 개시되어 있는 바와 같이, 소스 폴로워의 전계효과 트랜지스터를 사용하고, 또한 소자 특성의 변동에 의한 영향 및 주위온도의 변동에 의한 드리프트에 대하여 안정성이 있는 광대역 증폭기가 알려져 있다. 이 광대역 증폭기를 제5도를 참조하여 간단히 설명한다.
제5도에 있어서, 전계효과 트랜지스터(31)의 게이트 및 드레인은 각각 입력단자 (32) 및 정전압원에 접속하고, 소스는 바이폴라·트랜지스터(33) 및 저항(34)으로 이루어지는 정전류원을 거쳐 마이너스 전압원에 접속되어 있다. 전계효과 트랜지스터(31)의 소스는 다시 트랜지스터(35)의 베이스에 접속되어 있다. 입력단자(32)에 설치된 분압기(36)와 출력측에 설치된 분압기(37)는 거의 동일한 분압비를 가지고, 분압된 입력신호 및 출력신호는 연산증폭기(38)에 공급된다. 연산증폭기(38)의 오차신호는 저항기 및 콘덴서로 이루어진 저역필터(39)를 거쳐 트랜지스터(33)의 베이스에 공급된다.
제5도에 있어서, 입력단자(32)에 인가되는 입력신호는 전계효과 트랜지스터(31) 및 트랜지스터(35)를 가지는 광대역 증폭기에 의하여 증폭된다(증폭도는 약 1). 전(前)입력분압기(36), 출력분압기(37) 및 연산증폭기(38)를 포함하는 신호로에 의하여 저주파에 있어서의 광대역 증폭기의 회로의 안정화와 정밀도가 유지된다. 연산증폭기(38)는 입력분압기(36)로부터의 신호의 일부와, 출력분압기(37)로부터의 출력신호의 일부분을 비교하여, 오차신호를 트랜지스터(33)의 베이스에 인가한다. 전계효과 트랜지스터(31)의 게이트·소스 전압(Vgs) 또는 트랜지스터(33)의 베이스·에미터 전압(VBE)이 동작조건의 상위(相違)에 따라 변화하여 출력전압이 입력전압과 다르면, 연산증폭기(38)의 출력신호의 일부가 연산증폭기(38)에 귀환하고, 출력 및 입력전압의 상위는 고이득의 연산증폭기(38) 및 전류원 트랜지스터(33)에 의하여 자동적으로 수정된다. 즉, 출력전압은 Vgs및 VBE의 변화에 관계없이 자동적으로 입력전압과 같아지도록 수정된다.
제5도에 나타낸 광대역 증폭기는 저주파수 대역의 회로안정화를 드레인 전류(Id)를 변화시켜 소스 폴로워의 전계효과 트랜지스터(31)의 게이트·소스전압(Vgs)을 변화시킴으로써 실현하고 있다. 따라서, 자기 바이어스용 저항을 필요로 하지 않아 열잡음에 의한 문제는 생기지 않는다. 그러나, 트랜지스터(33)에 흐르는 에미터 전류, 다시 말하여 전계효과 트랜지스터(31)의 드레인 전류(Id)가 변동함으로써 전계효과 트랜지스터(31)의 전달특성의 상호 콘덕턴스(gm)가 변화한다. 상호 콘덕턴스(gm)가 변화함으로써 소스·폴로워의 전계효과 트랜지스터(31)의 고주파 대역의 증폭특성에 영향을 미치게 된다.
본 발명의 목적은 내부소자에서 발생하는 드리프트 등을 보정하는 기능을 가지며, 또한 고주파 대역에 있어서의 증폭특성을 열화(劣化)시키는 일이 없는 광대역 증폭기를 제공하는데 있다.
본 발명의 광대역 증폭기는 입력단자에 접속된 소스·폴로워의 전계효과 트랜지스터와, 상기 전계효과 트랜지스터의 소스측에 접속되어 일정한 소스전류를 흐르게 하기 위한 정전류원과, 상기 정전류원에 출력단을, 상기 전계효과 트랜지스터의 소스에 입력단을 접속시켜, 인가되는 제어전압의 크기에 따라 저항이 변하는 전압 가변저항소자와, 상기 전압가변저항소자의 출력단의 전압신호가 공급되는 출력측 트랜지스터와, 상기 출력측 트랜지스터의 출력검출전압과 상기 입력단자의 입력검출전압과의 오차를 상기 저압 가변저항소자로의 제어전압으로서 인가하는 전압 제어 수단을 구비하여, 상기 입력 검출전압과 출력 검출전압이 거의 같아지도록 제어된다. 또, 본원의 제2의 발명은 전압가변 저항소자의 출력단의 전압신호를 증폭하여 상기 출력측 트랜지스터에 가하는 가변이득증폭기와, 상기출력측 트랜지스터의 출력 검출전압 레벨을 상기 가변이득 증폭기의 이득 전환과 연동하여 조정하는 출력전압 조정수단을 구비하여 구성되어 있다.
또, 본원의 제3의 발명은, 상기한 입력 검출전압은 상기 전계효과 트랜지스터의 입력단에 접속된 분압저항에 의하여 생성되고, 상기 출력 검출전압은 상기 출력측 트랜지스터의 출력단에 접속된 분압저항에 의하여 생성된다.
전압제어수단은 소스·폴로워의 전계효과 트랜지스터의 입력단의 입력검출 신호와 출력측 트랜지스터의 출력 검출신호의 오차에 비례한 제어전압을 전압가변 저항소자에 출력한다. 이 전압가변 저항소자는 제어전압에 따라 그 저항치를 변화하는 것으로서, 이 소자에 흐르는 전계효과 트랜지스터로부터의 소스전류는 일정하게 유지된다. 이 결과, 출력측 트랜지스터에 인가되는 베이스 전압은 전압가변 저항소자의 변화에 따라 변동하고, 이 트랜지스터의 출력전압이 상기 오차에 따라 변동하여 입력 검출전압과 출력 검출전압이 같아지도록 조정된다.
또, 전압가변 저항소자의 출력단의 전압신호를 출력측 트랜지스터에 인가하기전에 가변이득 증폭수단에 의하여 증폭함과 동시에, 전압제어수단에 귀환되는 출력검출신호의 검출레벨을 조정함으로써 출력측 트랜지스터의 출력신호 레벨이 조정된다.
[실시예]
제1도는 본 발명의 광대역 증폭기의 일실시예를 나타내고 있다.
제1도에 있어서 파선에 의하여 나타낸 바와 같이, 광대역 증폭기는 대략, 고입력 임피던스부(A)와, 저출력임피던스부(B)와, 보상회로부(C)로 구성되어 있다. 고입력 임피던스부(A)는 소스·폴로워의 전계효과 트랜지스터(1)로 이루어지고, 이 전계효과 트랜지스터(1)이 게이트 단자(입력단자 Ti)에는 입력신호가 입력된다. 이 전계효과 트랜지스터(1)의 소스단에는 가변저항부(2)와 정전류원(3)이 순차적으로 직렬접속되어 있다. 정전류원(3)은 일정한 전류를 항상 흐르게 하는 주지의 회로구성을 취할 수 있다. 가변저항부(2)의 출력단과 정전류원(3)의 입력단의 접속점에는 pnp 트랜지스터(4)의 베이스가 접속되어 있다. pnp 트랜지스터(4)의 콜렉터는 마이너스의 전압이 인가되고, 그의 에미터에는 npn 트랜지스터(5)의 베이스가 접속됨과 동시에 저항(R1)을 거쳐 플러스의 전원에 접속되어 있다. pnp 트랜지스터(4)는 npn 트랜지스터(5)의 베이스에 인가되는 바이어스 전압(Vbe2)의 레벨을 조정하는 것이다. npn 트랜지스터(5)의 콜렉터는 플러스의 전원에 접속되고, 그 에미터 단자는 저항(R2)를 거쳐 마이너스의 전원에 접속됨과 동시에 출력단자(To)로서 그곳으로부터 출력전압이 인출된다. 상기 저출력 임피던스부(B)는 주로 pnp 트랜지스터(4)와 npn 트랜지스터(5)로 구성되어 있다.
출력단자(TO)와 그라운드와의 사이에는 분압저항(R3,R4)이 직렬 접속되어 있다. 이 분압저항(R3,R4)은 중간 접속점에서 출력 검출전압이 인출되어, 연산차동증폭기(6)의 마이너스측 입력단에 가해진다.
한편, 상기 입력단자(Ti)와 그라운드와의 사이에는 분압저항(R5,R6)가 접속되어 있다. 이 분압저항(R5,R6)의 중간접속점에서 입력 검출전압이 인출되어, 연산차동증폭기(6)의 플러스측 입력단에 가해진다. 연산차동증폭기(6)는 양 검출전압의 차를 증폭하여 저항(R7)을 거쳐 가변저항부(2)에 제어전압을 인가한다. 연산 차동증폭기 (6)에는 콘덴서(C1)이 접속되어 주로 저주파수 성분의 증폭이 행해진다. 상기 보상회로부(C)는 주로 가변저항부(2)와, 정전류원(3)과 분압저항(R3,R4)과, 분압저항(R5,R6)과, 그리고 연산 차동증폭기(6)로 구성되어 있다.
상기 가변저항부(2)는 전계효과 트랜지스터(21)와, 이 전계효과 트랜지스터(21)의 소스와 드레인간에 병렬 접속된 저항(R8)과 콘덴서(C2)로 이루어져 있다. 저항(R8)은 전계효과 트랜지스터(1)의 드레인 전류를 정전류원 (3)에 흐르게 하기 위하여, 전계효과 트랜지스터(21)의 채널 저항(RDS)과 분류하는 분류저항이다. 또, 콘덴서(C2)는 고주파 신호를 통과시키기 위하여 고주파 특성 보상용으로 설치되어 있다. 전계효과 트랜지스터(21)의 게이트에는 상기 연산 차동증폭기(6)로부터의 제어전압이 인가된다. 제2도는 전계효과 트랜지스터 (21)의 게이트·소스간의 전압(VGS)과 드레인·소스간 저항(RDS)의 관계의 일예를 나타내어, 게이트·소스간 전압(VGS)가 증가하면 채널의 저항(RDS)이 증가하는 것을 나타내고 있다. 그리하여 전계효과 트랜지스터(21)의 게이트에 제어전압이 인가되면, 그 제어전압의 변동에 따라 게이트·소스간 전압(VGS)도 변동하므로 그 결과, 그 저항(RDS)도 변동한다. 이와 같이 전계효과트랜지스터(21)는 제어전압에 의하여 소스·드레인간 저항을 변화시키는 전압제어 가변 저항소자로서 동작한다.
다음에, 제1도에 나타낸 광대역 증폭기의 동작에 대하여 설명한다. 설명의 형편상, 가변저항부(2)를 제어전압에 의하여 그 저항치를 변화시키는 가변저항소자(R)로 치환하는 것으로 한다. 입력단자(Ti)에 인가하는 입력전압을 Vi로 하고, 이때 전계효과 트랜지스터(1)의 게이트·소스간 전압을 Vgs로 한다. 이 게이트·소스간 전압(Vgs)은 온도에 의존하는 드레인 전류와 핀치오프 전압에 의하여 결정된다. 정전류원(3)의 존재에 의하여 입력전압(Vi)의 레벨의 여하에 관계없이 전계효과 트랜지스터(1)의 드레인전류(Id), 즉 정전류원(3)에 유입하는 전류는 일정하므로 전계효과 트랜지스터(1)의 소스단자와 정전류원(3)의 입력단 사이에는 R·Id의 전압강하가 생긴다. 따라서, pnp 트랜지스터(4)의 베이스에는 (Vi- Vgs- R·Id)의 전압이 인가되게 된다. 이 때, pnp 트랜지스터(4)의 베이스·에미터간의 전압을 Vbe1로 하고 npn 트랜지스터(5)의 베이스·에미터간의 전압을 Vbe2로 하고 출력단자(TO)의 출력전압을 VO라고 각각 가정하면, 출력전압(VO)은 식 (1)에 의하여 표시할 수가 있다.
V0= Vi- Vgs- R·Id + Vbe1- Vbe2(1)
본 발명의 목적은 V0= Vi로 하는 것이므로, 드리프트 요인으로서 Vgs, Vbe1, 및 Vbe2가 존재한다. 그러므로 식(1)으로부터 다음의 식(2)를 얻는다.
- Vgs- R·Id + Vbe1- Vbe2= 0 (2)
식(2)가 성립하면 광대역 증폭기의 내부소자에 발생하는 드리프트를 제거할수가 있다. 식 (2)는 다음의 식 (3)으로 변형된다.
R = (- Vgs+ Vbe1- Vbe2)/Id (3)
여기서 가변저항소자(R)는 전계효과 트랜지스터(21)의 채널저항(RDS)과 저항(R8)의 합성저항이므로, 다음의 식 (4)으로 표시된다.
R = (RDS·R8) / (RDS+ R8) (4)
식 (3)과 식 (4)로부터 다음의 식 (5)이 얻어진다.
(RDS·R8) / (RDS+ R8) = (-Vgs+ Vbe1- Vbe2)/Id (5)
여기서, Vgs, Vbe1, Vbe2가 온도 변화등으로 드리프트 했을 경우, 저항(R8)을 적당히 선택하여 제2도에 나타낸 바와 같이 전계효과트랜지스터(21)의 게이트·소스간전압을 제어함으로써 채널저항(RDS)을 변화시켜 식 (5)를 만족하도록 하면, 출력전압(V0)는 입력전압(Vi)과 항상 같아지게 된다.
주위온도의 변화등에 의하여 출력전압(VO)에 드리프트가 나타나면, 이 드리프트에 따라 출력 검출전압이 변동하여 차동증폭기(6)에 의하여 입력 검출전압과의 오차가 증폭되어 제어전압으로서 전계효과 트랜지스터(21)의 게이트에 인가된다. 이 제어 전압의 변화에 따라 상기한 바와 같이 소스·드레인 간의 저항(RDS)이 변화한다. 전계효과 트랜지스터(1)의 드레인전류(Id)는 저항(RDS)의 변화와 관계없이 일정하게 유지되므로, 저항(RDS)의 변화에 따라 pnp 트랜지스터(4)의 베이스전압이 변화하고, 그 결과, pnp 트랜지스터(4) 및 npn 트랜지스터(5)의 베이스·에미터전압 Vbe1및 Vbe2가 변화하여 출력전압(VO)의 드리프트를 소멸시킨다. 이와 같이, 보상회로부(C)는 입력 검출전압과 출력 검출전압이 항상 일치하도록 동작하기 때문에 출력전압(VO)에는 드리프트가 생기지 않는다. 또, 전계효과 트랜지스터(1)의 드레인 전류(Id)는 항상 일정치로 유지되고 있으므로, 전계효과 트랜지스터(1)의 상호 콘덕턴스도 거의 일정하게 유지되어 동작점이 변동하여 출력파형이 왜곡되는 등의 문제는 없다.
제1도의 광대역 증폭기의 실시예에 있어서는 가변저항부(2)에 실시되는 가변저항 소자로서 전계효과 트랜지스터(21)를 사용했으나, 전계효과 트랜지스터(21) 대신 제3도에 나타낸 바와 같이 CdS 오프트·아이소레이터(24)를 사용해도 좋다. 제3도의 실시예에 있어서는 차동증폭기(6)로부터 출력되는 제어전압은 CdS 오프트·아이소레이터(24)의 포토다이오드(241)에 인가된다. 포토다이오드(241)로부터 제어전압에 비례한 강도의 광이 출력되어 CdS(242)에 조사되고, 저항치를 광강도에 따라 변화시킨다. 그 결과, CdS 오프트·아이소레이터(24)는 가변저항소자로서 기능하며, 유입되는 드레인전류(Id)에 의하여 전압강하(R·Id)[R는 가변저항부(2)의 등가저항]를 발생한다. 또한, 가변저항부(2)이외의 구성 및 동작은 제1도의 경우와 동일하므로 설명은 생략한다.
제4도는 본 발명의 다른 실시예를 나타내고, 제1도와 동일부분은 동일부호로 나타내고 그 설명은 생략한다. 제4도의 광대역 증폭기와 제1도의 구성과의 차이는 가변저항부(2)와 정전류원(3)과의 중간접속점과 저출력 임피던스부(B)와의 사이에 가변증폭부(D)를 접속한 점이다. 가변증폭부(D)는 이득의 변화가 가능한 연산증폭기(7)로 구성되어 있다. 저출력 임피던스부(B)는 npn 트랜지스터(5) 만으로 구성되고, 그 트랜지스터(5)의 베이스에 직접, 연산증폭기(7)의 출력이 인가된다. 연산증폭기(7)에는 이득을 결정하기 위한 저항(R11)이 접속되고, 또 연동스위치(8)가 투입되면 저항(R12)이 저항(R11)에 병렬 접속된다. 또, 연동스위치(8)가 투입되면 출력측의 분압저항(R4)과 병렬로 분압저항(R9)이 접속되도록 구성되어 있다. 이 예에서는 연동스위치(8)가 개방되어 있는 상태에서는 연산증폭기(7)의 이득은 2이나 연동스위치(8)가 투입되면 그 이득이 10으로 설정된다. 제4도의 광대역 증폭기에 있어서 그 입력전압(Vi)과 출력전압 (VO)의 관계는 연산증폭기(7)의 이득을 G라 하면, 다음의 식 (6)으로 표시된다.
V0= (Vi- Vgs- R·Id)·G - Vbe2(6)
본 발명의 목적은 VO= G·Vi로 하는 것이나, 드리프트 요인으로서 Vgs·Vbe2및 G가 존재한다. 그러므로 식 (6)으로부터 식 (7)를 얻는다.
(- Vgs- R·Id)·G- Vbe2= 0 (7)
식 (7)이 성립하면 광대역 증폭기의 내부소자에 발생하는 드리프트를 제거할 수가 있다. 식 (7)을 변형하여 식 (8)을 얻는다.
R = (- G·Vgs- Vbe2) / (G·Id) (8)
상기 식 (4)와 식 (8)로부터 다음의 식 (9)를 얻는다.
RDS·R8= (-G·Vgs- Vbe2)/(G·Id) (9)
따라서, 제1도의 경우와 마찬가지로, 전계효과 트랜지스터(21)의 게이트·소스간 전압을 제어함으로써 채널저항(RDS)을 변화시켜 식 (9)를 만족하도록 하면 입력 전압(Vi)과 출력전압(VO)을 같게 할 수가 있다. 제4도의 경우도 전계효과 트랜지스터(1)의 드레인 전류(Id)는 항상 일정하므로 그 상호 콘덕턴스도 일정하게 되어 출력전압의 왜곡은 생기기 않는다. 또한, 연동스위치 투입시의 출력검출 전압은 R4를 R4·R9/ (R4+ R9)로 치환함으로써 얻을 수가 있다.
본 발명은 고입력 임피던스 회로로서 사용되는 소스 폴로워의 전계효과 트랜지스터에 흐르는 드레인 전류를 항상 일정하게 유지할 수 있게 구성하였기 때문에, 이 전계효과 트랜지스터의 상호 콘덕턴스를 거의 일정치로 유지할 수가 있고, 이 때문에 광대역 증폭기의 증폭특성이 열화되는 일이 없다. 또, 주위 온도 변화등에 의하여 생기는 출력전압의 드리프트는 자동적으로 보상되어, 소자 특성의 변동(불일치)이나 온도에 의한 동작점의 변화에 영향을 받는 일이 없는 안정된 증폭을 실현할 수가 있다. 특히 본 발명은 증폭특성에 극히 안정성이 있기 때문에, 직류로부터 대략 250MHz의 주파수 대역의 신호를 측정하는 오실로스코프의 초단의 증폭기로서 가장 적합하다.
또, 본 발명은 가변이득 증폭기를 더욱 접속했을 경우에도 드리프트가 적은 증폭기를 실현할 수 있다. 특히 오실로스코프의 입력 증폭단에 사용함으로써 수직축 감도를 용이하게 전환할 수가 있다.
Claims (3)
- 입력단자에 접속된 소스 폴로워의 전계효과 트랜지스터와, 상기 전계효과 트랜지스터의 소스측에 접속되어 일정한 소스 전류를 흐르게 하기 위한 정전류원과, 상기 정전류원에 출력단을, 그리고 상기 전계효과 트랜지스터의 소스에 입력단을 접속시켜, 인가되는 제어전압의 크기에 따라 저항을 변화하는 전압가변저항소자와, 상기 전압 가변저항소자의 출력단의 전압신호가 공급되는 출력측 트랜지스터와, 상기 출력측 트랜지스터의 출력검출전압과, 상기 입력단자의 입력검출전압과의 오차를 상기 전압가변저항소자로의 제어전압으로서 인가하는 전압제어수단을 구비하여, 상기 입력 검출전압과 출력 검출전압이 거의 같아지도록 제어되는 것을 특징으로 하는 광대역 증폭기.
- 제1항에 있어서, 상기 전압가변 저항소자의 출력단의 전압신호를 증폭하여 상기 출력측 트랜지스터에 가하는 가변이득 증폭기와, 상기 출력측 트랜지스터의 출력검출 전압 레벨을 상기 가변이득증폭기의 이득 전환과 연동하여 조정하는 출력전압 조정수단을 구비한 것을 특징으로 하는 광대역 증폭기.
- 제1항 또는 제2항중의 어느 한 항에 있어서, 상기 입력검출전압은 상기 전계효과 트랜지스터의 입력단에 접속된 분압저항에 의하여 생성되고, 상기 출력 검출전압은 상기 출력측 트랜지스터의 출력단에 접속된 분압저항에 의하여 생성되는 것을 특징으로 하는 광대역 증폭기.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
ATA1374/92 | 1992-07-06 | ||
JP04205244A JP3113401B2 (ja) | 1992-07-31 | 1992-07-31 | 広帯域増幅器 |
AT92-205244 | 1992-07-31 | ||
JP92-205244 | 1992-07-31 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940003161A KR940003161A (ko) | 1994-02-21 |
KR100259745B1 true KR100259745B1 (ko) | 2000-06-15 |
Family
ID=16503785
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930012521A KR100259745B1 (ko) | 1992-07-31 | 1993-07-05 | 광대역 증폭기 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5345191A (ko) |
JP (1) | JP3113401B2 (ko) |
KR (1) | KR100259745B1 (ko) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5646575A (en) * | 1995-09-14 | 1997-07-08 | National Semiconductor Corporation | Composite precision, high-frequency rail-to-rail amplifier |
US5760651A (en) * | 1996-07-30 | 1998-06-02 | Philips Electronics North America Corporation | Inductorless voltage biasing circuit for and Ac-coupled amplifier |
US6316996B1 (en) * | 1999-10-25 | 2001-11-13 | Nokia Mobile Phones, Ltd. | Adjustable AC load structure |
DE10002371A1 (de) * | 2000-01-20 | 2001-08-09 | Infineon Technologies Ag | Verstärkerschaltung |
US8552803B2 (en) * | 2007-12-18 | 2013-10-08 | Qualcomm Incorporated | Amplifier with dynamic bias |
US10064774B2 (en) * | 2013-07-16 | 2018-09-04 | Kouboh Risyo Co., Ltd. | Drop-type automatic excrement processing device |
US9698742B2 (en) * | 2015-10-06 | 2017-07-04 | Allegro Microsystems, Llc | Electronic amplifier with a feedback circuit that includes a transconductance amplifier |
JP2020010088A (ja) * | 2018-07-03 | 2020-01-16 | エイブリック株式会社 | 差動増幅回路 |
US10644659B2 (en) * | 2018-08-24 | 2020-05-05 | Allegro Microsystems, Llc | Voltage buffer for input voltages above a supply voltage or below ground voltage |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5975708A (ja) * | 1982-10-12 | 1984-04-28 | テクトロニクス・インコ−ポレイテツド | 緩衝増幅器 |
JPS59189318A (ja) * | 1983-04-12 | 1984-10-26 | Seiko Instr & Electronics Ltd | 多色表示装置の製造方法 |
JPS59144914A (ja) * | 1983-02-04 | 1984-08-20 | Agency Of Ind Science & Technol | 移動機械の走行軌跡の制御方法 |
JPS611926A (ja) * | 1984-06-13 | 1986-01-07 | Matsushita Electric Ind Co Ltd | 調理器 |
JPS6115622A (ja) * | 1984-06-29 | 1986-01-23 | 井関農機株式会社 | 収穫機における穀粒収納装置 |
JPS6282703A (ja) * | 1985-10-07 | 1987-04-16 | Yokogawa Electric Corp | 高入力インピ−ダンス広帯域増幅器 |
JPH0633145B2 (ja) * | 1986-07-02 | 1994-05-02 | 三菱電機株式会社 | エレベ−タにおける機械室内機器の支持装置 |
JPS6315764A (ja) * | 1986-07-08 | 1988-01-22 | Toshiba Corp | パルス生成装置 |
-
1992
- 1992-07-31 JP JP04205244A patent/JP3113401B2/ja not_active Expired - Fee Related
-
1993
- 1993-07-05 KR KR1019930012521A patent/KR100259745B1/ko not_active IP Right Cessation
- 1993-07-30 US US08/099,569 patent/US5345191A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
KR940003161A (ko) | 1994-02-21 |
JP3113401B2 (ja) | 2000-11-27 |
JPH0653749A (ja) | 1994-02-25 |
US5345191A (en) | 1994-09-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8970300B2 (en) | Apparatus and method for transimpedance amplifiers with wide input current ranges | |
US5986508A (en) | Bias concept for intrinsic gain stabilization over temperature | |
US4005353A (en) | Direct current voltage regulating circuitry | |
US5162678A (en) | Temperature compensation control circuit for exponential gain function of an agc amplifier | |
US4882482A (en) | Thermally stabilized optical preamplifier | |
US4661779A (en) | Operational amplifier | |
US5793194A (en) | Bias circuit having process variation compensation and power supply variation compensation | |
US7395308B1 (en) | Grounded emitter logarithmic circuit | |
KR100259745B1 (ko) | 광대역 증폭기 | |
US6667660B2 (en) | Temperature sensor and circuit configuration for controlling the gain of an amplifier circuit | |
CN111384906B (zh) | 功率放大电路 | |
US6545536B1 (en) | Biasing circuit for VGS drift and thermal compensation of a power device | |
US4495471A (en) | Buffer amplifier | |
US5155449A (en) | FET buffer amplifier | |
US7233209B2 (en) | Integrated preamplifier circuit for detecting a signal current from a photodiode | |
US4779057A (en) | Cascode amplifier with nonlinearity correction and improve transient response | |
US4053847A (en) | Self-feedback type low-noise charge sensitive amplifier | |
US6995606B2 (en) | High pass filter using insulated gate field effect transistors | |
US5812008A (en) | Logarithmic converter | |
US5512858A (en) | Amplifier stage with low thermal distortion | |
US4782306A (en) | Power amplifier | |
JP2000106513A (ja) | 温度補償機能を有する自動利得制御装置 | |
US5334949A (en) | Differential amplifiers | |
JPH0629751A (ja) | 温度補償型増幅器 | |
US3993951A (en) | Alternating current meter circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20100126 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |