KR100246622B1 - 플래그 비트를 이용한 패킷 발생 장치 - Google Patents

플래그 비트를 이용한 패킷 발생 장치 Download PDF

Info

Publication number
KR100246622B1
KR100246622B1 KR1019970059848A KR19970059848A KR100246622B1 KR 100246622 B1 KR100246622 B1 KR 100246622B1 KR 1019970059848 A KR1019970059848 A KR 1019970059848A KR 19970059848 A KR19970059848 A KR 19970059848A KR 100246622 B1 KR100246622 B1 KR 100246622B1
Authority
KR
South Korea
Prior art keywords
packet header
bit string
data
flag signal
control signal
Prior art date
Application number
KR1019970059848A
Other languages
English (en)
Other versions
KR19990039679A (ko
Inventor
이한규
박상규
김재곤
김진웅
Original Assignee
이계철
한국전기통신공사
정선종
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이계철, 한국전기통신공사, 정선종, 한국전자통신연구원 filed Critical 이계철
Priority to KR1019970059848A priority Critical patent/KR100246622B1/ko
Publication of KR19990039679A publication Critical patent/KR19990039679A/ko
Application granted granted Critical
Publication of KR100246622B1 publication Critical patent/KR100246622B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/236Assembling of a multiplex stream, e.g. transport stream, by combining a video stream with other content or additional data, e.g. inserting a URL [Uniform Resource Locator] into a video stream, multiplexing software data into a video stream; Remultiplexing of multiplex streams; Insertion of stuffing bits into the multiplex stream, e.g. to obtain a constant bit-rate; Assembling of a packetised elementary stream
    • H04N21/23605Creation or processing of packetized elementary streams [PES]

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

1. 청구 범위에 기재된 발명이 속한 기술분야
본 발명은 플래그 비트를 이용한 패킷 발생 장치에 관한 것임.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은 플래그 비트를 생성하여 패킷 헤더 삽입 위치를 결정한 후 패킷 헤더 삽입 기능을 수행하는 플래그 비트를 이용한 패킷 발생 장치를 제공하고자 함.
3. 발명의 해결방법의 요지
본 발명은, 플래그 신호를 생성하여 입력 데이터에 패킷 헤더가 삽입될 위치를 결정하기 위한 패킷 헤더 삽입 위치 결정 수단; 데이터와 플래그 신호를 동시에 입력 받아 제어 신호에 따라 데이터 및 플래그 신호를 버퍼링시키기 위한 버퍼링 수단; 플래그 신호에 의해 패킷 헤더 삽입 여부를 식별하여 제어신호에 따라 패킷 헤더를 발생시키기 위한 패킷 헤더 발생 수단; 상기 버퍼링 수단 및 상기 패킷 헤더 발생 수단으로부터 각각 입력되는 데이터 및 헤더 정보를 제어 신호에 따라 다중화시키기 위한 다중화 수단; 및 플래그 신호를 이용하여 버퍼링 수단, 패킷 헤더 발생 수단 및 다중화 수단에 제어 신호를 전송하여 제어하기 위한 제어 수단을 포함한다.
4. 발명의 중요한 용도
본 발명은 패킷 발생 장치에 이용됨.

Description

플래그 비트를 이용한 패킷 발생 장치
본 발명은 비디오 및 오디오 부호화기 등에서 발생되는 기본 비트열(elementary stream)을 가변 길이 패킷인 패킷화 기본 비트열(packetized elementary stream) 패킷 및 고정 길이 패킷인 운송 비트열(Transport Stream) 패킷으로 단계적으로 발생시키기 위한 플래그 비트를 이용한 패킷 발생 장치에 관한 것이다.
일반적으로 패킷 발생기는 MPEG-2 표준에 의거하여 비디오 및 오디오 데이터 전송 및 저장에 필요한 운송비트열을 발생하는 핵심 기능을 수행한다. 실시간으로 입력되는 데이터를 유료부하(payload)로 하여 패킷화에 필요한 패킷 헤더를 삽입하기 위하여 버퍼를 사용하여야 하며 버퍼 출력 데이터에 패킷 헤더를 삽입하기 위해서는 버퍼내 패킷 헤더 삽입 위치를 감시하기 위한 복잡한 로직이 요구되는 문제점이 있다.
패킷 발생 장치는 패킷 기반 전송을 위한 핵심 기능블록이다. 실시간으로 입력되는 데이터에 대하여 패킷 발생시 특정 위치에 패킷 헤더를 삽입할 경우, 버퍼를 이용하여야 한다. 그러나 데이터만을 버퍼를 통하여 입력할 경우 버퍼 입력단에서 헤더 삽입 위치를 결정하여 그 데이터가 버퍼를 통해 출력되는 시점을 정확히 감시하여야 한다. 버퍼 출력단에서 헤더 삽입 위치를 결정할 경우에는 버퍼 출력단에서 헤더 삽입 및 헤더 발생 기능을 동시에 수행함으로 회로가 복잡하게 되는 문제점이 있다.
패킷은 패킷 헤더와 유료부하로 구성되며, MPEG-2 운송비트열은 비디오 및 오디오 신호의 전송 및 저장을 위하여 패킷 기반으로 구성된다. 입력단으로부터의 실시간 입력인 기본비트열에 대한 패킷 구성을 위하여 통상 버퍼를 통하며, 버퍼로부터 출력되는 기본비트열을 유료부하로 하여서 패킷 헤더를 유료부하 앞단에 삽입하기 위한 버퍼 포인터 감시 등의 복잡한 기능을 필요로 하는 문제점이 있다.
따라서, 본 발명은 전술한 바와 같은 종래기술의 제반 문제점을 해결하기 위하여 안출된 것으로서 플래그 비트를 생성하여 패킷 헤더 삽입 위치를 결정한 후 패킷 헤더 삽입 기능을 수행하는 플래그 비트를 이용한 패킷 발생 장치를 제공하는데 그 목적이 있다.
도 1 은 본 발명에 따른 패킷 발생 장치의 일실시예 회로도.
도 2 는 도 1의 패킷 발생 장치를 이용한 패킷화 기본 비트열 패킷 발생 장치의 일실시예 회로도.
도 3 은 도 1의 패킷 발생 장치를 이용한 운송 비트열 패킷 발생 장치의 일실시예 회로도.
도 4 는 도 2의 패킷화 기본 비트열 헤더 삽입 위치 결정기를 좀 더 상세하게 나타낸 일실시예 블록도.
* 도면의 주요부분에 대한 부호의 설명
11 : 패킷 헤더 삽입 위치 결정기 12, 22, 23 : 버퍼
13 : 패킷 헤더 발생기 14, 24, 34 : 다중화기
15, 25, 35 : 제어부
21 : 패킷화 기본 비트열 패킷 헤더 삽입 위치 결정기
23 : 패킷화 기본 비트열 패킷 헤더 발생기
31 : 운송 비트열 패킷 헤더 삽입 위치 결정기
33 : 운송 비트열 패킷 헤더 발생기
상기의 목적을 달성하기 위한 본 발명은, 플래그 신호를 생성하여 입력 데이터에 패킷 헤더가 삽입될 위치를 결정하여 상기 입력 데이터와 상기 플래그 신호를 출력하기 위한 패킷 헤더 삽입 위치 결정 수단; 상기 패킷 헤더 삽입 위치 결정 수단으로부터 데이터와 플래그 신호를 동시에 입력 받아 제어 신호에 따라 상기 데이터 및 상기 플래그 신호를 버퍼링시키기 위한 버퍼링 수단; 상기 플래그 신호에 의해 패킷 헤더 삽입 여부를 식별하여 제어신호에 따라 패킷 헤더를 발생시키기 위한 패킷 헤더 발생 수단; 상기 버퍼링 수단 및 상기 패킷 헤더 발생 수단으로부터 각각 입력되는 데이터 및 헤더 정보를 제어 신호에 따라 선택하고 데이터에 패킷 헤더 정보를 삽입하기 위하여 다중화시키기 위한 다중화 수단; 및 상기 버퍼링 수단으로부터 입력되는 플래그 신호를 이용하여 상기 버퍼링 수단, 상기 패킷 헤더 발생 수단 및 상기 다중화 수단에 제어 신호를 전송하여 제어하기 위한 제어 수단을 포함한다.
또한, 상기의 목적을 달성하기 위한 본 발명은, 프레임 단위로 패킷 헤더를 삽입할 경우 프레임 시작 위치를 감시하여 플래그 신호를 생성하여 기본 비트열 입력 데이터에 패킷화 기본 비트열 패킷 헤더가 삽입될 위치를 결정하여 상기 기본 비트열 입력 데이터와 상기 플래그 신호를 출력하기 위한 패킷화 기본 비트열 패킷 헤더 삽입 위치 결정 수단; 상기 패킷화 기본 비트열 패킷 헤더 삽입 위치 결정 수단으로부터 데이터와 플래그 신호를 동시에 입력 받아 제어 신호에 따라 상기 데이터 및 상기 플래그 신호를 버퍼링시키기 위한 버퍼링 수단; 상기 플래그 신호에 의해 패킷화 기본 비트열 패킷 헤더 삽입 여부를 식별하여 제어신호에 따라 패킷화 기본 비트열 패킷 헤더를 발생시키기 위한 패킷화 기본 비트열 패킷 헤더 발생 수단; 상기 버퍼링 수단 및 상기 패킷화 기본 비트열 패킷 헤더 발생 수단으로부터 각각 입력되는 데이터 및 헤더 정보를 제어 신호에 따라 선택하고 데이터에 패킷 헤더 정보를 삽입하기 위하여 다중화시키기 위한 다중화 수단; 및 상기 버퍼링 수단으로부터 입력되는 플래그 신호를 이용하여 상기 버퍼링 수단, 상기 패킷화 기본 비트열 패킷 헤더 발생 수단 및 상기 다중화 수단에 제어 신호를 전송하여 제어하기 위한 제어 수단을 포함한다.
또한, 상기의 목적을 달성하기 위한 본 발명은, 플래그 신호를 생성하여 패킷화 기본 비트열 입력 데이터에 운송 비트열 패킷 헤더가 삽입될 위치를 결정하여 상기 입력 데이터와 상기 플래그 신호를 출력하고 몇 번째 패킷에 몇 바이트를 스터핑해야 하는지에 대한 스터핑 정보를 출력하기 위한 운송 비트열 패킷 헤더 삽입 위치 결정 수단; 상기 운송 비트열 패킷 헤더 삽입 위치 결정 수단으로부터 데이터와 플래그 신호를 동시에 입력 받아 제어 신호에 따라 상기 데이터 및 상기 플래그 신호를 버퍼링시키기 위한 버퍼링 수단; 상기 플래그 신호 및 상기 스터핑 정보에 의해 운송 비트열 패킷 헤더 삽입 여부를 식별하여 제어신호에 따라 운송 비트열 패킷 헤더를 발생시키기 위한 운송 비트열 패킷 헤더 발생 수단; 상기 버퍼링 수단 및 상기 운송 비트열 패킷 헤더 발생 수단으로부터 각각 입력되는 데이터 및 헤더 정보를 제어 신호에 따라 선택하고 데이터에 패킷 헤더 정보를 삽입하기 위하여 다중화시키기 위한 다중화 수단; 및 상기 버퍼링 수단으로부터 입력되는 플래그 신호를 이용하여 상기 버퍼링 수단, 상기 운송 비트열 패킷 헤더 발생 수단 및 상기 다중화 수단에 제어 신호를 전송하여 제어하기 위한 제어 수단을 포함한다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예를 상세히 설명한다.
도 1 은 본 발명에 따른 패킷 발생 장치의 일실시예 회로도이다.
도면을 참조하면, 패킷 발생 장치는 플래그 신호를 생성하여 입력 데이터에 패킷 헤더의 삽입 위치를 결정하기 위한 패킷 헤더 삽입 위치 결정기(11), 데이터 및 플래그를 버퍼링하기 위한 버퍼(12), 패킷 헤더를 발생시키기 위한 패킷 헤더 발생기(13), 유료 부하 및 패킷 헤더를 다중화시키기 위한 다중화기(14), 및 제어 신호를 이용해 버퍼(12), 패킷 헤더 발생기(13) 및 다중화기(14)를 제어하기 위한 제어기(15)로 구성되어 있다.
먼저, 패킷 헤더 삽입 위치 결정기(11)는 플래그 신호 1비트를 생성하여 입력 데이터 N비트에 패킷 헤더가 삽입될 위치를 결정하고 입력 데이터 N비트와 플래그 신호 1비트를 추가한 N+1 비트를 버퍼(12)로 출력한다.
버퍼(12)는 패킷 헤더 삽입 위치 결정기(11)로부터 데이터 N비트와 플래그 신호 1비트를 동시에 입력 받아 데이터 N비트(즉, 유료부하)를 다중화기(14)로 출력하고 플래그 신호 1비트를 제어기(15)로 출력하면 버퍼(12)는 버퍼 제어 신호에 의해 제어된다.
패킷 헤더 발생기(13)는 제어기(15)의 플래그 신호에 의해 해당 데이터 앞에 패킷 헤더 삽입 여부를 식별하여 헤더 삽입 위치인 경우는 제어기(15)로부터 발생되는 제어신호에 의해 패킷 헤더를 출력한다.
다중화기(14)는 버퍼(12) 및 패킷 헤더 발생기(13)로부터 각각 입력되는 유료부하 및 헤더 정보를 다중화 제어 신호에 따라 선택하여 유료부하에 헤더 정보를 삽입하기 위하여 다중화시켜 출력한다.
제어기(15)는 버퍼(12)로부터 입력되는 플래그 비트를 이용하여 버퍼(12), 패킷 헤더 발생기(13) 및 다중화기(14)를 제어할 수 있는 제어 신호를 발생시키고 버퍼(12)로부터 입력되는 플래그 비트가 '1'인 경우는 버퍼 제어 신호를 전송하여 버퍼(12)의 출력을 일시정지시키고 패킷 헤더 발생 제어 신호를 전송하여 패킷 헤더 발생기(13)가 헤더 데이터를 발생하도록 하고, 다중화 제어 신호를 전송하여 다중화기(14)가 헤더 데이터를 선택하도록 한다.
도 2 는 도 1의 패킷 발생 장치를 이용한 패킷화 기본 비트열 패킷 발생 장치의 일실시예 회로도로서, 외부로부터 입력되는 오디오 및 비디오 기본 비트열을 수신하여 가변 길이(variable length) 패킷으로 구성된 패킷화 기본 비트열 패킷을 출력하는 동작을 수행한다.
도면을 참조하면, 패킷화 기본 비트열 패킷 발생 장치는 플래그 신호를 생성하여 입력 데이터에 패킷 헤더의 삽입 위치를 결정하기 위한 패킷화 기본 비트열 패킷 헤더 삽입 위치 결정기(21), 데이터 및 플래그를 버퍼링하기 위한 버퍼(22), 패킷화 기본 비트열 패킷 헤더를 발생시키기 위한 패킷화 기본 비트열 패킷 헤더 발생기(23), 유료 부하 및 패킷 헤더를 다중화시키기 위한 다중화기(24), 및 제어 신호를 이용해 버퍼(22), 패킷화 기본 비트열 패킷 헤더 발생기(23) 및 다중화기(24)를 제어하기 위한 제어기(25)로 구성되어 있다.
먼저, 패킷화 기본 비트열 패킷 헤더 삽입 위치 결정기(21)는 프레임 단위로 패킷 헤더를 삽입할 경우 프레임 시작 위치를 감시하여 플래그 신호 1비트를 생성하여 기본 비트열 입력 데이터 N비트에 패킷 헤더가 삽입될 위치를 결정하고 입력 데이터 N비트와 플래그 신호 1비트를 추가한 N+1비트를 버퍼(22)로 출력한다.
버퍼(22)는 패킷화 기본 비트열 패킷 헤더 삽입 위치 결정기(21)로부터 데이터 N비트와 플래그 신호 1비트를 동시에 입력 받아 N비트 데이터를 다중화기(24)로 출력하고 플래그 신호 1비트를 제어기(25)로 출력하며 또한 버퍼(22)는 버퍼 제어 신호에 의해 제어된다.
패킷화 기본 비트열 패킷 헤더 발생기(23)는 제어기(25)의 플래그 신호에 의해 해당 데이터 앞에 패킷화 기본 비트열 패킷 헤더 삽입 여부를 식별하여 헤더 삽입 위치인 경우는 제어기(25)로부터 발생되는 제어 신호에 의해 패킷화 기본 비트열 패킷 헤더를 출력한다.
다중화기(24)는 버퍼(22) 및 패킷 헤더 발생기(23)로부터 각각 입력되는 유료부하 및 헤더 정보를 다중화 제어 신호에 따라 선택하여 유료부하에 헤더 정보를 삽입하기 위하여 다중화시켜 패킷화 기본 비트열을 출력한다.
제어기(25)는 버퍼(22)로부터 입력되는 플래그 비트를 이용하여 버퍼(22), 패킷 헤더 발생기(23) 및 다중화기(24)를 제어할 수 있는 제어 신호를 발생시키고 버퍼(22)로부터 입력되는 플래그 비트가 '1'인 경우는 버퍼 제어 신호를 전송하여 버퍼(22)의 출력을 일시정지시키고 패킷화 기본 비트열 패킷 헤더 발생 제어 신호를 전송하여 패킷화 기본 비트열 패킷 헤더 발생기(23)가 헤더 데이터를 발생하도록 하고, 다중화 제어 신호를 전송하여 다중화기(24)가 헤더 데이터를 선택하도록 한다.
도 3 은 도 1의 패킷 발생 장치를 이용한 운송 비트열 패킷 발생 장치의 일실시예 회로도로서, 비디오 및 오디오 패킷화 기본 비트열 패킷 발생 장치로부터 입력되는 패킷화 기본 비트열 입력 데이터를 수신하여 고정 길이 패킷인 운송 비트열 패킷을 출력하는 동작을 수행한다.
도면을 참조하면, 운송 비트열 패킷 발생 장치는 플래그 신호를 생성하여 입력 데이터에 패킷 헤더의 삽입 위치를 결정하기 위한 운송 비트열 패킷 헤더 삽입 위치 결정기(31), 데이터 및 플래그를 버퍼링하기 위한 버퍼(32), 운송 비트열 패킷 헤더를 발생시키기 위한 운송 비트열 패킷 헤더 발생기(33), 유료 부하 및 패킷 헤더를 다중화시키기 위한 다중화기(34), 및 제어 신호를 이용해 버퍼(32), 운송 비트열 패킷 헤더 발생기(33) 및 다중화기(34)를 제어하기 위한 제어기(35)로 구성되어 있다.
먼저, 운송 비트열 패킷 헤더 삽입 위치 결정기(31)는 플래그 신호 1비트를 생성하여 패킷화 기본 비트열 입력 데이터 N비트에 패킷 헤더가 삽입될 위치를 결정하고 입력 데이터 N비트와 플래그 신호 1비트를 추가한 N+1비트를 버퍼(32)로 출력하고 188 바이트 단위로 몇 번째 운송 비트열 패킷에 몇 바이트를 스터핑(stuffing)해야 하는지에 대한 정보를 운송 비트열 패킷 헤더 발생기(33)로 전송한다.
버퍼(32)는 운송 비트열 패킷 헤더 삽입 위치 결정기(31)로부터 데이터 N비트와 플래그 신호 1비트를 동시에 입력 받아 N비트 데이터를 다중화기(34)로 출력하고 플래그 신호 1비트를 제어기(35)로 출력하며 또한 버퍼(32)는 버퍼 제어 신호에 의해 제어된다.
운송 비트열 패킷 헤더 발생기(33)는 제어기(35)의 플래그 신호에 의해 해당 데이터 앞에 운송 비트열 패킷 헤더 삽입 여부를 식별하여 운송 비트열 헤더 삽입 위치인 경우는 제어기(35)로부터 발생되는 제어 신호에 의해 운송 비트열 패킷 헤더를 출력한다.
다중화기(34)는 버퍼(32) 및 운송 비트열 패킷 헤더 발생기(33)로부터 각각 입력되는 유료부하 및 헤더 정보를 다중화기 제어 신호에 따라 선택하여 유료부하에 헤더 정보를 삽입하기 위하여 다중화시켜 패킷화 운송 비트열을 출력한다.
제어기(35)는 버퍼(32)로부터 입력되는 플래그 비트를 이용하여 버퍼(32), 패킷 헤더 발생기(33) 및 다중화기(34)를 제어할 수 있는 제어 신호를 발생시키고 버퍼(32)로부터 입력되는 플래그 비트가 '1'인 경우는 버퍼 제어 신호를 전송하여 버퍼(32)의 출력을 일시정지시키고 운송 비트열 패킷 헤더 발생기 제어 신호를 전송하여 운송 비트열 패킷 헤더 발생기(33)가 헤더 데이터를 발생하도록 하고, 다중화 제어 신호를 전송하여 다중화기(34)가 헤더 데이터를 선택하도록 한다.
운송비트열은 188바이트의 고정 길이를 가지며, 길이가 가변적으로 부호화되는 비디오 압축 데이터는 운송 비트열 패킷 헤더 직후에 패킷화 기본 비트열 헤더가 위치하도록 하여야 한다. 188바이트 단위로 패킷화 기본 비트열을 정렬할 때, 패킷화 기본 비트열 패킷 마지막 부분에서는 188바이트 단위로 끝나도록 헤더에 스터핑을 필요로 한다.
도 4 는 도 2의 패킷화 기본 비트열 헤더 삽입 위치 결정기를 좀 더 상세하게 나타낸 일실시예 블록도이다.
패킷화 기본 비트열 헤더 삽입 위치 결정기는 비디오 기본 비트열중 패킷화 기본 비트열 헤더가 삽입될 위치를 검출하는 기능을 수행하며, 패킷화 기본 비트열 헤더가 삽입될 위치는 패킷화 기본 비트열 헤더 플래그에 의해 결정되고, 패킷화 기본 비트열 헤더 플래그와 기본 비트열이 선입선출로 버퍼로 출력된다.
패킷화 기본 비트열 헤더 삽입 위치 결정기는 시프트 레지스터(41), 시작 코드를 검출하여 프레임의 시작을 검출하는 시퀀스 시작코드 검출기(42), 픽춰 그룹 코드 시작코드 검출기(43) 및 픽춰 시작코드 검출기(44), 및 패킷화 기본 비트열 헤더 플래그 발생기(45)를 구비한다.
최초 시작 코드의 위치가 프레임의 시작에 해당 프레임의 시작에 해당되며, 프레임 시작부분 앞에 패킷화 기본 비트열 헤더 정보를 삽입하여야 한다. 시작 코드는 32비트 길이를 가지며 시퀀스 시작코드, 픽춰 그룹 시작코드, 픽춰 시작코드는 각각 8비트의 값을 가진다.
시퀀스 시작코드 검출기(42), 픽춰 그룹 코드 시작코드 검출기(43) 및 픽춰 시작코드 검출기(44)에 해당하는 각 시작 코드 검출기는 레지스터(41)의 8비트 시프트 레지스터에 의하여 시프트되어, 32비트로 병렬 출력되는 기본 비트열의 데이터중에서 해당 시작코드가 입력될 때 '1' 값을 패킷화 기본 비트열 헤더 플래그 발생기(45)로 출력한다.
패킷화 기본 비트열 헤더 플래그 발생기(45)는 시작코드 발생 경우를 판단하여 패킷화 기본 비트열 헤더 삽입 위치를 결정하여 플래그 신호를 발생하며 발생된 플래그 비트는 시프트 레지스터(41)를 통해 전송된 기본 비트열과 동시에 출력된다.
이상에서 설명한 본 발명은, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 있어 본 발명의 기술적 사상을 벗어나지 않는 범위내에서 여러 가지 치환, 변형 및 변경이 가능하므로 전술한 실시예 및 첨부된 도면에 한정되는 것이 아니다.
그러므로, 전술한 바와 같이 본 발명은 버퍼 내부의 헤더 데이터 삽입 위치를 감시할 필요없이 버퍼가 출력하는 플래그 비트만으로 제어가 가능함으로써 제어 로직의 복잡도를 현저하게 줄일 수 있고 패킷 발생 동작의 안정성을 제고시키는 효과가 있다.

Claims (3)

  1. 플래그 신호를 생성하여 입력 데이터에 패킷 헤더가 삽입될 위치를 결정하여 상기 입력 데이터와 상기 플래그 신호를 출력하기 위한 패킷 헤더 삽입 위치 결정 수단;
    상기 패킷 헤더 삽입 위치 결정 수단으로부터 데이터와 플래그 신호를 동시에 입력 받아 제어 신호에 따라 상기 데이터 및 상기 플래그 신호를 버퍼링시키기 위한 버퍼링 수단;
    상기 플래그 신호에 의해 패킷 헤더 삽입 여부를 식별하여 제어신호에 따라 패킷 헤더를 발생시키기 위한 패킷 헤더 발생 수단;
    상기 버퍼링 수단 및 상기 패킷 헤더 발생 수단으로부터 각각 입력되는 데이터 및 헤더 정보를 제어 신호에 따라 선택하고 데이터에 패킷 헤더 정보를 삽입하기 위하여 다중화시키기 위한 다중화 수단; 및
    상기 버퍼링 수단으로부터 입력되는 플래그 신호를 이용하여 상기 버퍼링 수단, 상기 패킷 헤더 발생 수단 및 상기 다중화 수단에 제어 신호를 전송하여 제어하기 위한 제어 수단
    을 포함하는 패킷 발생 장치.
  2. 프레임 단위로 패킷 헤더를 삽입할 경우 프레임 시작 위치를 감시하여 플래그 신호를 생성하여 기본 비트열 입력 데이터에 패킷화 기본 비트열 패킷 헤더가 삽입될 위치를 결정하여 상기 기본 비트열 입력 데이터와 상기 플래그 신호를 출력하기 위한 패킷화 기본 비트열 패킷 헤더 삽입 위치 결정 수단;
    상기 패킷화 기본 비트열 패킷 헤더 삽입 위치 결정 수단으로부터 데이터와 플래그 신호를 동시에 입력 받아 제어 신호에 따라 상기 데이터 및 상기 플래그 신호를 버퍼링시키기 위한 버퍼링 수단;
    상기 플래그 신호에 의해 패킷화 기본 비트열 패킷 헤더 삽입 여부를 식별하여 제어신호에 따라 패킷화 기본 비트열 패킷 헤더를 발생시키기 위한 패킷화 기본 비트열 패킷 헤더 발생 수단;
    상기 버퍼링 수단 및 상기 패킷화 기본 비트열 패킷 헤더 발생 수단으로부터 각각 입력되는 데이터 및 헤더 정보를 제어 신호에 따라 선택하고 데이터에 패킷 헤더 정보를 삽입하기 위하여 다중화시키기 위한 다중화 수단; 및
    상기 버퍼링 수단으로부터 입력되는 플래그 신호를 이용하여 상기 버퍼링 수단, 상기 패킷화 기본 비트열 패킷 헤더 발생 수단 및 상기 다중화 수단에 제어 신호를 전송하여 제어하기 위한 제어 수단
    을 포함하는 패킷화 기본 비트열 패킷 발생 장치.
  3. 플래그 신호를 생성하여 패킷화 기본 비트열 입력 데이터에 운송 비트열 패킷 헤더가 삽입될 위치를 결정하여 상기 입력 데이터와 상기 플래그 신호를 출력하고 몇 번째 패킷에 몇 바이트를 스터핑해야 하는지에 대한 스터핑 정보를 출력하기 위한 운송 비트열 패킷 헤더 삽입 위치 결정 수단;
    상기 운송 비트열 패킷 헤더 삽입 위치 결정 수단으로부터 데이터와 플래그 신호를 동시에 입력 받아 제어 신호에 따라 상기 데이터 및 상기 플래그 신호를 버퍼링시키기 위한 버퍼링 수단;
    상기 플래그 신호 및 상기 스터핑 정보에 의해 운송 비트열 패킷 헤더 삽입 여부를 식별하여 제어신호에 따라 운송 비트열 패킷 헤더를 발생시키기 위한 운송 비트열 패킷 헤더 발생 수단;
    상기 버퍼링 수단 및 상기 운송 비트열 패킷 헤더 발생 수단으로부터 각각 입력되는 데이터 및 헤더 정보를 제어 신호에 따라 선택하고 데이터에 패킷 헤더 정보를 삽입하기 위하여 다중화시키기 위한 다중화 수단; 및
    상기 버퍼링 수단으로부터 입력되는 플래그 신호를 이용하여 상기 버퍼링 수단, 상기 운송 비트열 패킷 헤더 발생 수단 및 상기 다중화 수단에 제어 신호를 전송하여 제어하기 위한 제어 수단
    을 포함하는 운송 비트열 패킷 발생 장치.
KR1019970059848A 1997-11-13 1997-11-13 플래그 비트를 이용한 패킷 발생 장치 KR100246622B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970059848A KR100246622B1 (ko) 1997-11-13 1997-11-13 플래그 비트를 이용한 패킷 발생 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970059848A KR100246622B1 (ko) 1997-11-13 1997-11-13 플래그 비트를 이용한 패킷 발생 장치

Publications (2)

Publication Number Publication Date
KR19990039679A KR19990039679A (ko) 1999-06-05
KR100246622B1 true KR100246622B1 (ko) 2000-03-15

Family

ID=19524688

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970059848A KR100246622B1 (ko) 1997-11-13 1997-11-13 플래그 비트를 이용한 패킷 발생 장치

Country Status (1)

Country Link
KR (1) KR100246622B1 (ko)

Also Published As

Publication number Publication date
KR19990039679A (ko) 1999-06-05

Similar Documents

Publication Publication Date Title
KR0137701B1 (ko) 엠피이지-2(mpeg-2) 시스템의 피이에스(pes) 패킷화 장치
US5844923A (en) Fast framing of nude ATM by header error check
US7050468B2 (en) Multiplexed signal transmitter/receiver, communication system, and multiplexing transmission method
KR100306686B1 (ko) 리얼타임오디오패킷레이어인코더
KR960036641A (ko) 저속의 비디오비트열을 복호하는 고속용 복호화장치
JPH0897825A (ja) データ伝送装置
JPH11163817A (ja) ディジタル符号化多重化装置
US6775294B2 (en) Time slot assigner for communication system
KR100246622B1 (ko) 플래그 비트를 이용한 패킷 발생 장치
KR100291655B1 (ko) 동기회로장치
KR100451687B1 (ko) 디지털 인터페이스 장치
US4964142A (en) Receiver synchronization in encoder/decoder
KR0154005B1 (ko) 시스템 부호화기를 위한 재생시간정보 발생장치
JPH11341056A (ja) 多重化装置
JPH0686244A (ja) 映像信号送信装置と映像信号受信装置
KR0151452B1 (ko) 엠펙2 시스템에 있어서 트랜스포트 스트림 역패킷화 장치
JP3508843B2 (ja) 多重化装置
JPH1022960A (ja) メディア符号化装置
KR100242307B1 (ko) 비디오 데이타 전송장치
KR970057891A (ko) 운송비트열 패킷 다중화 장치
KR0138123B1 (ko) 엠피이지-2(mpeg-2) 시스템에서 타임 스템프를 코팅하는 장치
JP2001094523A (ja) データ伝送装置およびデータ伝送方法
KR100352495B1 (ko) 수신된데이터요소에포함된전송시간마커의수신순간에수신기클록시간을결정하기위한방법
JP4392952B2 (ja) 符号化装置及び符号化方法
KR100360870B1 (ko) 디지탈패킷데이타의다중화벙법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091118

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee