KR100242837B1 - 수직 편향 제어 회로 - Google Patents

수직 편향 제어 회로 Download PDF

Info

Publication number
KR100242837B1
KR100242837B1 KR1019970003448A KR19970003448A KR100242837B1 KR 100242837 B1 KR100242837 B1 KR 100242837B1 KR 1019970003448 A KR1019970003448 A KR 1019970003448A KR 19970003448 A KR19970003448 A KR 19970003448A KR 100242837 B1 KR100242837 B1 KR 100242837B1
Authority
KR
South Korea
Prior art keywords
vertical
pulse
stage
output
signal
Prior art date
Application number
KR1019970003448A
Other languages
English (en)
Other versions
KR19980067427A (ko
Inventor
방정호
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019970003448A priority Critical patent/KR100242837B1/ko
Publication of KR19980067427A publication Critical patent/KR19980067427A/ko
Application granted granted Critical
Publication of KR100242837B1 publication Critical patent/KR100242837B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Details Of Television Scanning (AREA)

Abstract

본 발명은 수직 편향 제어 회로에 관한 것으로, 수직 리니어티단이 기준 전압 공급단으로부터 공급된 기준전압, 상기 마이콤과 펄스 레벨 풀업 및 반전단으로부터 각각 출력된 수직 리니어티 밸런스 신호(V-LINEARITY BALANCE) 및 수직 플라이백 펄스(V-FLB)를 인가받아 램프 펄스를 출력하는 램프펄스 발진단과, 상기 기준 전압 공급단과 상기 램프펄스 발진단으로부터 각각 출력된 기준 전압과 램프 펄스를 인가받고 펄스 레벨 풀업 및 반전단으로부터 출력된 수직 플라이백 펄스를 인가받아 파라볼라파를 발생하는 파라볼라파 발진단으로 구성되어서 보정량을 조절하는 프로그램의 프로그래밍(Programing)에 따라 수직 리니어티단의 출력을 변화시켜 여러 가지 모양의 파라볼라파를 만들어 공급하여 필요한 부분을 변환시킬 수 있고 화면에 표시되는 상의 리니어티를 최적화하는 효과가 있다.

Description

수직 편향 제어 회로
본 발명은 수직 편향 제어 회로에 관한 것으로, 특히 디스플레이 장치에서 수직 편향 회로를 디스크리트(Discrete) 소자로 구성하여 화면에 표시되는 화질의 리니어티(Linearity)를 개선하여 최적화시키기 위한 수직 편향 회로에 관한 것이다.
일반적으로, 디스플레이 장치는 정보를 다루는 시스템 장치에서 주장치 즉, 퍼스널 컴퓨터(Personal Computer; 이하 컴퓨터라 약칭함) 본체에서 발생된 정보를 처리하는 각종 주변장치 중 정보를 화상으로 표시하는 디스플레이 모니터와 일반적으로 TV 방송을 수신하는 TV 등이 있다. 이러한 디스플레이 장치 중에 컴퓨터 본체에서 발생된 정보를 화상으로 표시하는 디스플레이 모니터를 첨부된 도면을 이용하여 설명하면 다음과 같다.
제1도는 일반적으로 사용되는 디스플레이 모니터의 내부 회로를 도시한 블럭도이다. 도시된 바와 같이 , 컴퓨터(100)는 키보드 신호를 인가받아 처리하고 처리된 결과에 따라 데이터를 발생하는 CPU(110)와, 상기 CPU(110)로부터 출력되는 데이터를 인가받아 영상 신호(R,G,B)로 처리하여 출력하고 출력되는 영상 신호(R,G,B)를 동기시키기 위한 수평 동기 신호(H-SYNC) 및 수직 동기 신호(V-SYNC)를 출력하는 비디오 카드(120)로 구성되어 있다.
상기 컴퓨터(100) 내에 있는 비디오 카드(120)로부터 출력되는 영상 신호 (R,G,B) 및 수평 동기 신호(H-SYNC) 및 수직 동기 신호(V-SYNC)를 인가받은 디스플레이 모니터(200)는 수평 동기 신호(H-SYNC) 및 수직 동기 신호(V-SYNC)를 인가받아 해상도를 판별하는 마이콤(210)과, 디스플레이 모니터 화면을 제어하기 위한 화면 제어 신호를 발생하고 발생된 모니터 화면 제어 신호를 출력하는 제어 버튼(Button)부(220)와, 상기 마이콤(210)으로부터 출력되는 모니터 화면 제어 신호와 기준 발진 신호를 인가받아 라스터(Raster)를 동기시키는 수평 및 수직 출력 회로부(230)와, 상기 비디오 카드(120)로부터 출력되는 영상 신호를 인가받아 증폭하여 표시하는 비디오 회로부(240)와, 상기 마이콤(210)과 상기 수평 및 수직 출력 회로부(230)와 상기 영상 신호 처리부(240)로 구동 전압을 공급하는 전원 회로부(250)로 되어 있다.
이와 같은 구성을 가진 디스플레이 모니터(200) 내부의 각 블럭을 더욱 상세히 살펴보면 다음과 같다.
컴퓨터(100)의 비디오 카드(120)로부터 출력되는 수평 동기 신호(H-SYNC)와 수직 동기 신호(V-SYNC)를 각종 화면 제어 데이터를 저장하고 있는 마이콤(210)에서 인가받는다. 수평 동기 신호(H-SYNC) 및 수직 동기 신호(V-SYNC)를 인가받은 마이콤(210)은 제어 버튼(Button)부(220)에서 인가되는 화면 제어 신호에 따라 화면에 표시되는 상을 조정하는 상 조정 신호와 기준 발진 신호를 출력하게 된다.
마이콤(210)으로부터 출력되는 상 조정 신호와 기준 발진 신호를 인가받은 수평 및 수직 발진 신호 처리기(230-1)는 비디오 카드(120)로부터 인가되는 수평 동기 신호(H-SYNC) 및 수직 동기 신호(V-SYNC)에 따라 톱니파 발생 회로의 온/오프 동작의 스위칭 속도를 제어하기 위한 수직 펄스를 수직 드라이브 회로(230-2)로 인가하게 된다.
수직 펄스를 인가받은 수직 드라이브 회로(230-2)는 일반적드로 1단의 수직 증폭형이 많이 사용되며, 트랜지스터의 베이스 단자에 입력을 가하고 에미터 단자에서 출력 전압을 꺼내는 에미터 팔로우(Emitter Follower)형을 많이 사용된다. 따라서, 이득보다는 직선성 개선의 동작을 한다. 이러한 수직 드라이브 회로(230-2)로부터 출력되는 전류 신호를 인가받은 수직 출력 회로(230-3)는 V-DY(230-4)을 통해 흐르는 수직 동기 펄스에 부합된 톱니파 전류를 만들게 되고, 그에 따라 수직주사 주기가 결정된다.
또한, 수평 및 수직 발진 신호 처리기(230-1)로부터 출력되는 수평 발진 신호를 수평 드라이브 회로(230-5)에서 인가받는다. 수평 발진 신호를 수평 드라이브 회로(230-5)는 수평 출력 회로(230-6)를 온/오프 시키기 위한 충분한 전류를 공급하게 된다. 이러한 수평 드라이브 회로(230-6)는 드라이브단이 온일 때 출력단도 온이 되는 동위상(동극성) 방식과, 현재 많이 사용되는 드라이브단이 온 일때 출력단은 오프 되는 역위상(역극성) 방식이 있다. 이러한 특성을 갖는 수평 드라이브 회로(230-5)로부터 출력되는 전류를 인가받은 수평 출력 회로(230-6)는 H-DY(230-7)에 톱니파 전류를 발생하게 된다. 이러한 톱니파 전류에 의해 수평 주사 주기가 결정된다.
또한, 안정된 직류(DC) 전압을 음극선관(Cathode Ray Tube; 이하 CRT라 칭함)(240-3)의 애노드(Anode)에 공급하기 위해 플라이백 트랜스포머(Flyback Transfomer; 이하 FBT라 칭함)(230-9)를 통해 귀선 콜렉터를 이용하고 누설 인덕턴스와 고압 회로(230-8)의 분포 용량에 의한 고조파를 이용하여, 콜렉터 펄스가 작아도 큰 고압을 발생하여 CRT(240-4)의 애노드(Anode) 단자(240-4-1)에 인가하게 되다.
고압을 인가받은 애노드(Anode) 단자(240-4-1)는 인가된 고압에 의해 애노드 (Anode)면에 고압을 형성하여 영상 신호 처리부(240)에서 증폭되어 출력되는 영상 신호(R,G,B)의 휘도를 조정하게 된다. 이 때, 영상 신호 처리부(240)는 마이콤 (210)에서 화면 제어에 따른 OSD 데이터를 OSD부(240-1)에서 인가받아 OSD 이득 신호를 출력하게 된다.
이러한 OSD부(240-1)로부터 출력되는 OSD 이득 신호와 비디오 카드(120)로부터 인가되는 영상 신호(R,G,B)는 비디오 프리 앰프(240-2)에서 인가받는다. OSD 이득 신호와 영상 신호(R,G,B)를 인가받은, 비디오 프리 앰프(240-2)는 저전압 증폭기로 낮은 영상 신호(R,G,B)를 증폭시켜 일정한 전압 수준을 유지하게 된다.
가령 예를 들어, 1Vpp 미만의 신호를 4 ∼ 6Vpp의 신호로 증폭시킨다. 이와 같이 4 ∼ 6Vpp의 신호로 증폭 된 것을 비디오 메인 앰프(240-3)는 40 ∼ 60Vpp 의 신호로 증폭하여 각 화소에 에너지를 공급하게 된다. 이와 같이 비디오 메인 앰프(240-3)에서 증폭된 영상 신호는 CRT(240-4)의 캐소드(Cathode)에 인가되어 화면을 통해 영상 신호(R,G,B)를 표시된다.
이러한 디스플레이 모니터 화면을 통해 영상 신호(R,G,B)를 표시되기 위한 구동 전압을 공급하는 전원 회로부(250)는, 상용 교류를 입력받는 교류(Alternative Current ; 이하 AC라 칭함) 입력단(250-1)을 통해 교류를 입력받는다. AC 입력단(250-1)을 통해 출력되는 교류를 입력받은 디가우징 코일)250-2)은 확면의 색 순도가 지자계 또는 외부 조건에 의해 발생되는 색상의 번짐 상태를 원래의 색상으로 회복시키는 동작을 한다.
이 동작은 디가우징 코일(250-2)에 순간적으로 2-8초 동안 교류를 가하면, 디스플레이 모니터(200) 내에 있는 새도우 마스크(Shadow Mask)에 형성된 자계를 흩트려 색상의 번짐 상태를 회복시키게 된다.
또한, 정류기(250-3)를 통해 정류되어 출력되는 직류는 스위칭 트랜스(250-4)로 인가된다. 직류를 인가받은 스위칭 트랜스(250-4)는 스위칭 동작을 하여 전압 출력단(250-5)을 통해 모니터(200) 내에 필요로 하는 각종 구동 전압을 공급하게 된다. 이때, 만일 비디오 카드(120)로부터 수직 동기 신호(V-SYNC)가 인가되지 않으면 마이콤(210)은 서스팬드 모드 신호를 전압 레귤레이터(250-6)로 인가하여 편향 전압을 차단하게 된다.
펄스 폭 변조(Pulse Width Modulation; 이하 PWM)(250-7)로부터 출력되는 PWM 펄스는 스위칭 트랜스(250-4)를 온/오프 드라이브 시켜, PWM 펄스 폭의 변화에 따라 도전 시간(Conduction Time)을 증가 또는 감소시켜 출력 전압의 안정화를 시키게 된다.
그리고, 마이콤(210)은 디스플레이 모니터(200) 내에서 소비되는 소비 전력을 절감하기 위해 수평 동기 신호(H-SYNC) 및 수직 동기 신호(V-SYNC)의 감지 여부에 따라 파워 오프(Power off) 모드 및 서스팬드(Suspend)모드 등을 발생하게 된다. 이러한 종래의 디스플레이 모니터(200)에서 수평 및 수직 출력 회로부(230)의 수직 회로단의 실시예를 첨부된 도면을 이용하여 설명하면 다음과 같다.
제2도는 제1도에 도시된 수직 회로단의 제1 실시예를 나타낸 회로도이다. 도시된 바와 같이, 각종 상 조종용 데이터를 저장하는 EPROM(210a)과, 상기 EPROM(210a)에 저장된 상 조정용 데이터를 인가받아 각종 상 조정 신호를 출력하고 컴퓨터(100; 제1도에 도시됨)로부터 출력되는 수평 및 수직 동기 신호(H/V-SYNC)를 인가받아 해상도를 판별하는 마이콤(210)과, 상기 마이콤(210)으로부터 출력되는 상 조정 신호를 인가받아 디지탈 신호에서 아날로그 신호로 변환하는 디지탈 대 아날로그 신호 변환기(Digital to analog converter; 이하 DAC라 약칭함)(230a)과, 상기 DAC(230a)로부터 출력되는 아날로그 상 조정 신호 중 수직 사이즈 제어 신호 (V-SIZE)와 수직 위치 제어 신호(V-POSITION) 신호와 수직 리니어티(Linearity) 제어 신호(V-LINEARITY)와 컴퓨터(100)로부터 출력되는 수직 동기 신호(V-SYNC)를 인가받아 처리하여 수직 발진 펄스를 출력하는 수직 발진 펄스 집적 회로(Integrated circuit; 이하 IC하 약칭함)(230b)와 상기 수직 발진 IC(230b)로부터 처리되어 출력되는 펄스를 인가받아 톱니파 전류를 출력하는 수직 편향 IC(230c)와, 상기 수직 편향 IC(230c)로부터 출력되는 톱니파 전류에 따라 CRT(240-4; 제1도에 도시됨)에 표시되는 영상 신호를 수직 동기시키는 수직 편향 요크(V-DY; 230-4)로 구성되어 있다.
이와 같은 구성에 따른 상세한 동작을 설명하면 다음과 같다.
마이콤(210)은 컴퓨터(100)의 비디오 카드(120; 제1도에 도시됨)로부터 출력되는 영상 신호(R,G,B)를 동시키기 위한 수평 및 수직 동기 신호(H/V-SYNC)와 EPROM(210a)에 저장되어 있는 각종 상 조정용 데이터를 인가받는다. 수평 및 수직 동기 신호(H/V-SYNC)와 각종 상 조정용 데이터를 인가받은 마이콤(210)은 인가된 데이터에 따라 디가우징(Degaussing) 제어 신호, 핀(Pin) 보정 신호, 수평 사이즈 제어 신호, 기준 발진 신호, 수직 리니어티(Linearity) 제어 신호(V-LINEARITY), 수직 위치 제어 신호(Y-POSITION), 수직 사이즈 제어(Size) 신호(V-SIZE) 등을 출력하게 된다.
이와 같이, 마이콤(210)에서 출력되는 각종 제어 및 보정 신호는 디지탈 신호이므로 출력되는 제어 및 보정 신호는 DAC(230a)에서 아날로그 신호로 변환하게 된다. DAC(230a)를 통해서 변환된 제어 신호 중에서 수직 사이즈 제어(Size) 신호(V-SIZE)와 수직 리니어티(Linearity) 제어 신호(V-LINEARITY)와 수직 위치 제어 신호(V-POSITION)는 각각 저항(R1, R2, R3)에 유기되어 수직 발진 펄스 IC(230b)에서 인가받는다. 수직 제어 신호들(V-SIZE, V-LINEARITY, V-POSITION)을 인가받은 수직 발진 펄스 IC(230b)는 또한, 컴퓨터(100)로부터 출력되는 수직 동기 신호(V-SYNC)를 저항(R4)을 통해서 유기 하여 인가받는다.
수직 제어 신호(V-SIZE, V-LINEARITY, V-POSITION)와 수직 동기 신호(V-SYNC)를 인가받은 수직 발진 펄스 IC(230)는 인가된 각종 수직 제어 신호와 수직 동기 신호(V-SYNC)에 따라 수직 라스터(Raster)를 제어하여 수직 발진 펄스를 출력하게 된다. 이 때, 수직 발진 펄스 IC(230b)에 연결된 캐퍼시터(C1)는 노이즈 제거용으로 사용된다.
이러한 수직 발진 펄스 IC(230b)로부터 출력되는 수직 발진 펄스는 수직 편향 IC(230c)에서 인가받고 인가된 수직 발진 펄스에 따라 충분한 수직 톱니파 전류를 수직 편향 요크(V-DY; 230-4)를 통해서 발생하게 된다. 이 때, 수직 편향 요크(V-DY; 230-4)에서 발생된 수직 톱니파 전류에 의해 CRT(240-4)에 표시되는 수직 라스터(Rastor)의 리니어티(Linearity) 및 사이즈(Size), 위치등이 조절되어 상이 표시된다.
이 중 수직 리니어티(Llnearity) 제어 신호(V-LINEARITY)는 S자형의 파형으로 변화를 이루도록 파형을 정형하여 CRT(240-4)에 표시되는 화상이 상 · 하의 폭이 좁은 것은 크게, 폭이 넓은 것은 작게하여 보정하게 된다.
이와 같은 종래의 디스플레이 모니터의 수직 회로단의 또 다른 실시예는 제3도에 도시된 바와 같이, 제2도에 도시된 수직 발진 펄스 IC(230b)와 수직 편향 IC(230c)가 하나의 IC로 제조되어 있는 것을 도시하고 있다. 도시된 바와 같이, 수직 발진 IC(230b)와 수직 편향 IC(230c)가 수직 발진 및 편향 IC(2306)로 하나의 칩(Chip)으로 제조되어 있어 그 동작에 있어서는 제2도에 도시된 구성에 따른 동작과 동일하다.
종래의 디스플레이 모니터(230a)의 수직 회로단은, 수직 발진 발진 IC와 수직 편향 IC로 나누어 사용되고 또는 수직 발진 및 편향 IC로 원 칩(One chip)화하여 동작 중에 에러(Error)가 발생하면 발생된 에러(Error)의 원인을 찾기가 어려워 즉시 해결하기 하지 못하고 IC의 메이커(Maker) 측에 피드백(Feedback)해야 됨으로 인해서 문제를 해결하기 위해 많은 시간이 소모되며, 또한, 수직 바운딩(Bounding) 및 노이즈(Noise)가 발생되는 문제점이 있다.
따라서, 본 발명은 전술한 문제점을 해결하고자 수직 회로단을 디스크리트(Discrete) 소자로 구성하여 원 칩(One chip)화로 인한 문제점을 해결하고 여러 가지 리니어티(Linearity)파의 모양을 발생하여 최적의 리니어티(Linearity) 특성을 가진 화질를 구현하는 것을 목적으로 한다.
상기 목적을 달성하기 위해 본 발명에 따른 수직 편향 제어 회로는 마이콤으로부터 출력된 수직 리니어티(Linearity) 신호와 펄스 레벨 풀업(Pulse level pull up) 및 반전단로부터 출력된 수직 플라이백 펄스를 인가받아 합성하여 화면에 표시되는 상의 리니어티를 조절하도록 파하볼라파를 출력하는 수직 리니어티단과, 마이콤으도부터 출력되는 상조정용 신호 중에 수직 사이즈 신호를 인가받아 수직 사이즈 조절 펄스를 출력하는 수직 사이즈 제어단과, 상기 마이콤으로부터 출력된 수직 포지션 신호를 인가받아 수직편향단에서 상의 수직 위치를 조절하도록 수직 포지션 조절 전압을 출력하는 수직 포지션 제어단과, 상기 수직 리니어티단과 상기 수직 사이즈 제어단으즈부터 각각 출력된 파라볼라파 및 수직 사이즈 조절 펄스와 컴퓨터(컴퓨터)로부터 출력된 수직 동기 신호(V-SYNC)를 인가받아 수직 편향단 및 수직 편향 요크에 상을 조절하는 수직 발진 펄스를 발생하는 수직 발진 펄스 발생부로 이루어지며, 상기 수직 리니어티단은 직류전압(B+)을 인가받아 저항(R11, R12)으로 분압하여 기준전압을 발생하는 기준 전압 공급단과, 상기 기준 전압 공급단으로부터 공급된 기준전압, 상기 마이콤과 펄스 레벨 풀업 및 반전단으로부터 각각 출력된 수직 리니어티 밸런스 신호(V-LINEARITY BALANCE) 및 수직 플라이백 펄스(V-FLB)를 인가받아 램프 펄스를 출력하는 램프펄스 발진단과, 상기 기준 전압 공급단과 상기 램프펄스 발진단으로부터 각각 출력된 기준 전압과 램프 펄스를 인가받고 펄스 레벨 풀업 및 반전단으로부터 출력된 수직 플라이백 펄스를 인가받아 파라볼라파를 발생하는 파라볼라파 발진단으로 구성된 것을 특징으로 한다.
제1도는 일반적으로 사용되는 모니터의 내부 회로를 도시한 블록도.
제2도는 제2도에 도시된 수직 회로단의 제 1 실시예를 나타낸 회로도.
제3도는 제1도에 도시된 수직 회로단의 제2 실시예를 나타낸 회로도.
제4도는 본 발명에 따른 수직 편향 제어 회로를 나타낸 블록도.
제5도는 제4도에 도시된 수직 리니어티단의 상세 회로도.
제6도는 제4도에 도시된 수직 리니어티단의 출력 파형을 나타낸 파형도로서.
제6(a)도는 비디오카드로부터 제5도의 마이콤에 인가되는 수직 동기 신호(V-SYNC)를 나타낸 파형.
제6(b)도는 제5도의 수직 리니어티단으로부터 수직 발진 펄스 발생부로 출력되는 파라볼라파의 파형도.
제6(c)도는 제5도의 수직 발진 발생부로부터 출력된 수직 발진 펄스의 파형도.
제6(d)도는 제6(c)도를 혼합한 파형으로서, 제5도의 수직 편향단에 인가되는 수직 발진 펄스의 파형도.
제6(e)도는 제6(b)도의 파라볼라파의 극성을 변환시킨 파형으로서, 제5도의 수직 리니어티단으로부터 수직 발진 펄스 발생부로 출력되는 파라볼라파의 파형도.
제6(f)도는 제5도의 수직 발진 발생부로부터 출력된 수직 발진 펄스의 다른 형태의 파형도.
제6(g)도는 제6(e)도와 제6(f)도를 혼합한 파형으로서, 제5도의 수직 편향단에 인가되느 수직 발진 펄스의 파형도.
* 도면의 주요부분에 대한 부호의 설명
13 : 펄스 레벨 풀업 및 반전단 14,210 : 마이콤
15 : 수직 리니어티단 15a : 기준 전압 공급단
15b : 램프 펄스 발진단 15c : 파라볼라파 발진단
16 : 수직 사이즈 제어단 17 : 수직 포지션 제어단
18 : 수직 발지 펄스 발생부 100 : 컴퓨터
이러한 특징을 갖는 본 발명을 첨부된 도면을 이용하여 설명하면 다음과 같다.
제4도는 본 발명에 따른 수직 편향 제어 회로를 나타낸 블록도이다. 도시된 바와 같이, 컴퓨터(도시 않음)로부터 출력되는 수직 동기 신호(V-SYNC)를 인가받고 인가된 수직 동기 신호(V-SYNC)의 극성의 유무를 판별하는 신호 판별부(11)와, 상기 신호 판별부(11)에서 판별된 수직 동기 신호를 인가받아 수직 플라이백 (Flyback) 펄스를 발생하는 수직 플라이백 펄스 발생부(12)와, 상기 수직 플라이백 펄스 발생부(12)로부터 출력된 수직 플라이백 펄스를 인가받아 펄스 레벨을 증폭하고 또는 인가된 수직 플라이백 펄스의 극성을 반전시키는 펄스 레벨 풀업(Full up) 및 반전단(13)과, 컴퓨터로부터 출력되는 수직 및 수평 동기 신호(H/V-SYNC)를 인가받아 해상도를 판별하고 각종 상 조정용 신호를 출력하는 마이콤(14)과, 상기 마이콤(14)으로부터 출력되는 상조정용 신호 중에 수직 리니어티(Linearity) 신호와 상기 펄스 레벨 풀업(Pulse level pull up) 및 반전단(13)으로부터 인가되는 수직 플라이백 펄스를 인가받아 합성하여 화면에 표시되는 상의 리니어티(Linearity)를 조절하는 파라볼라파를 출력하는 수직 리니어티(Linearity)단(15)과, 상기 마이콤(14)으로부터 출력되는 상조정용 신호 중에 수직 사이즈(Size) 신호를 인가받아 처리하여 수직 사이즈 조절 펄스를 출력하는 수직 사이즈(Size) 제어단(16)과, 상기 마이콤(14)으로부터 출력되는 수직 포지션(Position) 신호를 인가받아 처리하여 수직 포지션(Position)을 조절하는 수직 포지션(Position) 제어단(17)과, 상기 수직 리니어티(Linearity)단(15)과 상기 수직 사이즈(Size) 제어단(16)으로부터 각각 출력되는 파라볼라파와 수직 사이즈 조절 펄스와 컴퓨터로부터 출력되는 수직 동기 신호(V-SYNC)를 인가받아 처리하여 수직 발진 펄스를 출력하는 수직 발진 펄스 발생부(18)와, 상기 수직 발진 펄스 발생부(18)와 상기 수직 포지션(Position) 제어단(17)으로부터 각각 출력되는 수직 발진 펄스 및 수직 포지션(Position) 조절 펄스를 인가받아 컴퓨터로부터 출력되는 수직 동기 신호(V-SYNC)의 주기에 따라 화면에 표시되는 상을 조절하도록 편향 동작을 하기 위해 수직 편향 요크(V-DY)에 충분한 톱니파 전류를 발생하는 수직 편향부(19)로 구성되어 있다.
이와 같은, 회로 구성 중에 화면에 표시되어 있는 화상의 리니어티(Linearity)를 조절하는 수직 리니어티단(15)의 상세 회로를 제5도를 참조하여 설명한다.
상기 마이콤(14)으로부터 출력된 수직 리니어티 신호(V-LINEARITY) 및 수직 리니어티 밸런스 신호(V-LINEARITY BALANCE)를 인가받아 처리하여 파라볼라파를 출력하는 수직 리니어티단(15)은 도시된 바와 같이, 직류전압(B+)을 인가받아 저항(R11, R12)으로 분압하여 기준전압을 발생하여 공급하는 기준 전압 공급단(15a)과, 상기 기준 전압 공급단(15a)으로부터 공급되는 기준전압, 상기 마이콤(14)과 펄스 레벨 풀업 및 반전단(13; 제4도에 도시됨)으로부터 각각 출력되는 수직 리니어티 밸런스 신호(V-LINEARITY BALANCE) 및 수직 플라이백 펄스(V-FLB)를 인가받아 램프 (Ramp) 펄스를 출력하는 램프펄스 발진단(15b)과, 상기 램프펄스 발진단(15b)과 상기 기준 전압 공급단(15a)으로부터 각각 출력되는 램프 펄스와 기준 전압을 인가받고 펄스 레벨 풀업 및 반전단(13)으로부터 출력되는 수직 플라이백 펄스를 인가받아 파라볼라파를 발생하는 파라볼라파 발진단(15c)으로 구성되어 있다.
이와 같은 구성에 따른 동작을 설명하면 다음과 같다.
컴퓨터에서 발생된 데이터는 비디오 카드(도시 않음)를 통해서 영상 처리되어 영상 신호(R,G,B)를 발생하고 발생된 영상 신호를 동기시키도록 수평 동기 신호(H-SYNC) 및 제6(a)도에 도시된 바와 같은 수직 동기 신호(V0SYNC)를 발생하여 출력한다. 이 때, 수평 및 수직 동기 신호(H/V-SYNC)는 발생된 영상 신호의 정보를 포함한다. 영상 신호의 정보를 포함한 수평 및 수직 동기 신호(H/V-SYNC)를 인가받은 마이콤(14)은 인가된 수평 및 수직 동기 신호(H/V-SYNC)에 따라 영상 신호의 해상도 등을 판별하고 판별된 해상도에 따른 수직 리니어티 밸런스 신호를 상기 수직 리니어티단(15)으로 출력한다.
또한, 컴퓨터로부터 출력되는 동기 신호 중에 수직 동기 신호(V-SYNC)는 신호 판별부(11)로 인가되어 수직 동기 신호(V-SYNC)의 극성의 유무를 판별하고, 판별된 수직 동기 신호(V-SYNC)는 다시 수직 플라이백 펄스 발생부(12)로 인가되어 수직 동기 신호(V-SYNC)에 따른 수직 플라이백 (Flyback) 펄스를 발생하게 된다. 발생된 수직 플라이백 펄스를 펄스 레벨 풀업(Pull up) 및 반전단(13)으로 인가되어 수직 플라이백 펄스의 레벨이 증폭된다. 또한, 화면에 표시된 상에 따라 수직 플라이 백 펄스가 반전된다.
이와 같이, 마이콤(14)과 펄스 레벨 풀업 및 반전단(13)으로부터 각각 출력되는 수직 리니어티 밸런스 신호와 수직 플라이백 펄스를 인가받은 수직 리니어티단(15)은 인가된 수직 리니어티 밸런스 신호와 수직 플라이백 펄스에 따라 화면에 표시되는 상을 리니어티를 조절하기 위한 파라볼라파를 발생하여 출력한다.
또한, 마이콤(14)으로부터 출력되는 상 조정용 신호 중에 수직 사이즈 신호 및 수직 포지션 신호는 각각 수직 사이즈 제어단(16) 및 수직 포지션 제어단(17)에서 처리되어 수직 사이즈 조절 펄스 및 수직 포지션 레벨이 출력된다.
이와 같이, 수직 리니어티단(15) 및 수직 사이즈 제어단(16)으로부터 각각 출력되는 파라볼라파 및 수직 사이즈(Size) 조절 펄스와 컴퓨터로부터 출력되는 수직 동기 신호(V-SYNC)를 인가받은 수직 발진 펄스 밭생부(18)는, 인가될 신호를 수직 동기 신호(Y-SYNC)의 주기에 따라 합성하여 수직 발진 펄스를 발생한다.
이 때, 수직 발진 펄스 발생부(18)는 수직 리니어티단(15)으로부터 출력되는 파라볼라파에 따라 화면에 표시되는 상의 리니어티(Linearity)를 조절한다. 즉, 수직 리니어티단(15)으로부터 출력되는 파형 모양에 따라 디스플레이 모니터(도시 않음)로부터 출력되는 수직 상의 수직 리니어티(Linearity)를 조절한다.
이러한 수직 발진 펄스 발생부(18) 및 수직 포지션 제어단(17)으로부터 각각 수직 발진 펄스와 수직 포지션 조절 펄스를 인가받은 수직 편향부(19)는 인가된 수직 발진 펄스와 수직 포지션의 전압 레벨에 따라 수직 편향 요크(V-DY)에 충분한 톱니파 전류를 발생하여 상을 표시하게 된다.
따라서, 수직 편향부(19)는 인가된 수직 발진 펄스 및 수직 포지션(Position) 조절 펄스에 따라 수직 편향 요크(V-DY)에 충분한 톱니파 전류를 발생하여 편향동작을 하여 상을 조절한다. 또한, 고장 등이 발생시 각 회로단을 디스크리트(Discrete) 소자로 구성함으로 인해서 쉽게 고장 등의 원인을 발견하여 조치를 취할 수 있게 된다.
다음에는, 상기 동작 중, 상기 수직 리니어티단(15) 내부의 동작을 상세히 설명한다.
마이콤(14)으로부터 출력된 수직 리니어티 밸런스 신호(V-LINEARITY BALANCE)를 인가받은 램프펄스 발진단(15b)은, 저항(R9, R10)과 캐패시터(C2)를 통해서 노이즈(Noise)를 제거하여 제 3 집적회로(IC3)의 네가티브(Negative)단(-)에 인가받는다. 또한, 제3 집적회로(IC3)는 기준 전압 공급단(15a)으로부터 공급되는 기준전압을 포지티브단(+)에서 인가받는다.
다음에 상기 제3 집적 회로(IC3)는 마이콤(14)으로부터 수직 리니어티 밸런 TM 신호를 네거티브단(-)에서 인가받는다.
이어서, 상기 제3 집적 회로(IC3)로부터 상기 파라볼라파 발진단(15b)의 커패시터(C5)로 램프 펄스가 출력된다.
램프펄스 발진단(15b)으로부터 출력된 램프 펄스는 저항(R13) 및 캐패시터(C5)를 통해서 매칭(Matching)시키고, 마이콤(14)으로부터 출력되는 수직 리니어티(Linearity) 신호 저항(R14, R15) 및 캐패시터(C4)를 통해서 노이즈를 제거한 후 파라볼파 발진단(15c)의 제4 집적회로(IC4)의 네가티브(Negative)단(-)에 인가한다.
이 때, 펄스 레벨 풀업 및 반전단(13)으로부터 출력되는 수직 플라이백 펄스(V-FLB)는, 제2 집적회로(IC2)로 인가되어 제2 집적회로의 스위칭(Switching) 및 캐패시터(C6)의 층 · 방전 시간에 따라 적분되어 제4 집적회로(IC4)의 네가티브단(-)으로 피드백된다. 그리고, 제4 집적회로(IC4)의 포지티브단(+)으로는, 기준 전압 공급단(15a)으로부터 기준전압이 인가된다.
이와 같이, 램프펄스 발진단(15b) 및 펄스 레벨 풀업 및 반전단(13)으로부터 각각 인가되는 램프 펄스 및 수직 플라이백 펄스(V-FLB)를 인가받은 파라볼라파 발진단(15c)은, 마이콤(14)으로부터 인가되는 수직 리니어티 신호(LINEARITY)의 이득에 따라 파라볼파의 기울기를 변화시켜 제6(b)도에 도시된 바와 같이 다양한 모양의 파라볼라파를 발생하여 출력한다.
이 때, 제5도에 도시된 바와 같이, 제4 집적회로(IC4)의 출력단에 네가티브단 (-)과 포지티브단(+)으로 입력되는 신호의 레벨이 동일한 경우에는 파라볼라파(①)를 출력하게 된다. 또한, 제4 집적회로(IC4)의 네가티브(Negative)단(-)으로 입력되는 레벨이 변하게 되는 경우에는 파라볼라파(②)를 출력한다.
이와 같이, 수직 리니어티단(15)에서 출력되는 파라볼라파를 수직 발진 펄스 발생부(17)에서 인가받는다. 파라볼라파를 인가받은 수직 발진 펄스 발생부(18)는 컴퓨터로부터 출력된 수직 동기 신호(V-SYNC)와 상기 수직 사이즈 제어단(16)으로부터 출력된 수직 동기 신호(V-SYNC)에 따라 제6(c)도에 도시된 바와 같이 상의 리니어티(Linearity)를 조절하기 위한 수직 발진 펄스를 발생한다. 발생된 수직 발진 펄스는 수직 편향단(19)으로 인가되어 수직 편향 요크(V-DY)에서 충분한 톱니파 전류를 발생하여 화면에 표시되는 상의 리니어티(Linearity)를 조절한다.
이러한 수직 리니어티단(15)에서 발생되는 파형을 첨부된 도면을 이용하여 다시 설명하면 다음과 같다.
제6도는 제4도에 도시된 수직 리니어티단의 출력 파형을 나타낸 파형도이다. 도시된 바와 같이, 파형(a)은 수직 동기 신호(V-SYNC)를 나타낸 파형이고, 파형(b)는 수직 리니어티단(15)으로부터 출력되는 파라볼라파이다. 파형(c)는 수직 발진 펄스 발생부(18)에서 발생되는 수직 발진 펄스이다. 이러한 펄스에서 수직 동기 신호(V-SYNC)의 주기에 따라 발생되는 파형(b)과 파형(c)를 도시되지 않은 혼합 회로에서 혼합시키면 파형(d)에 도시된 바와 같은 수직 발진 펄스가 된다.
이 수직 발진 펄스를 수직 편향단(19)으로 인가하여 수직 편향 요크(V-DY)에 충분한 톱니파 전류가 발생되면 화면 수직 센터(Center)의 사이즈(Size)가 줄이고, 양 사이드(Side) 즉, 화면의 상 · 하는 가늘어지도록 조정할 수 있다.
또한, 파형(e)과 같이 파라볼라파의 극성을 변환시켜 파형(f)과 같은 수직 발진 펄스에 믹서(Mixer)시키면 파형(g)과 같은 수직 발진 펄스가 된다. 이 수직 발진 펄스가 수직 편향단(19)으로 인가되어 수직 편향 요크(Y-DY)에 충분한 수직 톱니파 전류를 발생하고 발생된 충분한 수직 톱니파 전류에 따라 화면의 수직 사이즈 센터는 늘어나고 양 사이드(Side) 즉, 상 · 하는 줄어들게할 수 있다.
이와 같이, 마이콤(14; 제5도에 도시됨)을 이용하여 상조정에 따른 보정량을 조절하는 프로그램의 프로그래밍(Programing)에 따라 수직 리니어티단(15)의 제4 집적회로(IC4)의 출력을 변화시켜 여러 가지 모양의 파라볼라파를 만들어 공급하면 필요한 부분을 변환시킬 수 있고 화면에 표시되는 상의 리니어티(Linearity)를 최적화할 수 있다.
이상에서 설명한 바와 같이 본 발명은, 수직 회로단을 원칩(One chip)화에 따른 노이즈 및 에러(Error) 발생시 에러(Error)의 원인을 찾기 어려움 등의 문제를 디스크리트(Discrete) 소자로 구성하여 해결하고, 보정량을 조절하는 프로그램의 프로그래밍(Programing)에 따라 수직 리니어티단의 출력을 변화시켜 여러가지 모양의 파라볼라파를 만들어 공급하여 필요한 부분을 변환시킬 수 있고 화면에 표시되는 상의 리니어티를 최적화하는 효과가 있다.

Claims (1)

  1. 마이콤으로부터 출력된 수직 리니어티(Linearity) 신호와 펄스 레벨 풀업(Pulse level pull up) 및 반전단으로부터 출력된 수직 플라이백 펄스를 인가받아 합성하여 화면에 표시되는 상의 리니어티를 조절하도록 파라볼라파를 출력하는 수직 리니어티단과, 마이콤으로부터 출력되는 상조정용 신호 중에 수직 사이즈 신호를 인가받아 수직 사이즈 조절 펄스를 출력하는 수직 사이즈 제어단과, 상기 마이콘으로부터 출력된 수직 포지션 신호를 인가받아 수직편향단에서 상의 수직 위치를 조절하도록 수직 포지션 조절 전압을 출력하는 수직 포지션 제어단과, 상기 수직 리니어티단과 상기 수직 사이즈 제어단으로부터 각각 출력된 파라볼라파 및 수직 사이즈 조절 펄스와 컴퓨터로부터 출력된 수직 동기 신호(V-SYNC)를 인가받아 수직 편향단 및 수직 편향 요크에 상을 조절하는 수직 발진 펄스를 발생하는 수직 발진 펄스 발생부로 이루어지며, 상기 수직 리니어티단은 직류전압(B+)을 인가받아 저항(R11, R12)으로 분압하여 기준전압을 발생하는 기준 전압 공급단과, 상기 기준 전압 공급단으로부터 공급된 기준전압, 상기 마이콤과 펄스 레벨 풀업 및 반전단으로부터 각각 출력된 수직 리니어티 밸런스 신호(V-LINEARITY BALANCE) 및 수직 플라이백 펄스(V-FLB)를 인가받아 램프 펄스를 출력하는 램프펄스 발진단과, 상기 기준 전압 공급단과 상기 램프펄스 발진단으로부터 각각 출력된 기준 전압과 램프 펄스를 인가받고 펄스 레벨 풀업 및 반전단으로부터 출력된 수직 플라이백 펄스를 인가받아 파라볼라파를 발생하는 파라볼라파 발진단으로 구성된 것을 특징으로 하는 수직 편향 제어 회로.
KR1019970003448A 1997-02-05 1997-02-05 수직 편향 제어 회로 KR100242837B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970003448A KR100242837B1 (ko) 1997-02-05 1997-02-05 수직 편향 제어 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970003448A KR100242837B1 (ko) 1997-02-05 1997-02-05 수직 편향 제어 회로

Publications (2)

Publication Number Publication Date
KR19980067427A KR19980067427A (ko) 1998-10-15
KR100242837B1 true KR100242837B1 (ko) 2000-02-01

Family

ID=19496417

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970003448A KR100242837B1 (ko) 1997-02-05 1997-02-05 수직 편향 제어 회로

Country Status (1)

Country Link
KR (1) KR100242837B1 (ko)

Also Published As

Publication number Publication date
KR19980067427A (ko) 1998-10-15

Similar Documents

Publication Publication Date Title
KR100265164B1 (ko) 거리 측정 센서를 이용한 자동 휘도 조정 회로 및 방법
KR100247393B1 (ko) Pfc기능을 갖는 디스플레이 장치의 전원 제어장치
US6115033A (en) Video display device and a power saving method therefor
KR100288580B1 (ko) Osd를이용한디스플레이모드표시방법
US5949400A (en) Method and apparatus for correcting a chromaticity diagram by a variable brightness
KR19980066384U (ko) 디스플레이 모니터의 전자 스위치를 이용한 저소비 전력 회로
KR100242837B1 (ko) 수직 편향 제어 회로
US20010043202A1 (en) Device for and method of controlling osd in muting video signals
KR100242839B1 (ko) 디스플레이 모니터의 상조정 회로
KR19980015197A (ko) 모니터의 자동전원 제어회로(Automatic power control circuit for use with a monitor)
KR100247391B1 (ko) 영상신호의 패스 스로우(pass through) 기능이 장착된 디스플레이 장치
KR100242842B1 (ko) 복수의 fet를 이용한 수평편향 드라이브 회로
US6307596B1 (en) Circuit and method for indicating image adjustment pattern using OSD
KR100242841B1 (ko) 디스플레이 장치의 상하 왜곡 보정 회로
KR100209505B1 (ko) 듀티(duty) 변경 회로
KR100218007B1 (ko) 다중 동기 방식 모니터의 상 사이즈 자동 조정 방법
KR200160532Y1 (ko) 파워 1차측의 전원공급 장치
KR100217994B1 (ko) 모드별 상.하 왜곡 보정회로
KR100217992B1 (ko) 모드별 상.하 왜곡 보정회로
KR100217993B1 (ko) 모드별 상.하 왜곡 보정회로
KR100260826B1 (ko) 디스플레이 장치의 수평 포지션 조절회로
KR100217991B1 (ko) 모드별 상.하 왜곡 보정회로
KR100238583B1 (ko) 주변기기에 대한 원격 제어 기능을 갖는 디스플레이장치
KR19980034763A (ko) 휘도변화에 따른 색좌표 보정 장치 및 그 제어방법
KR19980060994U (ko) 디스플레이장치의 수직발진회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071030

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee