KR100234130B1 - 티1 회선 인터페이스 장치 및 티1 가입자 수용 방법 - Google Patents

티1 회선 인터페이스 장치 및 티1 가입자 수용 방법 Download PDF

Info

Publication number
KR100234130B1
KR100234130B1 KR1019970033211A KR19970033211A KR100234130B1 KR 100234130 B1 KR100234130 B1 KR 100234130B1 KR 1019970033211 A KR1019970033211 A KR 1019970033211A KR 19970033211 A KR19970033211 A KR 19970033211A KR 100234130 B1 KR100234130 B1 KR 100234130B1
Authority
KR
South Korea
Prior art keywords
generating
clock
function
control signal
aal5
Prior art date
Application number
KR1019970033211A
Other languages
English (en)
Other versions
KR19990010418A (ko
Inventor
서완석
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019970033211A priority Critical patent/KR100234130B1/ko
Publication of KR19990010418A publication Critical patent/KR19990010418A/ko
Application granted granted Critical
Publication of KR100234130B1 publication Critical patent/KR100234130B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/66Arrangements for connecting between networks having differing types of switching systems, e.g. gateways
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5652Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly
    • H04L2012/5653Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly using the ATM adaptation layer [AAL]
    • H04L2012/5658Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly using the ATM adaptation layer [AAL] using the AAL5
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5664Support of Video, e.g. MPEG
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5678Traffic aspects, e.g. arbitration, load balancing, smoothing, buffer management
    • H04L2012/5681Buffer or queue management

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 발명은 ATM 망을 기반으로 구성되는 VOD 시스템에서 종래의 T1 가입자를 지원하기 위한 티1 회선 인터페이스 장치에 관한 것으로, 수신된 MPEG1 프레임을 담고 있는 AAL5 형태의 ATM 셀을 수신하고, 이 셀의 페이로드를 복원하고, MPEG1 프레임을 추출하는 기능을 가지는 AAL5 처리부(110)와 ; 전송되는 데이터의 속도에 맞게 클럭을 발생시키는 제어 신호를 만들어내는 클럭 드라이버(120) ; 상기 클럭 드라이버(120)의 입력으로 사용되는 제어 신호를 만들어내는 적응 위상 잠금 폐회로 제어부(130) ; T1 동기(sync) 비트를 이용하여 T1 프레이밍 기능을 가지는 T1 프레이머(140) ; 상기 T1 프레이머(140)와 AAL5 처리부(110) 사이에서 T1 데이터 스트림을 조절하기 위한 인터페이스 기능을 가지는 물리층 인터페이스 블록(150) 및 ; 상기 클럭 드라이버(120)의 제어 신호에 의해서 1.544 MHz의 클럭 신호를 생성하는 전압 제어 수정 발진기(160)를 포함하여 구성됨을 특징으로 한다.

Description

티1 회선 인터페이스 장치 및 티1 가입자 수용 방법
본 발명은 ATM 망을 기반으로 하는 멀티미디어 서비스 가눙데 하나인 주문형 비디오(Video-On-Demand: VOD) 시스템을 구성하기 위해서 요구되는 가입자 인터페이스 장치에 관한 것으로, MPEG1(Motion Picture Expert Group 1)으로 부호화된 영상 데이터를 ATM셀로 변환하여 전송하는 VOD 시스템에서 T1 가입자를 수용하기 위한, 비동기 전송 모드 망을 이용한 주문형 비데오 시스템에서 티1 가입자를 수용하기 위한 비동기 전송 모드망 셀 정합 장치 및 티1 가입자 수용 방법에 관한 것이다.
VOD 시스템을 지원하기 위하여 비디오 서버에서 T1 서비스를 지원하는 가입자측의 교환국까지는 53바이트의 고정 길이를 갖는 ATM 셀을 사용하는 ATM 망을 기반으로 하고 있다.
비디오 서버에서는 188 바이트로 구성되는 2개의 MPEG1 데이터 프레임을 48 바이트로 이루어진 하나의 AAL5 분할/재조립 프로토콜 데이터 단위 (Segmentation And Reassembly Protocol Data Unit:SAR-PDU)로 구성한 후 각 페이로드에 ATM셀이 전송되어야 하는 경로/채널을 지정하는 5바이트의 헤더를 붙여 ATM망을 통하여 전송한다. ATM망의 스위칭 시스템에서는 셀 헤더의 가상 경로 설정자 와 가상 채널 설정자를 이용하여 각 가입자의 단국 교환기에 전송되고 T1 전송회선을 통하여 각 가입자에게 전송된다.
그러나 T1 가입자 회선에서는 ATM 셀의 서비스를 지원할 수 없기 때문에 ATM망으로부터 VOD 서비스를 지원 받기 위해서는 새로운 ATM 인터페이스를 사용하여야 한다.
본 발명은 상기와 같은 문제점을 해결하기 위해서 창안된 것으로, ATM망을 기반으로 구성한 VOD 시스템에서 T1 가입자를 수용하기 위해서 가입자와 ATM망의 셀을 T1 데이터 프레임으로 변환하거나 이의 역과정을 수행하는, 비동기 전송 모드 망을 이용한 주문형 비데오 시스템에서 티1 가입자를 수용하기 위한 비동기 전송 모드망 셀 정합 장치 및 티1 가입자 수용 방법을 제공하는 것을 목적으로 한다.
도 1은 본 발명에 의한 T1 회선 인터페이스 장치의 블럭도
도 2는 도 1의 선입선출 조정기에 의해서 생성된 선입선출 읽기/쓰기 신호 타이밍도
도 3은 도 1의 실시예이다.
〈도면의 주요 부분에 대한 부호의 설명〉
110 ; AAL5 처리부 120 ; 클럭 드라이버
130 ; 적응 위상 잠금 폐회로 제어부
140 ; T1 프레이머 150 ; 물리층 인터페이스 블록
160 ; 전압 제어 수정 발진기 115 ; 병렬 선입선출 버퍼
145 ; 직렬 선입선출 버퍼 155 ; 선입선출 버퍼 조정기
상기한 목적을 달성하기 위한 것으로서 본 발명은, 수신된 MPEG1 프레임을 담고 있는 AAL5 형태의 ATM 셀을 수신하고, 이 셀의 페이로드를 복원하고, MPEG1 프레임을 추출하는 기능을 가지는 AAL5 처리부와 ; 전송되는 데이터의 속도에 맞게 클럭을 발생시키는 제어 신호를 만들어내는 클럭 드라이버 ; 상기 클럭 드라이버의 입력으로 사용되는 제어 신호를 만들어내는 적응 위상 잠금 폐회로 제어부 ; T1 동기(sync) 비트를 이용하여 T1 프레이밍 기능을 가지는 T1 프레이머 ; 상기 T1 프레이머와 AAL5 처리부 사이에서 T1 데이터 스트림을 조절하기 위한 인터페이스 기능을 가지는 물리층 인터페이스 블록 및 ; 상기 클럭 드라이버의 제어 신호에 의해서 1.544 MHz의 클럭 신호를 생성하는 전압 제어 수정 발진기를 포함하여 구성됨을 특징으로 한다.
또한, 본 발명에서는 상기와 같은 목적을 달성하기 위하여, 티1 회선 인터페이스 장치에 있어서, 병렬 선입선출 버퍼의 빈 플래그(empty flag)에 따라 위상 잠금 폐회로가 리셋(reset)하는 과정과 ; 선입선출 버퍼의 반 플래그(half flag)로 위상 잠금 폐회로가 활성화하는 과정 ; 이때 입력되는 T1 참조 클럭에 따른 각 선입선출 읽기/쓰기 신호를 상향/하항 계수하여 선입선출 버퍼 레벨 포인터값을 얻는 과정 ; 이에 선입선출 버퍼의 위상 잠금 폐회로 영역 셋팅을 적용하여 상위(highend)값과 하위(lowend)값을 정하는 과정 및 ; 결정된 경계에 의해서 위상 잠금 폐회로의 리드/레그(lead/lag) 신호를 생성하는 과정을 포함하여 이루어짐을 특징으로 한다.
이하 첨부한 도면을 참조하여 본 발명을 더욱 상세히 설명한다.
도 1은 본 발명에 의한 T1 회선 인터페이스 장치를 나태내는 도면이다.
도 2는 도 1의 본 발명에 의한 T1 회선 인터페이스 장치의 선입선출 조정기의 읽기/쓰기 신호의 타이밍도를 나타낸것이다.
도1과 도2를 참조하여, 본 발명에 의한 T1 회선 인터페이스 장치의 동작과 구성을 설명하면 하기와 같다.
본 발명에 의한 T1 회선 인터페이스 장치는, 수신된 MPEG1 프레임을 담고 있는 AAL5 형태의 ATM 셀을 수신하고, 이 셀의 페이로드를 복원하고, MPEG1 프레임을 추출하는 기능을 가지는 AAL5 처리부(110)와 ; 전송되는 데이터의 속도에 맞게 클럭을 발생시키는 제어 신호를 만들어내는 클럭 드라이버(120) ; 상기 클럭 드라이버(120)의 입력으로 사용되는 제어 신호를 만들어내는 적응 위상 잠금 폐회로 제어부(130) ; T1 동기(sync) 비트를 이용하여 T1 프레이밍 기능을 가지는 T1 프레이머(140) ; 상기 T1 프레이머(140)와 AAL5 처리부(110) 사이에서 T1 데이터 스트림을 조절하기 위한 인터페이스 기능을 가지는 물리층 인터페이스 블록(150) 및 ; 상기 클럭 드라이버(120)의 제어 신호에 의해서 1.544 MHz의 클럭 신호를 생성하는 전압 제어 수정 발진기(160)를 포함하여 구성한다.
본 발명에 의한 T1 회선 인터페이스 장치의 동작에 대해서 상세히 설명하면, VOD 시스템의 비디오 서버에서는 188 바이트로 구성되어 있는 MPEG1 프레임 두개를 하나의 AAL5 프로토콜 데이터 단위(Protocol Data Unit :PDU)로 구성하여 전송한다.
단국 교환기의 T1 회선 인터페이스 장치에서는, ATM 망을 통하여 수신된 ATM셀을 먼저, AAL5 처리부를 거쳐서 수신된 ATM 셀로부터 2개의 MPEG 프레임을 추출한뒤에 병렬 선입 선출 버퍼(parallel FIFO)(115)에 저장한 후, 수신된 데이터에 대해서 순환 용장성 부호 32(Cyclic Redundancy Check 32:CRC32)를 이용하여 데이터의 오류의 발생 유무를 판정한다.
적응 위상 잠금 폐회로 제어부(130)에서는, AAL5 재결합 기능을 이용하여 MPEG1으로 부호화된 데이터가 저장된 병렬 선입선출 버퍼(115)의 레벨을 보고, 1.544 MHz의 클럭 신호를 발생시키는 전압 제어 수정 발진기(160)를 구동하여, 전송되는 데이터 률에 맞게 적응 위상 잠금 폐회로에 위상 잠금 폐회로 리드/레그(lead/lag) 신호를 전달한다.
병렬 선입선출 버퍼(115)의 플래그 정보가 엠프티 플래그(empty flag)일때 위상 잠금 폐회로가 리셋(reset)되고, 병렬 선입선출 버퍼(115)의 플래그 정보가 핼프 플래그(half flag)일때 적응 위상 잠금 폐회로가 활성화(active)된다.
이때 입력되는 T1 기준 클럭에 따른 각 선입선출 읽기/쓰기 신호를 상향/하항 계수하여 선입선출 버퍼 레벨 포인터값을 얻을 수 있다.
이에 선입선출 버퍼의 위상 잠금 폐회로 영역 설정(range setting)을 적용하여 상위(highend)값과 하위(lowend)값을 정할 수 있고, 결정된 경계에 의해서 위상 잠금 폐회로의 리드/레그(lead/lag) 신호를 생성한다.
물리층 인터페이스 블럭(150)에서는, ATM망을 통하여 전송된 바이트 단위의 MPEG1 데이터를, 전압 제어 수정 발진기(160)에서 제공되는 1.544 MHz의 클럭을 이용하여, 1 비트 단위의 T1 데이터 스트림으로 재프레이밍(reframing)한 후, 병/직렬 기능을 수행하면서 T1 프레임을 구성하기 위하여, 24×8마다 한번씩 선입선출 버퍼 읽기 신호를 쉬면서, 유효한 T1 데이터를 뽑아내는 선입선출 버퍼 제어 기능을 수행한다.
상기의 과정에서 192 비트마다 한버씩 쉬는 이유는 T1 프레임은 하나의 동기 비트와 192 비트의 사용자 데이터롤 구성되기 때문에 192비트를 병/직렬 변환하여 T1 프레임을 구성한 후 하나의 동기 비트를 구성하여 T1 전송회선으로 전송하기 위해서이다.
역으로 T1 가입자측으로부터 ATM망을 경유하여 비디오 서버로 전송하기 위해서는 T1 데이터 프레임을 ATM셀로 변환하여야 하는데. 24×8 마다 한번씩 선입선출 버퍼 쓰기 신호를 쉬면서 1.536 Mbps 클럭으로 동작 클럭 속도를 맞추고, 직/병렬 변환을 통하여 병렬 선입 선출 버퍼에 저장한다.
도 2에 해당 읽기/쓰기 신호를 타이밍도를 나타내었다.
위상 잠금 폐회로로 구성되는 클럭 드라이버(120)에서는, 상기의 적응 위상 잠금 폐회로 제어부(130)에서 전달된 위상 잠금 폐회로 리드/레그 신호를 이용하여, 이 신호에 적당한 전압 레벨을 전압 제어 수정 발진기(160)에 인가한다.
상기 전압 제어 수정 발진기(160)에서는, 인가된 전압의 레벨차에 따라서 +/- ppm의 단위로 주파수를 제어하여, 1.544 Mbps의 T1 기준 클럭을 물리층 인터페이스 블럭(150)의 선입 선출 버퍼 조정기(155)와 T1 프레이머(140)에 공급한다.
도 3은 본 발명에 의한 T1 회선 인터페이스 장치를 이용한 단국 교환기의 T1 가입자 모듈을 나타낸 것으로, 하나의 모듈에 8개의 T1 가입자를 수용할 수 있다.
상기한 바와 같이 구성된 본 발명에 따른 인터페이스 장치를, 가입자의 단국 교환기 측에 설치하여, ATM 기반 VOD 서비스를 요구하는 T1 가입자를 수용할 수 있다.

Claims (5)

  1. 수신된 MPEG1 프레임을 담고 있는 AAL5 형태의 ATM 셀을 수신하고, 이 셀의 페이로드를 복원하고, MPEG1 프레임을 추출하는 기능을 가지는 AAL5 처리부(110)와 ;
    전송되는 데이터의 속도에 맞게 클럭을 발생시키는 제어 신호를 만들어내는 클럭 드라이버(120) ;
    상기 클럭 드라이버(120)의 입력으로 사용되는 제어 신호를 만들어내는 적응 위상 잠금 폐회로 제어부(130) ;
    T1 동기(sync) 비트를 이용하여 T1 프레이밍 기능을 가지는 T1 프레이머(140) ;
    상기 T1 프레이머(140)와 AAL5 처리부(110) 사이에서 T1 데이터 스트림을 조절하기 위한 인터페이스 기능을 가지는 물리층 인터페이스 블록(150) 및 ;
    상기 클럭 드라이버(120)의 제어 신호에 의해서 1.544 MHz의 클럭 신호를 생성하는 전압 제어 수정 발진기(160)를 포함하여 구성됨을 특징으로 하는, 티1 회선 인터페이스 장치.
  2. 제 1 항에 있어서,
    상기 물리층 인터페이스 블럭(150)은,
    병렬 선입선출 버퍼(115)로부터 데이터를 수신하여, 192 비트마다 한번의 T1 프레이밍 비트를 삽입하기 위한, 시간 간격을 보장해 주는 병/직렬 변환기능을 갖는 것을 특징으로 하는, 티1 회선 인터페이스 장치.
  3. 제 2 항에 있어서,
    상기 병/직렬 변환기능은,
    선입선출 버퍼 조정기(155)를 통하여 달성되는 것을 특징으로 하는, 티1 회선 인터페이스 장치.
  4. 제 1 항에 있어서,
    상기 T1 프레이머(140)는,
    상기 물리층 인터페이스 블록(150)으로부터 직렬 선입선출 버퍼(145)를 통하여 데이터를 수신하는 것을 특징으로 하는, 티1 회선 인터페이스 장치.
  5. 수신된 MPEG1 프레임을 담고 있는 AAL5 형태의 ATM 셀을 수신하고, 이 셀의 페이로드를 복원하고, MPEG1 프레임을 추출하는 기능을 가지는 AAL5 처리부(110)와 ;
    전송되는 데이터의 속도에 맞게 클럭을 발생시키는 제어 신호를 만들어내는 클럭 드라이버(120) ;
    상기 클럭 드라이버(120)의 입력으로 사용되는 제어 신호를 만들어내는 적응 위상 잠금 폐회로 제어부(130) ;
    T1 동기(sync) 비트를 이용하여 T1 프레이밍 기능을 가지는 T1 프레이머(140) ;
    상기 T1 프레이머(140)와 AAL5 처리부(110) 사이에서 T1 데이터 스트림을 조절하기 위한 인터페이스 기능을 가지는 물리층 인터페이스 블록(150) 및 ;
    상기 클럭 드라이버(120)의 제어 신호에 의해서 1.544 MHz의 클럭 신호를 생성하는 전압 제어 수정 발진기(160)를 포함하는 티1 회선 인터페이스 장치에 있어서,
    병렬 선입선출 버퍼의 빈 플래그(empty flag)에 따라 위상 잠금 폐회로가 리셋(reset)하는 과정과 ;
    선입선출 버퍼의 반 플래그(half flag)로 위상 잠금 폐회로가 활성화하는 과정 ;
    이때 입력되는 T1 참조 클럭에 따른 각 선입선출 읽기/쓰기 신호를 상향/하항 계수하여 선입선출 버퍼 레벨 포인터값을 얻는 과정 ;
    이에 선입선출 버퍼의 위상 잠금 폐회로 영역 셋팅을 적용하여 상위(highend)값과 하위(lowend)값을 정하는 과정 및 ;
    결정된 경계에 의해서 위상 잠금 폐회로의 리드/레그(lead/lag) 신호를 생성하는 과정을 포함하여 이루어지는 것을 특징으로 하는, 티1 가입자 수용 방법.
KR1019970033211A 1997-07-16 1997-07-16 티1 회선 인터페이스 장치 및 티1 가입자 수용 방법 KR100234130B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970033211A KR100234130B1 (ko) 1997-07-16 1997-07-16 티1 회선 인터페이스 장치 및 티1 가입자 수용 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970033211A KR100234130B1 (ko) 1997-07-16 1997-07-16 티1 회선 인터페이스 장치 및 티1 가입자 수용 방법

Publications (2)

Publication Number Publication Date
KR19990010418A KR19990010418A (ko) 1999-02-18
KR100234130B1 true KR100234130B1 (ko) 1999-12-15

Family

ID=19514721

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970033211A KR100234130B1 (ko) 1997-07-16 1997-07-16 티1 회선 인터페이스 장치 및 티1 가입자 수용 방법

Country Status (1)

Country Link
KR (1) KR100234130B1 (ko)

Also Published As

Publication number Publication date
KR19990010418A (ko) 1999-02-18

Similar Documents

Publication Publication Date Title
US6198752B1 (en) ATM video telephone terminal interworking with ISDN
US5742599A (en) Method and system for supporting constant bit rate encoded MPEG-2 transport over local ATM networks
JP3136253B2 (ja) 受信機でのタイミングを回復するための装置
US5790543A (en) Apparatus and method for correcting jitter in data packets
US5966387A (en) Apparatus and method for correcting jitter in data packets
JP3053717B2 (ja) 受信機においてタイミングを回復する装置
JPH1079738A (ja) データ転送レート制御方法及びこれを用いたデータ転送レート制御装置
US6546013B1 (en) Method and apparatus for delivering reference signal information within a specified time interval
US6272138B1 (en) Method and apparatus for reducing jitter or wander on internetworking between ATM network and PDH network
KR100234130B1 (ko) 티1 회선 인터페이스 장치 및 티1 가입자 수용 방법
US7703122B2 (en) Method and apparatus for receiving and playing back data
US6292487B1 (en) Data transmission system and method
KR0153950B1 (ko) 다중 비트 전송율을 지원하는 적응 클럭 복원 장치
US5825778A (en) VSB modulator input interfrace using simple standard
Lin et al. Supporting constant-bit-rate-encoded MPEG-2 transport over local ATM networks
KR100962083B1 (ko) 제 1 데이터 스트림을 제 2 데이터 스트림으로 변환하기 위한 방법 및 시스템
JP3018335B2 (ja) MPEG over ATMのプログラムクロックレファレンスジッタ低減方法及び低減装置並びにMPEG復号化装置
JPH1118071A (ja) スロー再生システム
KR100233102B1 (ko) 주문형비디오시스템에 t1가입자를 수용하기 위한 라인인터페이스장치
NO994939L (no) System for overforing av MPEG-2 kodet video i ATM-nettverk, samt fremgangsmate og anordning for samme
KR100253596B1 (ko) 비동기전송모드 인터페이스 제어장치
Shuaib et al. Dejittering in the transport of MPEG-2 and MPEG-4 video
KR100204060B1 (ko) 엠펙-2 트랜스포트 스트림의 클럭 복원 제어회로
KR100265059B1 (ko) 스완2 케이블티브이 시스템의 프레임 처리장치
KR100263388B1 (ko) 동기식 잔여 타임스탬프를 이용한 클럭 정보송수신장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080804

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee