KR100225357B1 - Scrambling and descrambling apparatus of a broadcasting signal - Google Patents

Scrambling and descrambling apparatus of a broadcasting signal

Info

Publication number
KR100225357B1
KR100225357B1 KR1019960037326A KR19960037326A KR100225357B1 KR 100225357 B1 KR100225357 B1 KR 100225357B1 KR 1019960037326 A KR1019960037326 A KR 1019960037326A KR 19960037326 A KR19960037326 A KR 19960037326A KR 100225357 B1 KR100225357 B1 KR 100225357B1
Authority
KR
South Korea
Prior art keywords
signal
pulse
scrambling
video signal
reference clock
Prior art date
Application number
KR1019960037326A
Other languages
Korean (ko)
Other versions
KR19980017541A (en
Inventor
최순규
Original Assignee
전주범
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자주식회사 filed Critical 전주범
Priority to KR1019960037326A priority Critical patent/KR100225357B1/en
Publication of KR19980017541A publication Critical patent/KR19980017541A/en
Application granted granted Critical
Publication of KR100225357B1 publication Critical patent/KR100225357B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H60/00Arrangements for broadcast applications with a direct linking to broadcast information or broadcast space-time; Broadcast-related systems
    • H04H60/09Arrangements for device control with a direct linkage to broadcast information or to broadcast space-time; Arrangements for control of broadcast-related services
    • H04H60/14Arrangements for conditional access to broadcast information or to broadcast-related services
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/08Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division
    • H04N7/087Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/16Analogue secrecy systems; Analogue subscription systems
    • H04N7/167Systems rendering the television signal unintelligible and subsequently intelligible
    • H04N7/1675Providing digital key or authorisation information for generation or regeneration of the scrambling sequence

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Computer Security & Cryptography (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

본 발명은 유료채널 방송시스템에 있어서, 특히 시청이 허가되지 않은 사용자가 방송 프로그램을 불법적으로 시청하는 것을 방지할 수 있도록 된 방송신호의 스크램블링(Scrambling) 및 디스크램블링(Descrambling) 장치에 관한 것이다.The present invention relates to a scrambling and descrambling apparatus for a broadcast signal, which can prevent illegal viewing of a broadcast program by a user who is not permitted to view the broadcast program.

본 발명에 있어서는 복합영상신호의 수평동기신호를 근거로 그 수평동기신호의 정수배에 해당하는 주파수를 갖는 기준클록을 생성하고, 이를 카운터를 이용하여 계수함으로써 영상신호의 백포치구간에 있어서 컬러버스트신호와 영상신호의 사이구간에 해당하는 펄스신호를 생성하게 된다. 그리고, 상기 펄스신호에 해당하는 구간에 대해 소정 레벨의 펄스신호를 스크램블링펄스로서 부가하고, 또한 스크램블링펄스가 부가된 복합영상신호에 대해서는 소정 레벨의 부전압을 부가함으로써 디스크램블링하게 된다.In the present invention, a reference clock having a frequency corresponding to an integral multiple of the horizontal synchronizing signal is generated based on the horizontal synchronizing signal of the composite video signal, and the reference clock is counted using a counter, thereby generating a color burst signal And a pulse signal corresponding to a period between the video signal and the video signal. Then, a descrambling is performed by adding a pulse signal of a predetermined level as a scrambling pulse to the section corresponding to the pulse signal, and adding a negative voltage of a predetermined level to the composite video signal to which the scrambling pulse is added.

따라서, 상기 스크램블링펄스를 디스크램블링할 수 있는 장치를 갖추지 못한 텔레비전 수상기 등에 있어서는 송신측에서 삽입한 스크램블링펄스에 의해 영상신호의 페디스털레벨이 상승되어 CRT(Cathode-ray Tube)로 흑화면이 출력되게 됨으로써 영상화면을 시청할 수 없게 된다.Therefore, in a television receiver or the like that does not have a device capable of descrambling the scrambling pulse, the pedestal level of the video signal is raised by the scrambling pulse inserted at the transmission side, and a black screen is output by a CRT (Cathode-ray Tube) It becomes impossible to view the video screen.

Description

방송신호의 스크램블링 및 디스크램블링 장치Scrambling and descrambling of broadcast signals

본 발명은 유료채널 방송시스템에 관한 것으로, 특히 시청이 허가되지 않은 사용자가 방송 프로그램을 불법적으로 시청하는 것을 방지할 수 있도록 된 방송신호의 스크램블링(Scrambling) 및 디스크램블링(Descrambling) 장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention [0002] The present invention relates to a pay channel broadcasting system, and more particularly, to a scrambling and descrambling apparatus for broadcasting signals that can prevent a user who is not permitted to view a broadcasting program from illegally viewing.

현재, 사회가 고도화되면서 방송시스템에 있어서도, 예컨대 영화나 스포츠 등과 같이 특정한 종류의 프로그램만을 한정적으로 공급하는 전문적인 채널방송이 시행되고 있는 바, 이러한 방송시스템에 있어서는 특정한 고객이나 회원만이 자사의 방송프로그램을 시청할 수 있도록 방송신호를 스크램블링하여 송출하고 있다.At present, as society becomes more sophisticated, professional channel broadcasting, which only supplies a specific kind of programs such as movies and sports, is carried out in a broadcasting system. In such a broadcasting system, The broadcast signal is scrambled and transmitted so that the program can be viewed.

이러한, 방송신호의 스크램블링방법이나 장치에 있어서는 대부분의 경우 방송신호를 디지탈적으로 변환한 후 해당 방송신호를 다양한 인터리빙기법을 이용하여 순서적으로 뒤바꾸거나, 또는 방송신호 중 영상신호의 특정한 부분에 대해 예컨대 PN(Pseudo Noise)코드등와 같은 별도의 코드데이터나 의사노이즈신호를 혼합하는 방법을 많이 채용하고 있다.In a method and apparatus for scrambling a broadcast signal, in most cases, a broadcast signal is digitally converted and then the broadcast signal is sequentially rearranged using various interleaving techniques, or a specific part of a video signal For example, a method of mixing separate code data such as PN (Pseudo Noise) codes or the like with pseudo noise signals.

그러나, 상기한 스크램블링방법에 있어서는 우선 스크램블링 방법이 복잡하여 그러한 스크램블링을 실행하기 위한 장치의 구성이 복잡해지게 되고, 또 그 스크램블링된 방송신호를 다시 본래의 방송신호로서 복원하기 위한 디스크램블링장치의 구성도 복잡화되기 때문에 장치의 설치에 따른 시청자의 부담이 매우 커지게 되는 문제가 있게 된다.However, in the above-described scrambling method, the configuration of a device for performing such scrambling is complicated by the complexity of the scrambling method, and the configuration of a descrambling device for restoring the scrambled broadcast signal back to the original broadcast signal There is a problem that the burden on viewers due to the installation of the apparatus becomes very large.

이에, 본 발명은 상기한 사정을 감안하여 창출된 것으로서, 비교적 간단한 구성으로 방송신호에 대한 스크램블링 및 디스크램블링을 실행할 수 있도록 된 방송신호의 스크램블링 및 디스크램블링 장치를 제공함에 그 목적이 있다.SUMMARY OF THE INVENTION It is an object of the present invention to provide a scrambling and descrambling apparatus for scrambling and descrambling broadcast signals with a relatively simple structure.

도 1은 본 발명의 기본적인 개념을 설명하기 위한 1수평주사기간의 영상신호를 나타낸 파형도.BRIEF DESCRIPTION OF THE DRAWINGS FIG. 1 is a waveform diagram showing a video signal in one horizontal scanning period for explaining the basic concept of the present invention; FIG.

도 2는 본 발명의 일실시예에 따른 방송신호의 스크램블링장치를 나타낸 블록구성도.BACKGROUND OF THE INVENTION 1. Field of the Invention [0001] The present invention relates to a scrambling apparatus for scrambling a broadcast signal according to an embodiment of the present invention.

도 3은 도 2에서의 수직블랭킹신호 생성부의 구성을 나타낸 회로구 성도.FIG. 3 is a circuit diagram showing a configuration of a vertical blanking signal generating unit in FIG. 2. FIG.

도 4는 도 2에 나타낸 장치의 동작을 설명하기 위한 신호파형도.4 is a signal waveform diagram for explaining the operation of the apparatus shown in Fig.

도 5는 도 2에서의 기준클록발생부와 스크램블링펄스 생성부의 구성 을 나타낸 회로구성도.5 is a circuit configuration diagram showing the configuration of the reference clock generator and the scrambling pulse generator in FIG.

도 6은 도 5에 나타낸 구성의 동작을 설명하기 위한 신호파형도.Fig. 6 is a signal waveform diagram for explaining the operation of the configuration shown in Fig. 5; Fig.

도 7은 본 발명의 일실시예에 따른 방송신호의 디스크램블링장치의 구성을 나타낸 블록구성도.FIG. 7 is a block diagram showing a configuration of an apparatus for descrambling a broadcast signal according to an embodiment of the present invention; FIG.

도 8은 도 2에서의 스크램블링펄스 생성부의 다른 구성예를 나타낸 회로구성도.8 is a circuit configuration diagram showing another configuration example of the scrambling pulse generator in Fig.

*도면의 주요부분에 대한 부호의 설명*Description of the Related Art [0002]

21 : 동기분리부,22 : 수직블랭킹신호 생성부,21: sync separator, 22: vertical blanking signal generator,

23 : 수평동기분리부,24 : 기준클록발생부,23: horizontal synchronization separator, 24: reference clock generator,

25 : 스크램블링펄스 생성부,26 : 스위칭부,25: scrambling pulse generator, 26: switching unit,

27 : 변조부,31 : 적분회로,27: modulation section, 31: integration circuit,

32 : 비교회로,33 : 단안정 멀티바이브레이터,32: comparison circuit, 33: monostable multivibrator,

71 : 동기분리부,72 : 수직블랭킹신호 발생부,71: sync separator, 72: vertical blanking signal generator,

73 : 수평동기분리부,74 : 기준클록발생부,73: horizontal sync separator, 74: reference clock generator,

75 : 디스크램블링펄스 생성부,76 : 스위칭부,75: descrambling pulse generator, 76: switching unit,

242 : 전압제어발진기.242: Voltage Controlled Oscillator.

상기 목적을 실현하기 위한 본 발명의 제1 관점에 다른 방송신호의 스크램블링장치는 복합영상신호로부터 수평동기신호를 분리하는 수평동기분리수단과, 상기 수평동기신호를 근거로 소정의 주파수를 갖는 기준클록을 생성하는 기준클록 발생수단, 상기 수평동기신호를 기준으로 상기 기준클록을 계수하여 영상신호의 백포치구간에 있어서 컬러버스트신호와 영상신호의 사이구간에 상당하는 펄스신호를 생성하는 스크램블링펄스 생성수단, 송신될 복합영상신호에 결합된 제1 스위칭위치와 소정 레벨의 직류전압에 결합된 제2 스위칭위치를 갖춤과 더불어 상기 스크램블링펄스에 근거해서 상기 제1 또는 제2 스위칭위치로 스위칭전환되는 스위칭수단 및, 상기 스위칭수단으로부터 출력되는 신호를 변조하여 출력하는 변조수단을 포함하여 구성된 것을 특징으로 한다.According to a first aspect of the present invention, there is provided a scrambling apparatus for a broadcast signal, comprising horizontal sync separating means for separating a horizontal sync signal from a composite video signal, a reference clock having a predetermined frequency based on the horizontal sync signal, A scrambling pulse generating means for generating a pulse signal corresponding to a period between a color burst signal and a video signal in a back porch interval of a video signal by counting the reference clock on the basis of the horizontal synchronous signal, And a second switching position coupled to a first switching position coupled to a composite video signal to be transmitted and a DC voltage of a predetermined level and switching means for switching to the first or second switching position based on the scrambling pulse, And a modulating means for modulating and outputting a signal output from the switching means It characterized.

또한, 본 발명의 제2 관점에 따른 방송신호의 디스크램블링장치는 방송신호의 컬러버스트신호와 영상신호의 사이구간에 소정 레벨의 스크램블링펄스를 삽입하여 송신하도록 된 방송시스템에 있어서, 복합영상신호로부터 수평동기신호를 분리하는 수평동기분리수단과, 상기 수평동기신호를 근거로 소정의 주파수를 갖는 기준클록을 생성하는 기준클록 발생수단, 상기 수평동기신호를 기준으로 상기 기준클록을 계수하여 방송신호에 부가되어 있는 스크램블링펄스에 대응하는 구간의 디스크램블링펄스를 생성하는 디스크램블링펄스 생성수단, 복합영상신호에 부가되어 있는 스크램블링펄스의 레벨과 동등의 부전압을 생성하기 위한 전압발생수단 및, 상기 디스크램블링펄스에 대응하여 상기 전압발생수단으로부터 출력되는 전압을 상기 복합영상신호에 대해 부가하는 스위칭수단을 포함하여 구성된 것을 특징으로 한다.According to a second aspect of the present invention, there is provided a broadcast system in which a scrambling pulse of a predetermined level is inserted between a color burst signal of a broadcast signal and a video signal and is transmitted, A reference clock generating means for generating a reference clock having a predetermined frequency on the basis of the horizontal synchronizing signal, a reference clock generating means for counting the reference clock on the basis of the horizontal synchronizing signal, A descrambling pulse generating means for generating a descrambling pulse of a section corresponding to the added scrambling pulse, a voltage generating means for generating a negative voltage equal to the level of the scrambling pulse added to the composite video signal, The voltage output from the voltage generating means corresponding to the pulse is supplied to the composite video signal And a switching means for adding to the call.

상기한 구성으로 된 본 발명에 의하면, 복합영상신호의 수평동기신호를 근거로 그 수평동기신호의 정수배에 해당하는 주파수를 갖는 기준클록을 생성하고, 이를 카운터를 이용하여 계수함으로써 영상신호의 백포치구간에 있어서 컬러버스트신호와 영상신호의 사이구간에 해당하는 펄스신호를 생성하게 된다. 그리고, 상기 펄스신호에 해당하는 구간에 대해 소정 레벨의 펄스신호를 스크램블링펄스로서 부가하고, 또한 스크램블링펄스가 부가된 복합영상신호에 대해서는 소정 레벨의 부전압을 부가함으로써 디스크램블링하게 된다.According to the present invention, a reference clock having a frequency corresponding to an integral multiple of a horizontal synchronizing signal of the composite video signal is generated based on the horizontal synchronizing signal of the composite video signal, and the reference clock is counted using a counter, The pulse signal corresponding to the interval between the color burst signal and the video signal is generated. Then, a descrambling is performed by adding a pulse signal of a predetermined level as a scrambling pulse to the section corresponding to the pulse signal, and adding a negative voltage of a predetermined level to the composite video signal to which the scrambling pulse is added.

따라서, 상기 스크램블링펄스를 디스크램블링할 수 있는 장치를 갖추지 못한 텔레비전 수상기 등에 있어서는 송신측에서 삽입한 스크램블링펄스에 의해 영상신호의 페디스털레벨이 상승되어 CRT(Cathode-ray Tube)상으로 흑화면이 출력되게 됨으로써 영상화면을 시청할 수 없게 된다.Therefore, in a television receiver or the like which does not have a device capable of descrambling the scrambling pulse, the pedestal level of the video signal is raised by the scrambling pulse inserted at the transmitting side, and a black screen is displayed on a CRT (Cathode-ray Tube) So that the image can not be viewed.

이하, 도면을 참조하여 본 발명에 따른 실시예를 설명한다.Hereinafter, embodiments according to the present invention will be described with reference to the drawings.

우선, 도 1을 참조하여 본 발명의 기본적인 개념을 설명한다.First, the basic concept of the present invention will be described with reference to Fig.

도 1은 1수평주사기간(1H)의 영상신호를 나타낸 파형도로, 이는 수평동기펄스와 컬러버스트신호 및 영상신호로 이루어지게 된다. 그리고, 수평동기펄스를 기준으로 하여 그 앞부분, 즉 영상신호의 뒷부분을 프런트 포치(Front Porch)라 하고, 수평동기펄스의 뒷부분, 즉 영상신호의 앞부분을 백포치라 하며, 상기 백포치와 수평동기펄스 및 백포치구간이 합쳐져서 수평귀선소거기간을 구성하게 된다.1 is a waveform diagram showing a video signal in one horizontal scanning period (1H), which is composed of a horizontal synchronization pulse, a color burst signal, and a video signal. The front part of the video signal is referred to as a front porch and the rear part of the horizontal synchronizing pulse, that is, the front part of the video signal is referred to as a backspot. The back porch and the horizontal synchronizing pulse And back porch sections are combined to constitute a horizontal blanking period.

또한, 상기 수평동기펄스는 보통 5㎲, 프런트포치는 1.3㎲, 백포치는 4.5㎲의 길이를 가지고 있다.The horizontal synchronization pulse has a length of 5 보통, a front porch of 1.3,, and a white cloth of 4.5..

그리고, 상기 백포치부분에는 컬러버스트신호가 실리게 되는데, 이 컬러버스트신호 구간과 영상신호 구간의 사이는 통상 페디스털 레벨(Pedestal Level)이라 하여 영상신호의 기준레벨로서 사용되게 된다.A color burst signal is applied to the back porch portion. The interval between the color burst signal portion and the video signal portion is usually referred to as a pedestal level, and is used as a reference level of the video signal.

본 발명은 도 2에서 점선으로 나타낸 바와 같이 백포치구간에 있어서 컬러버스트 구간과 영상신호 구간의 사이구간에 소정 레벨의 펄스신호, 즉 스크램블링펄스를 삽입함으로써 원하는 방송신호를 스크램블링하도록 된 것이다.2, a desired broadcast signal is scrambled by inserting a pulse signal of a predetermined level, that is, a scrambling pulse, in a period between a color burst interval and a video signal interval in a back porch interval.

즉, 상기와 같이 영상신호의 백포치구간에 소정 레벨의 펄스신호를 삽입하게 되면, 수신측에 있어서는 영상신호의 페디스털레벨이 상승되어 영상신호의 기준레벨이 높아지게 됨으로써 CRT를 통해 흑화면이 출력되게 된다.In other words, if a pulse signal of a predetermined level is inserted in the back porch interval of the video signal as described above, the pedestal level of the video signal is raised at the receiving side, so that the reference level of the video signal becomes higher, .

따라서, 별도의 디스크램블링장치를 구비하지 않고 시청자가 방송화면을 시청하는 것이 불가능해지게 된다.Therefore, it is impossible for the viewer to view the broadcast screen without a separate descrambling device.

도 2는 상술한 본 발명의 기본개념을 실현한 본 발명의 일실시예에 따른 방송신호의 스크램블링 장치를 나타낸 블록구성도이고, 도 4는 도 2에 나타낸 장치의 동작파형도이다.FIG. 2 is a block diagram showing a broadcasting signal scrambling apparatus according to an embodiment of the present invention, which realizes the basic concept of the present invention. FIG. 4 is an operation waveform diagram of the apparatus shown in FIG.

도 2에서 참조번호 21은 도 4(A)의 복합영상신호로부터 동기신호를 분리하는 동기분리부로서, 이는 도 4(A)에 점선으로 나타낸 바와 같이 복합영상신호에 대해 소정의 슬라이스 레벨을 가지고 동기신호검출을 실행함으로써 도 4(B)와 같은 동기신호를 분리하여 출력하게 된다.In FIG. 2, reference numeral 21 denotes a sync separator for separating a sync signal from the composite video signal of FIG. 4 (A), which has a predetermined slice level for a composite video signal as indicated by a dotted line in FIG. By performing synchronization signal detection, a synchronizing signal as shown in FIG. 4 (B) is separated and output.

또한, 도면에서 참조번호 22는 상기 동기분리부(21)에서 출력되는 동기신호[도 4(B)]로부터 수직블랭킹신호를 생성하여 출력하는 수직블랭킹신호 생성부로서, 이는 도 3에 나타낸 바와 같이 상기 동기분리부(21)에서 출력되는 동기신호를 적분하는 적분회로(31)와, 이 적분회로(31)로부터 출력되는 신호레벨을 저항(R2, R3)에 의해 설정되는 소정의 기준전압과 비교하여 수직동기펄스구간에 대응하는 수직동기검출신호를 출력하는 비교회로(32) 및, 이 비교회로(32)로부터 출력되는 수직동기검출신호를 근거로 수직블랭킹신호를 생성하여 출력하는 단안정 멀티바이브레이터(33)를 포함하여 구성되어 있다.In the figure, reference numeral 22 denotes a vertical blanking signal generating unit for generating and outputting a vertical blanking signal from a synchronizing signal (FIG. 4 (B)) output from the sync separating unit 21, An integration circuit 31 for integrating the synchronization signal output from the synchronization separator 21 and a signal level output from the integration circuit 31 to be compared with a predetermined reference voltage set by the resistors R2 and R3 A comparator circuit 32 for outputting a vertical synchronization detection signal corresponding to the vertical synchronization pulse section and a monostable multivibrator 32 for generating and outputting a vertical blanking signal based on the vertical synchronization detection signal output from the comparison circuit 32, (33).

즉, 도 4(B)로부터 알 수 있는 바와 같이 일반적으로 수직동기펄스는 다른 신호구간의 펄스에 비해 그 듀티비가 낮게 설정된다. 따라서, 상기 동기분리부(21)의 출력신호를 도 3의 적분회로(31)로 적분하게 되면 도 4(C)에 나타낸 바와 같이 수직동기펄스구간에서의 적분치가 다른 구간에 비해 낮아지게 되고, 이를 저항(R2, R3)에 의한 기준전압이 도 4(C)에 점선으로 나타낸 레벨을 갖는 비교기(321)에 입력하게 되면 도 4(D)와 같이 수직동기펄스구간에 대응하는 펄스폭을 갖는 신호가 출력되게 된다.In other words, as can be seen from FIG. 4 (B), the duty ratio of the vertical synchronization pulse is generally set lower than that of the pulse of the other signal period. Therefore, when the output signal of the synchronization separator 21 is integrated into the integration circuit 31 of FIG. 3, the integral value in the vertical synchronization pulse section becomes lower than the other section as shown in FIG. 4 (C) When the reference voltage by the resistors R2 and R3 is input to the comparator 321 having a level indicated by a dotted line in FIG. 4C, the pulse width corresponding to the vertical synchronizing pulse section is obtained as shown in FIG. 4 (D) A signal is output.

한편, 단안정 멀티바이브레이터(33)는 입력단(A1)으로 인가되는 펄스신호가 하이레벨로 상승하게 되면 그 출력(Q)이 하이레벨로 상승하게 되고, 이어 콘덴서(C2)와 저항(R4)에 의해 설정되는 시정수에 의한 일정시간동안 입력단(A1)을 통해 하이레벨의 신호가 입력되지 않게 되면 그 출력이 로우레벨로 저하되게 된다.When the pulse signal applied to the input terminal A1 rises to a high level, the output Q of the monostable multivibrator 33 rises to a high level and then the capacitor C2 and the resistor R4 are turned on When a high level signal is not inputted through the input terminal A1 for a predetermined time period by the time constant set by the output terminal A1, the output of the input terminal A1 is reduced to a low level.

따라서, 상기 단안정 멀티바이브레이터(33)의 시정수값을 도 4(F)의 T로 설정하게 되면, 그 출력()은 도 4(E)와 같이 수직블랭킹구간에 대응되는 신호로 된다.Therefore, when the time constant value of the monostable multivibrator 33 is set to T in Fig. 4 (F), the output Becomes a signal corresponding to the vertical blanking interval as shown in FIG. 4 (E).

또한, 도 2에서 참조번호 23은 상기 동기분리부(21)에서 출력되는 도 4(B)의 신호로부터 도 4(F)와 같은 수평동기를 분리해 내는 수평동기분리부로서, 이는 예컨대 단안정 말티바이브레이터로 구성된다.2, reference numeral 23 denotes a horizontal synchronizing separator for separating the horizontal synchronizing signal as shown in FIG. 4 (F) from the signal of FIG. 4 (B) output from the synchronizing separator 21, And a Malti vibrator.

또한, 참조번호 24는 상기 수평동기분리부(23)에서 출력되는 수평동기신호로부터 수평동기주파수(fH)의 예컨대 910분주신호인 910fH를 생성하여 출력하는 기준클록 발생부이고, 25는 이 기준클록 발생부(24)로부터 출력되는 기준클록과 상기 수직블랭킹신호 생성부(22)로부터 출력되는 수직블랭킹신호 및 상기 수평동기 분리부(23)에서 출력되는 수평동기신호를 근거로 복합영상신호에 대해 스크램블링펄스를 부가하기 위한 신호를 생성하는 스크램블링펄스 생성부이다.Reference numeral 24 denotes a reference clock generator for generating and outputting, for example, 910f H , which is a 910 frequency division signal of the horizontal synchronization frequency f H , from the horizontal synchronization signal output from the horizontal synchronization separator 23, And outputs the composite video signal based on the reference clock output from the reference clock generator 24, the vertical blanking signal output from the vertical blanking signal generator 22, and the horizontal synchronization signal output from the horizontal sync separator 23 And a scrambling pulse generator for generating a signal for adding a scrambling pulse.

도 5는 상기 기준클록 발생부(24)와 스크램블링펄스 생성부(25)의 구성을 나타낸 구성도로, 이를 도 6에 나타낸 동작타이밍도를 참조하여 설명한다.5 shows a configuration of the reference clock generator 24 and the scrambling pulse generator 25. This operation will be described with reference to the operation timing chart shown in Fig.

도 5에서 기준클록 발생부(24)는 수평동기신호와 이후에 설명할 (1/910) 분주기(244)에서 인가되는 주파수신호의 위상차를 비교하여 그 위상차에 대응하는 전압신호를 출력하는 PLL(Phase Locked Loop)회로(241)와, 이 PLL회로(241)에서 출력되는 전압신호에 따라 소정의 주파수신호를 출력하는 전압제어발진기(242), 이 전압제어발진기(242)에서 출력되는 주파수신호를 버퍼링하는 클록버퍼(243) 및, 이 클록버퍼(243)에서 출력되는 주파수신호를 (1/910)분주하는 분주기(244)를 포함하여 구성된다.5, the reference clock generator 24 compares a phase difference between a horizontal synchronizing signal and a frequency signal applied in a frequency divider 244 to be described later (1/910), and outputs a voltage signal corresponding to the phase difference. A voltage controlled oscillator 242 for outputting a predetermined frequency signal in accordance with a voltage signal output from the PLL circuit 241, a phase locked loop circuit 241 for outputting a frequency signal And a divider 244 for dividing the frequency signal output from the clock buffer 243 by 1/910.

즉, 상기 구성에 있어서는 (1/910)분주기(244)의 출력신호와 수평동기신호의 위상차에 대응하는 전압신호가 전압제어발진기(242)로 인가되어 전압제어발진기(242)의 출력주파수가 조정되고, 이 전압제어발진기(242)의 출력주파수신호는 (1/910)분주기(244)를 통해 분주되어 다시 PLL회로(241)로 입력되게 된다.That is, in the above configuration, the voltage signal corresponding to the phase difference between the output signal of the (1/910) divider 244 and the horizontal synchronizing signal is applied to the voltage-controlled oscillator 242 so that the output frequency of the voltage- And the output frequency signal of the voltage controlled oscillator 242 is divided through the (1/910) frequency divider 244 and input to the PLL circuit 241 again.

이에 따라, 수평동기신호와 분주기(244)의 출력신호는 그 주파수가 동일하게 되도록 조정되어, 수평동기신호의 주파수가 15.734K㎐라 할 때, 전압제어발진기(242)로부터 출력되는 신호주파수는 14.318M㎐(910×15.734K㎐)로 되고, 이 주파수신호가 기준클록으로서 출력되게 된다.Thus, when the frequency of the horizontal synchronizing signal is 15.734 KHz, the frequency of the signal output from the voltage-controlled oscillator 242 is 14.318 Mhz (910 x 15.734 KHz), and this frequency signal is outputted as a reference clock.

한편, 코딩구간 펄스발생부(25)는 상기 기준클록 발생부(251)로부터 출력되는 기준클록(G)을 근거로 소정의 계수값을 다운카운팅하는 제1 및 제2 카운터(251, 252)와, 이 카운터(251, 252)의 출력과 상기 수직블랭킹신호 생성부(22)에서 인가되는 수직블랭킹신호를 논리곱하여 출력하는 앤드게이트(AND1)를 포함하여 구성된다.The coding period pulse generator 25 includes first and second counters 251 and 252 for down-counting a predetermined count value based on the reference clock G output from the reference clock generator 251, And an AND gate AND1 for ANDing the output of the counters 251 and 252 and the vertical blanking signal applied from the vertical blanking signal generator 22 and outputting the result.

여기서, 상기 제1 카운터(251)는 도 6의 T1구간에 해당하는 기준클록(G)의 수효를 그 초기값으로 하여 기준클록의 상승엣지에서 다운카운팅을 실행하고, 그 계수치가 0이 되면 하이레벨의 검출신호를 출력하게 된다. 또한, 상기 제2 카운터(252)는 도 6의 T2구간에 해당하는 기준클록(G)의 수효를 그 초기값으로 하여 기준클록의 상승엣지에서 다운카운팅을 실행하고, 그 계수치가 0이 되면 하이레벨의 검출신호를 출력하게 된다. 그리고, 상기 제1 및 제2 카운터(251, 252)는 수평동기신호(F)의 하강엣지에서 클리어되어 다시 계수동작을 실행하게 된다. 상기 제1 카운터(251)의 출력은 도면 6(H), 제2 카운터(252)의 출력은 도 6(I)에 나타내었다.Here, the first counter 251 counts down on the rising edge of the reference clock with the number of the reference clock G corresponding to the T1 interval as its initial value, and when the count is 0, Level detection signal. The second counter 252 counts down the rising edge of the reference clock with the number of the reference clock G corresponding to the T2 interval as its initial value, and when the count value is 0, Level detection signal. The first and second counters 251 and 252 are cleared at the falling edge of the horizontal synchronizing signal F and perform the counting operation again. The output of the first counter 251 is shown in FIG. 6 (H), and the output of the second counter 252 is shown in FIG. 6 (I).

이어, 상기 제1 카운터(251)의 출력과 제2 카운터(252)의 반전출력은 앤드게이트(AND1)에서 논리곱됨으로써 앤드게이트(AND1)에서는 도 6(J)와 같은 스크램블링펄스 부가구간에 대응하는 펄스신호가 출력되게 된다.The output of the first counter 251 and the inverted output of the second counter 252 are logically multiplied by the AND gate AND1 so that the AND gate AND1 corresponds to the scrambling pulse section as shown in FIG. A pulse signal is output.

또한, 여기서 상기 앤드게이트(AND1)의 한 입력으로서 수직블랭킹신호(E)가 입력되는 바, 이는 통상 문자다중방송 데이터가 부가되는 수직블랭킹구간, 특히 10H∼21H구간(도 4 참조)에 본 발명에 따른 스크램블링펄스가 부가됨으로써 해당 데이터가 손상되는 것을 방지하기 위한 것이다.In this case, the vertical blanking signal E is input as an input of the AND gate AND1. This is because the vertical blanking period in which the teletext broadcast data is normally added, particularly the 10H to 21H interval (see FIG. 4) To prevent the data from being damaged by adding a scrambling pulse according to the scrambling pulse.

그리고, 도 2에서 참조부호 26은 상기 스크램블링펄스 생성부(25)에서 출력되는 스크램블링펄스에 따라 스위칭되는 스위칭부이고, 27은 이 스위칭부(26)에서 출력되는 복합영상신호를 변조하는 변조부, 28은 방송신호를 공중파전송망으로 송출하기 위한 안테나로서, 여기서 상기 스위칭부(26)는 스크램블링펄스 생성부(25)에서 출력되는 스크램블링펄스가 로우레벨인 정상적인 상태에서는 복합영상신호를 변조부(27)로 결합시키고, 스크램블링펄스가 하이레벨인 경우에는 소정의 직류전압(Va)측으로 스위칭되어 도면 6(A)에 나타낸 바와 같이 실질적으로 복합영상신호의 소정구간에 대해 소정 레벨의 펄스신호를 삽입하게 된다.2, reference numeral 26 denotes a switching unit switched according to the scrambling pulse output from the scrambling pulse generator 25, 27 denotes a modulator for modulating the composite video signal output from the switching unit 26, The switching unit 26 switches the composite video signal to the modulation unit 27 in a normal state where the scrambling pulse output from the scrambling pulse generation unit 25 is at a low level, And when the scrambling pulse is at the high level, it is switched to the predetermined DC voltage Va side to insert a pulse signal of a predetermined level substantially in a predetermined section of the composite video signal as shown in FIG. 6 (A) .

즉, 상기한 구성으로 된 방송신호의 스크램블링장치에 있어서는 복합영상신호로부터 수평동기신호를 분리해낸 다음, 이를 근거로 수평동기신호의 N배(상기 예에서는 910배)에 해당하는 주파수를 갖는 기준클록신호를 생성하게 된다.That is, in a scrambling apparatus for a broadcast signal having the above-described configuration, a horizontal synchronizing signal is separated from a composite video signal, and a reference clock having a frequency corresponding to N times (910 times in the above example) Signal.

그리고, 상기 수평동기펄스를 기준으로 하여 상기 기준클록을 소정치 계수하는 방법으로 복합영상신호의 백포치구간에 있어서 컬러버스트신호와 영상신호 사이의 구간에 대응하는 스크램블링펄스신호를 생성하고, 그 펄스신호를 근거로 복합영상신호에 소정 레벨의 펄스신호를 부가함으로써 도6(A)와 같이 방송신호를 스크램블링하게 된다.The scrambling pulse signal corresponding to the interval between the color burst signal and the video signal in the back porch interval of the composite video signal is generated by the method of counting the reference clock with reference to the horizontal synchronous pulse, The broadcast signal is scrambled as shown in FIG. 6 (A) by adding a pulse signal of a predetermined level to the composite video signal based on the signal.

한편, 도 7은 상기한 방법에 따라 스크램블링되어 송신된 방송신호를 디스크램블링하기 위한 디스크램블링장치를 나타낸 구성도이다.Meanwhile, FIG. 7 is a diagram illustrating a descrambling apparatus for descrambling broadcasting signals scrambled and transmitted according to the above-described method.

도 7에서 참조번호 71은 검파된 복합영상신호로부터 상술한 도면 4(B)와 같은 동기신호를 분리하는 동기분리부이고, 72는 이 동기분리부(71)로부터 출력되는 동기신호(B)로부터 수직블랭킹구간의 수평동기펄스기간에 대응하는 수직블랭킹신호(E)를 생성하여 출력하는 수직블랭킹신호 생성부, 73은 상기 동기분리부(71)로부터 출력되는 동기신호(B)로부터 수평동기신호(F)를 분리하여 출력하는 수평동기분리부, 74는 이 수평동기분리부(73)로부터 출력되는 수평동기신호(F)를 근거로 그 수평동기신호(F)의 정수배(본 예에서는 910배)에 해당하는 주파수신호를 기준클록으로서 생성하여 출력하는 기준클록발생부, 75는 상기 수직블랭킹신호(E)와 수평동기신호(F) 및 기준클록을 근거로 복합영상신호의 백포치구간에 부가되어 있는 스크램블링펄스의 신호구간에 대응하는 디스크램블링펄스를 생성하는 디스크램블링펄스 생성부로서, 이들 회로부는 상술한 도 2의 구성과 그 회로구성 및 동작이 실질적으로 동일하게 된다.Reference numeral 71 in FIG. 7 denotes a synchronous separator for separating the synchronous signal as shown in FIG. 4B from the detected composite video signal. Reference numeral 72 denotes a synchronous separator for separating the synchronous signal B outputted from the synchronous separator 71 A vertical blanking signal generating unit 73 for generating and outputting a vertical blanking signal E corresponding to a horizontal synchronizing pulse period of the vertical blanking interval and a vertical blanking signal generating unit 73 for generating a horizontal blanking signal E from the synchronizing signal B outputted from the synchronizing demultiplexing unit 71 And a horizontal synchronizing signal separating unit 74 for separating and outputting the horizontal synchronizing signal F outputted from the horizontal synchronizing signal separating unit 73. The horizontal synchronizing signal separating unit 74 separates the horizontal synchronizing signal F from the horizontal synchronizing signal F, And a reference clock generating unit 75 for adding and outputting a frequency signal corresponding to the vertical blanking signal E as a reference clock and outputting the frequency signal corresponding to the horizontal blanking signal E, In the signal period of the scrambling pulse D. a descrambling pulse generator generating a pulse to be scrambled, these circuit portions is the structure and circuit configuration and operation of the Figure 2 described above is substantially the same.

한편, 도면에서 참조부호 C3은 커플링 콘덴서이다. 그리고, 참조번호 76은 상기 디스크램블링펄스 생성부(75)로부터 출력되는 디스크램블링펄스에 따라 스위칭되는 스위칭부로서, 이는 상기 커플링 콘덴서(C3)에 결합되는 제1 스위칭위치(a)와 소정 레벨의 부전압(-Va)에 결합되는 제2 스위칭위치(b)를 갖추어, 상기 디스크램블링펄스가 로우레벨인 경우에는 제1 스위칭위치(a), 상기 디스크램블링펄스가 하이레벨인 경우에는 제2 스위칭위치(b)로 스위칭전환되게 된다. 또한, 여기서, 상기 부전압(-Va)은 복합영상신호에 부가되어 있는 스크램블링펄스의 전압(Va)과 동등의 값으로 설정되게 된다.In the figure, reference numeral C3 denotes a coupling capacitor. Reference numeral 76 denotes a switching unit which is switched in accordance with the descrambling pulse output from the descrambling pulse generating unit 75. The switching unit 76 includes a first switching position a coupled to the coupling capacitor C3, A first switching position a when the descrambling pulse is at a low level and a second switching position b when the descrambling pulse is at a high level; And switched to the switching position (b). Here, the negative voltage (-Va) is set to a value equal to the voltage (Va) of the scrambling pulse added to the composite video signal.

즉, 상술한 바와 같이 송신측에 있어서는 영상신호의 페디스털 레벨을 판정하기 위한 구간에 스크램블링펄스가 부가되어 송출하게 되는 바, 이때 상기 스크램블링펄스가 부가된 상태로 수신측에서 영상신호를 검출하게 되면 해당 스크램블링펄스에 의해 영상신호의 페디스털 레벨이 상승되게 됨으로써 CRT로 출력되는 영상화면이 시청할 수 없는 상태로 되게 된다.That is, as described above, in the transmission side, a scrambling pulse is added to a section for determining the pedestal level of the video signal, and the video signal is detected at the receiving side with the scrambling pulse added The pedestal level of the video signal is raised by the scrambling pulse so that the video screen output to the CRT is not able to be viewed.

따라서, 상기 스위칭부(76)에서는 상기 디스크램블링펄스 생성부(75)에서 출력되는 디스크램블링펄스에 대응하여 제2 스위칭위치로 전환됨으로써 스크램블링펄스를 제거하게 된다.Accordingly, in the switching unit 76, the scrambling pulse is removed by switching to the second switching position corresponding to the descrambling pulse output from the descrambling pulse generator 75.

즉, 상기 구성에 있어서는 복합영상신호로부터 동기신호를 분리한 후, 이를 근거로 수평동기신호의 N배(상기 예에서는 910배)에 해당하는 주파수를 갖는 기준클록신호를 생성하게 된다.That is, in the above configuration, the sync signal is separated from the composite video signal, and a reference clock signal having a frequency corresponding to N times (910 times in the above example) of the horizontal sync signal is generated.

그리고, 상기 수평동기펄스를 기준으로 하여 상기 기준클록을 소정치 계수하는 방법으로 복합영상신호의 백포치구간에 있어서 컬러버스트신호와 영상신호 사이의 스크램블링펄스구간에 대응하는 디스크램블링펄스를 생성하고, 이 펄스신호에 대응하는 구간동안 복합영상신호에 대해 소정의 부전압을 부가함으로써 영상신호에 부가되어 있는 스크램블링펄스를 제거하게 된다.A method of generating a descrambling pulse corresponding to a scrambling pulse section between a color burst signal and a video signal in a back porch interval of a composite video signal by a method of counting the reference clock using the horizontal sync pulse as a reference, A predetermined negative voltage is added to the composite video signal during a period corresponding to the pulse signal, thereby removing the scrambling pulse added to the video signal.

따라서, 상기 실시예에 의하면 간단한 구성으로 효과적인 스크램블링 및 디스크램블링을 실행할 수 있게 된다.Therefore, according to the embodiment, effective scrambling and descrambling can be performed with a simple configuration.

또한, 본 발명은 상기 실시예에 한정되지 않고 본 발명의 기술적 요지를 벗어나지 않는 범위내에서 다양하게 변형시켜 실시할 수 있게 된다.The present invention is not limited to the above-described embodiments, and various modifications may be made without departing from the technical scope of the present invention.

즉, 상기 실시예에 있어서는 전체 영상신호의 백포치 구간 모두에 대해 스크램블링펄스를 부가하는 경우를 예로 들어 설명하였으나, 이는 영상신호의 특정한 백포치에 대해서만 스크램블링펄스를 부가하여 송수신하도록 구성할 수도 있다.That is, in the above-described embodiment, a scrambling pulse is added to all the back porch sections of the entire video signal. However, the scrambling pulse may be added to only a specific back porch of the video signal to transmit and receive.

도 8은 도 5에 대응되는 도면으로서, 소정의 백포치에 대해서만 스크램블링펄스를 부가하여 송수신하는 경우의 구성을 나타낸 것이다.Fig. 8 is a diagram corresponding to Fig. 5, showing a configuration in the case of transmitting / receiving by adding a scrambling pulse only to a predetermined back porch.

도 8에 있어서는 수직블랭킹신호에 의해 리셋트되고, 또 수평동기신호를 계수하여 그 계수치가 일정값이 되면 로우레벨의 신호를 출력하는 제3 카운터(260)가 추가로 구비되어 있다.8, a third counter 260 is further provided for counting the horizontal synchronizing signal and outputting a low-level signal when the count value is a constant value, by a vertical blanking signal.

그리고, 상기 제3 카운터(260)의 출력이 제1 및 제2 카운터(251, 252)의 리셋트신호로서 사용되게 된다.The output of the third counter 260 is used as a reset signal for the first and second counters 251 and 252.

따라서, 상기 구성에서는 제3 카운터(260)에 의해 지정되는 수평주사기간에 해당하는 영상신호의 백포치구간에만 스크램블링펄스가 부가되게 되는 바, 이와 같이 특정한 수평주사기간에만 스크램블링펄스를 부가하는 경우에도 수신측에서는 CRT로 출력되는 영상화면이 비정상상태로 설정되게 되므로 상술한 실시예와 동일한 효과를 얻을 수 있게 된다.Therefore, in the above configuration, a scrambling pulse is added only to the back porch period of the video signal corresponding to the horizontal scanning period specified by the third counter 260. Even when a scrambling pulse is added only between specific horizontal syringes, On the receiving side, the image displayed on the CRT is set in an abnormal state, so that the same effect as in the above-described embodiment can be obtained.

본 발명에 의하면, 비교적 간단한 구성으로 방송신호에 대한 스크램블링 및 디스크램블링을 실행할 수 있도록 된 방송신호의 스크램블링 및 디스크램블링 장치를 실현할 수 있게 된다.According to the present invention, it is possible to implement a scrambling and descrambling apparatus for a broadcast signal that can perform scrambling and descrambling on a broadcast signal with a relatively simple structure.

Claims (12)

복합영상신호로부터 수평동기신호를 분리하는 수평동기분리수단과,A horizontal sync separation unit for separating a horizontal sync signal from a composite video signal, 상기 수평동기신호를 근거로 소정의 주파수를 갖는 기준클록을 생성하는 기준클록 발생수단,A reference clock generating means for generating a reference clock having a predetermined frequency based on the horizontal synchronizing signal, 상기 수평동기신호를 기준으로 상기 기준클록을 계수하여 영상신호의 백포치구간에 있어서 컬러버스트신호와 영상신호구간과의 사이에 상당하는 펄스신호를 생성하는 스크램블링펄스 생성수단,A scrambling pulse generating means for generating the pulse signal corresponding to the color burst signal and the video signal interval in the back porch interval of the video signal by counting the reference clock on the basis of the horizontal synchronous signal, 상기 스크램블링펄스에 의거하여 송신될 복합영상신호측과 결합된 제1 스위칭위치와 소정 레벨의 전압측과 결합된 제2 스위칭위치를 스위치 전환하여 상기 복합영상신호에 스크램블링펄스를 스위칭수단 및,A switching means for switching a first switching position coupled to a composite video signal side to be transmitted on the basis of the scrambling pulse and a second switching position coupled to a voltage level of a predetermined level to switch a scrambling pulse on the composite video signal, 상기 스위칭수단으로부터 출력되는 신호를 변조하여 출력하는 변조수단을 포함하여 구성된 것을 특징으로 하는 방송신호의 스크램블링장치.And a modulating means for modulating and outputting a signal output from the switching means. 제1항에 있어서, 상기 스크램블링펄스 생성수단은 펄스구간의 개시지점을 나타내는 제1 검출신호를 출력하는 제1 카운터와, 펄스구간의 종료시점을 나타내는 제2 검출신호를 출력하는 제2 카운터 및, 이 제1 및 제2 카운터의 출력을 논리곱하는 제1 논리곱수단을 포함하여 구성된 것을 특징으로 하는 방송신호의 스크램블링장치.The apparatus of claim 1, wherein the scrambling pulse generating means comprises: a first counter for outputting a first detection signal indicating a start point of the pulse section; a second counter for outputting a second detection signal indicating an end point of the pulse section; And first logical AND means for logically multiplying the outputs of the first and second counters. 제1항에 있어서, 상기 기준클록은 수평동기신호의 정수배에 해당하는 주파수를 갖는 것을 특징으로 하는 방송신호의 스크램블링장치.The apparatus as claimed in claim 1, wherein the reference clock has a frequency corresponding to an integer multiple of a horizontal synchronizing signal. 제2항에 있어서, 상기 스크램블링펄스 생성수단은 펄스구간의 개시지점을 나타내는 제1 검출신호를 출력하는 제1 카운터와, 펄스구간의 종료시점을 나타내는 제2 검출신호를 출력하는 제2 카운터 및, 이 제1 및 제2 카운터의 출력과 수직블랭킹신호를 논리곱하는 제2 논리곱수단을 포함하여 구성된 것을 특징으로 하는 방송신호의 스크램블링장치.3. The apparatus according to claim 2, wherein the scrambling pulse generating means comprises: a first counter for outputting a first detection signal indicating a start point of a pulse section; a second counter for outputting a second detection signal indicating an end point of the pulse section; And second logical AND means for logically multiplying the output of the first and second counters with the vertical blanking signal. 제2항 또는 제3항에 있어서, 상기 제1 및 제2 카운터는 수평동기신호에 의해 리셋트되는 것을 특징으로 하는 방송신호의 스크램블링장치.The apparatus of claim 2 or 3, wherein the first and second counters are reset by a horizontal sync signal. 제2항 또는 제3항에 있어서, 상기 수직블랭킹신호를 기준으로 수평동기펄스를 계수하고, 그 계수치가 소정치가 되면 제3 검출신호를 출력하는 제3 카운터를 추가로 포함하여 구성되고, 상기 제1 및 제2 카운터는 상기 제3 검출신호에 의해 리셋트되는 것을 특징으로 하는 방송신호의 스크램블링장치.The apparatus according to claim 2 or 3, further comprising a third counter for counting a horizontal sync pulse on the basis of the vertical blanking signal and outputting a third detection signal when the count value is a predetermined value, Wherein the first and second counters are reset by the third detection signal. 방송시스템으로부터 송신되는 컬러버스트신호와 영상신호구간과의 사이에 접지레벨의 스크램블링펄스가 삽입된 복합영상신호를 수신받아 재생하는 방송수신시스템에 있어서,A broadcast receiving system for receiving and reproducing a composite video signal in which a ground level scrambling pulse is inserted between a color burst signal transmitted from a broadcasting system and a video signal section, 복합영상신호로부터 수평동기신호를 분리하는 수평동기분리수단과,A horizontal sync separation unit for separating a horizontal sync signal from a composite video signal, 상기 수평동기신호를 근거로 소정의 주파수를 갖는 기준클록을 생성하는 기준클록 발생수단,A reference clock generating means for generating a reference clock having a predetermined frequency based on the horizontal synchronizing signal, 상기 수평동기신호를 기준으로 상기 기준클록을 계수하여 방송신호에 부가되어 있는 스크램블링펄스에 대응하는 구간의 디스크램블링펄스를 생성하는 디스크램블링펄스 생성수단,A descrambling pulse generating means for generating a descrambling pulse of a section corresponding to a scrambling pulse added to the broadcast signal by counting the reference clock on the basis of the horizontal sync signal, 복합영상신호에 부가되는 스크램블링펄스의 레벨과 동등한 레벨의 부전압을 생성하기 위한 전압발생수단 및,Voltage generating means for generating a negative voltage at a level equal to the level of the scrambling pulse added to the composite video signal, 상기 디스크램블링펄스에 대응하여 스위칭되고서 상기 전압발생수단으로부터 출력되는 전압을 상기 복합영상신호에 대해 부가하는 스위칭수단을 포함하여 구성된 것을 특징으로 하는 방송신호의 디스크램블링장치.And a switching unit for switching a voltage corresponding to the descrambling pulse and output from the voltage generating unit to the composite video signal. 제7항에 있어서, 상기 디스크램블링펄스 생성수단은 펄스구간의 개시지점을 나타내는 제1 검출신호를 출력하는 제1 카운터와, 펄스구간의 종료시점을 나타내는 제2 검출신호를 출력하는 제2 카운터 및, 이 제1 및 제2 카운터의 출력을 논리곱하는 제1 논리곱수단을 포함하여 구성된 것을 특징으로 하는 방송신호의 디스크램블링장치.The apparatus as claimed in claim 7, wherein the descrambling pulse generating means comprises: a first counter outputting a first detection signal indicating a start point of a pulse section; a second counter outputting a second detection signal indicating an end point of the pulse section; And first logical AND means for logically multiplying the outputs of the first and second counters. 제7항에 있어서, 상기 디스크램블링펄스 생성수단은 펄스구간의 개시지점을 나타내는 제1 검출신호를 출력하는 제1 카운터와, 펄스구간의 종료시점을 나타내는 제2 검출신호를 출력하는 제2 카운터 및, 이 제1 및 제2 카운터의 출력과 수직블랭킹신호를 논리곱하는 제2 논리곱수단을 포함하여 구성된 것을 특징으로 하는 방송신호의 디스크램블링장치.The apparatus as claimed in claim 7, wherein the descrambling pulse generating means comprises: a first counter outputting a first detection signal indicating a start point of a pulse section; a second counter outputting a second detection signal indicating an end point of the pulse section; And second logical AND means for logically multiplying the output of the first and second counters with the vertical blanking signal. 제7항에 있어서, 상기 기준클록은 수평동기신호의 정수배에 해당하는 주파수를 갖는 것을 특징으로 하는 방송신호의 디스크램블링장치.8. The apparatus of claim 7, wherein the reference clock has a frequency corresponding to an integer multiple of the horizontal synchronizing signal. 제8항 또는 제9항에 있어서, 상기 제1 및 제2 카운터는 수평동기신호에 의해 리셋트되는 것을 특징으로 하는 방송신호의 디스크램블링장치.10. The apparatus of claim 8 or 9, wherein the first and second counters are reset by a horizontal sync signal. 제8항 또는 제9항에 있어서,10. The method according to claim 8 or 9, 상기 수직블랭킹신호를 기준으로 수평동기펄스를 계수하고, 그 계수치가 소정치가 되면 제3 검출신호를 출력하는 제3 카운터를 추가로 포함하여 구성되고, 상기 제1 및 제2 카운터는 상기 제3 검출신호에 의해 리셋트되는 것을 특징으로 하는 방송신호의 디스크램블링장치.And a third counter for counting a horizontal synchronization pulse on the basis of the vertical blanking signal and outputting a third detection signal when the count value is a predetermined value, And the signal is reset by a detection signal.
KR1019960037326A 1996-08-30 1996-08-30 Scrambling and descrambling apparatus of a broadcasting signal KR100225357B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960037326A KR100225357B1 (en) 1996-08-30 1996-08-30 Scrambling and descrambling apparatus of a broadcasting signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960037326A KR100225357B1 (en) 1996-08-30 1996-08-30 Scrambling and descrambling apparatus of a broadcasting signal

Publications (2)

Publication Number Publication Date
KR19980017541A KR19980017541A (en) 1998-06-05
KR100225357B1 true KR100225357B1 (en) 1999-10-15

Family

ID=19472073

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960037326A KR100225357B1 (en) 1996-08-30 1996-08-30 Scrambling and descrambling apparatus of a broadcasting signal

Country Status (1)

Country Link
KR (1) KR100225357B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100658380B1 (en) 1999-05-14 2006-12-18 소니 가부시끼 가이샤 Video signal output apparatus and video signal input apparatus

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60103789A (en) * 1983-11-10 1985-06-08 Sanyo Electric Co Ltd Scramble system of television signal

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60103789A (en) * 1983-11-10 1985-06-08 Sanyo Electric Co Ltd Scramble system of television signal

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100658380B1 (en) 1999-05-14 2006-12-18 소니 가부시끼 가이샤 Video signal output apparatus and video signal input apparatus

Also Published As

Publication number Publication date
KR19980017541A (en) 1998-06-05

Similar Documents

Publication Publication Date Title
US6487719B1 (en) Method and apparatus for monitoring TV channel selecting status
KR100454476B1 (en) A system providing standby operation of an auxiliary data decoder in a television receiver
EP0691791B1 (en) Method and apparatus for overlaying digitally generated graphics over an analog video signal
US5651065A (en) Insertion of supplemental burst into video signals to thwart piracy and/or carry data
EP0865696B1 (en) Digital television synchronization
US5146336A (en) Sync control for video overlay
KR100225357B1 (en) Scrambling and descrambling apparatus of a broadcasting signal
KR100225356B1 (en) Scrambling and descrambling apparatus of a broadcasting signal
KR100231877B1 (en) Scrambling and descrambling device for front porch interval of broadcasting signal
JPH03272293A (en) Method and apparatus for scrambling television signal
JPS6126267B2 (en)
JPH0136308B2 (en)
KR19980023271A (en) Scrambling and descrambling device for horizontal synchronization signal section of broadcasting signal
KR960008390B1 (en) Synchronizing pulse separator for video displaying apparatus
KR19980023270A (en) Device for Scrambling and Descrambling of Color Burst Section of Broadcast Signal
KR0165761B1 (en) White border apparatus using brightness signal in hdtv
KR0182434B1 (en) Data bit transmitter receiver and aspect ratio auto control system of tv receiver using back porch of composite signal
KR0182433B1 (en) Data bit transmitter-receiver and aspect ratio auto control system of tv receiver using front porch
KR100211463B1 (en) Aspects ratio auto control system of tv
US6028941A (en) Method for the defeat of illegal descramblers sensitive to the edges of sync in scrambled video
US4390899A (en) Television signal processing system
KR100211464B1 (en) Aspect ratio auto controll system of tv
GB2233184A (en) Catv descrambling
KR960007647B1 (en) Character generation circuit for secam image processing apparatus
KR0141806B1 (en) Signal bit reinserting apparatus of pal+vcr

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020628

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee