KR100220856B1 - Driving method of liquid crystal display device - Google Patents
Driving method of liquid crystal display device Download PDFInfo
- Publication number
- KR100220856B1 KR100220856B1 KR1019970011398A KR19970011398A KR100220856B1 KR 100220856 B1 KR100220856 B1 KR 100220856B1 KR 1019970011398 A KR1019970011398 A KR 1019970011398A KR 19970011398 A KR19970011398 A KR 19970011398A KR 100220856 B1 KR100220856 B1 KR 100220856B1
- Authority
- KR
- South Korea
- Prior art keywords
- lcd
- signal
- gate
- source
- driver
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0205—Simultaneous scanning of several lines in flat panels
- G09G2310/021—Double addressing, i.e. scanning two or more lines, e.g. lines 2 and 3; 4 and 5, at a time in a first field, followed by scanning two or more lines in another combination, e.g. lines 1 and 2; 3 and 4, in a second field
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
본 발명은 LCD 텔레비젼 시스템에서 각 드라이버의 구동 신호의 타이밍을 조절함으로서 메모리의 사용을 없앨 수 있도록 하는 액정표시장치의 구동방법에 관한 것으로서, LCD를 구동하기 위한 신호를 출력하는 소오스 드라이버 및 게이트 드라이버와, 수평 및 수직 동기신호(Hs, Vs)와 도트 클럭신호(Dotclock)를 입력으로 하여 소오스 콘트롤 신호(ssp, ssc, soe)와 게이트 콘트롤 신호(gsp, gsc, goe)를 만들어 상기 소오스 드라이버 및 게이트 드라이버에 출력하는 LCD 콘트롤러로 구성된 LCD 텔레비젼 시스템 LCD 모듈의 액정표시장치의 구동방법에 있어서, 상기 LCD 콘트롤러에서 소오스 시작 펄스(SSP)와 소오스 출력 인에이블(SOE)은 원래의 비데오 신호와 동일한 주파수를 갖도록 출력하고, 게이트 이동 클럭(GSC)은 원래의 비데오 신호에 비하여 ½ 주기를 갖는 즉 2배의 주파수를 갖도록 출력하고, 게이트 구동신호는 펄스의 폭을 1H로 하되 게이트 출력 인에이블(GOE) 신호로 ½씩 디스에이블 시켜 컨트롤하는 것을 특징으로 한다.The present invention relates to a driving method of a liquid crystal display device which eliminates the use of a memory by adjusting the timing of the driving signal of each driver in an LCD television system, comprising: a source driver and a gate driver for outputting a signal for driving an LCD; Source and signal control signals (ssp, ssc, soe) and gate control signals (gsp, gsc, goe) by inputting horizontal and vertical synchronization signals (Hs, Vs) and dot clock signals (Dotclock). LCD TV system comprising an LCD controller for outputting to a driver In a liquid crystal display device driving method of the LCD module, a source start pulse (SSP) and a source output enable (SOE) in the LCD controller has the same frequency as the original video signal The gate shift clock (GSC) has a half period compared to the original video signal, Output so as to have a wave number, and the gate drive signal, but the width of the pulse to 1H is characterized in that the control was disabled by ½ a gate output enable (GOE) signal.
Description
본 발명은 액정표시장치의 구동방법에 관한 것으로서 특히, LCD 텔레비젼 시스템에서 각 드라이버의 구동 신호의 타이밍을 조절함으로서 메모리의 사용을 없앨 수 있도록 하는 액정표시장치의 구동방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method for driving a liquid crystal display device, and more particularly, to a method for driving a liquid crystal display device in which the use of a memory can be eliminated by adjusting the timing of driving signals of each driver in an LCD television system.
일반적으로 LCD 텔레비젼 시스템에서는 텔레비젼 신호가 240 라인으로 입력되고, 디스플레이 패널이 480 라인으로 이루어지기 때문에 240을 480 라인으로 맞추어주기 위한 라인 더블링 동작이 필요하게 되었다.In general, in an LCD television system, since a television signal is input into 240 lines and the display panel is composed of 480 lines, a line doubling operation for adjusting 240 to 480 lines is required.
제1도는 종래 기술에 의한 액정표시장치의 구동방법이 적용된 텔레비젼 시스템을 나타내는 블록도이다.1 is a block diagram showing a television system to which a conventional method for driving a liquid crystal display device is applied.
제1도를 참조하면 종래의 텔레비젼 시스템은 NTSC 텔레비젼 신호를 입력받는 신호입력부(110)와, 상기 신호입력부(110)를 통해 입력된 텔레비젼 복합신호를 RGB 비데오 신호와 수평 동기신호 및 수직 동기신호로 분리하는 디코더(decoder)(120)와, 소정의 발진 주파수를 출력하는 위상고정루프(PLL)(130)와, 상기 디코더(120) 및 위상고정루프(130)의 출력신호에 따라 클럭 신호를 출력하고 시스템을 제어하는 콘트롤러(140)와, 상기 콘트롤러(140)에서 출력되는 클럭 신호에 따라 상기 디코더(120)에서 출력되는 아날로그 비데오 신호를 디지털 신호로 변환하는 아날로그/디지털(A/D) 변환기(150)와, 상기 콘트롤러(140)의 제어신호에 따라 상기 아날로그/디지털 변환기(150)에서 출력되는 신호를 디스플레이하는 LCD 모듈(160)과, 상기 아날로그/디지털 변환기(150) 및 LCD 모듈(160)의 사이에 연결되어 상기 아날로그/디지털 변환기(150)에서 입력되는 240 라인의 필드 데이터를 상기 LCD 모듈(160)에 480 라인으로 풀 디스플레이(full display)하기 위하여 텔레비젼 신호의 수평 동기신호 주파수를 더블(double)하는 더블 스캔부(170)로 구성된다.Referring to FIG. 1, a conventional television system includes a
상기 더블 스캔부(170)는 제2도에 도시된 바와 같이 RGB 각각의 비데오 신호에 대한 라인 메모리(line memory)로 구성되며, 텔레비젼 신호의 쓰기(WRITE) 클럭 신호는 12.6㎒가 입력되어 비데오 데이터가 기록되고, 읽기(READ) 클럭 신호는 25.2㎒가 입력되어 비데오 데이터가 쓰기 속도보다 2배 빠르게 읽혀진다. 이때, 한라인의 쓰기 시간은 63.6㎲가 되며, 읽기 시간은 31.8㎲가 된다.As shown in FIG. 2, the
그에 따라, 상기 아날로그/디지털 변환기(150)에서 출력되는 240 라인의 비데오 신호가 상기 LCD 모듈(160)에 480 라인으로 디스플레이 되게 된다.Accordingly, 240 video signals output from the analog-to-
한편, 상기 LCD 모듈(160)은 데이터를 디스플레이하기 위한 640*480의 LCD(161)와, 상기 LCD(161)를 구동하기 위한 신호를 출력하는 소오스 드라이버(162) 및 게이트 드라이버(163)와, 상기 더블 스캔부(170)에서 출력되는 RGB 데이터를 입력받아 콘트롤 신호에 따라 래치(latch)하여 상기 소오스 드라이버(162)로 출력하는 동시에 수평 및 수직 동기신호(Hs, Vs)와 도트 클럭신호(Dotclock)를 입력으로하여 소오스 콘트롤 신호(ssp, ssc, soe)와 게이트 콘트롤 신호(gsp, gsc, goe1, 2, 3)를 만들어 상기 소오스 드라이버(162) 및 게이트 드라이버(163)에 출력하는 LCD 콘트롤러(164)로 구성된다.The
상기와 같이 구성되는 종래의 텔레비젼 시스템에서 액정표시장치의 구동방법에 의해 이루어지는 더블 스캔 동작의 구동 타이밍은 제4도에 도시된 바와 같다.The driving timing of the double scan operation made by the driving method of the liquid crystal display device in the conventional television system configured as described above is as shown in FIG.
원 비데오 신호는 15.7㎑이며 하나의 수직 동기 기간에 240 라인의 데이터를 480 라인을 갖는 디스플레이 장치에 맞도록 출력시키기 위하여 상기 더블 스캔부(170)에서 데이터를 2배 빠른 속도(2Hs : 31.4㎑)로 전송한다. 결국, 2배의 수평 동기신호(2Hs)를 기준으로 모든 콘트롤 신호를 만들어 상기 LCD 모듈(160)을 구동하게 된다.The original video signal is 15.7 Hz, and the
이때, 상기 LCD 콘트롤러(164)에서 출력되는 소오스 시간 펄스(source start pulse : SSP)와 소오스 출력 인에이블(source output enable : SOE)은 원래의 비데오 신호에 비하여 2배의 주파수 즉 31.4㎑를 갖도록 출력한다.At this time, a source start pulse (SSP) and a source output enable (SOE) output from the
그러나, 상기에서 설명한 바와 같은 종래의 LCD 텔레비젼 시스템에 사용되는 액정표시장치의 구동방법은 더블 스캔 동작을 위해 RGB에 따라 메모리가 필요하게 되기 때문에 회로가 복잡하게 되고, 제품의 단가를 상승시키는 문제점이 있다.However, the driving method of the liquid crystal display device used in the conventional LCD television system as described above requires a memory in accordance with RGB for the double scan operation, which leads to complicated circuits and a problem of increasing the cost of the product. have.
본 발명은 상기와 같은 종래 기술의 문제점을 해결하기 위하여 안출된 것으로서, 그 목적은 LCD 패널의 구동신호를 변경하여 더블 스캔 메모리가 필요없이 라인 더블링 동작을 수행할 수 있도록 하는 액정표시장치의 구동방법을 제공하는 데 있다.SUMMARY OF THE INVENTION The present invention has been made to solve the problems of the prior art as described above, and an object thereof is to change a driving signal of an LCD panel so that a line doubling operation can be performed without a double scan memory. To provide.
제1도는 종래 기술에 의한 LCD 텔레비젼 시스템을 나타내는 블록도.1 is a block diagram showing an LCD television system according to the prior art.
제2도는 종래 기술에 의한 더블 스캔부의 구성과 동작을 설명하기 위한 도면.2 is a view for explaining the configuration and operation of a double scan unit according to the prior art.
제3도는 종래 기술에 의한 LCD 모듈의 구성을 나타내는 블록도.3 is a block diagram showing a configuration of an LCD module according to the prior art.
제4도는 종래 기술에 의한 LCD 모듈의 구동 타이밍을 나타내는 파형도.4 is a waveform diagram showing driving timing of an LCD module according to the prior art.
제5도는 본 발명에 의한 LCD 텔레비젼 시스템의 구성을 나타내는 블록도.5 is a block diagram showing the configuration of an LCD television system according to the present invention;
제6도는 본 발명에 의한 LCD 모듈의 구동 타이밍을 나타내는 파형도.6 is a waveform diagram showing driving timing of an LCD module according to the present invention;
상기와 같은 목적을 달성하기 위한 본 발명은 데이터를 디스플레이하기 위한 480 라인의 LCD와, 상기 LCD를 구동하기 위한 신호를 출력하는 소오스 드라이버 및 게이트 드라이버와, RGB 데이터를 입력받아 콘트롤 신호에 따라 래치(latch)하여 상기 소오스 드라이버로 출력하는 동시에 수평 및 수직 동기신호(Hs, Vs)와 도트 클럭신호(Dotclock)를 입력으로하여 소오스 콘트롤 신호(ssp, ssc, soe)와 게이트 콘트롤 신호(gsp, gsc, goe)를 만들어 상기 소오스 드라이버 및 게이트 드라이버에 출력하는 LCD 콘트롤러로 구성된 LCD 텔레비젼 시스템 LCD 모듈의 액정표시장치의 구동방법에 있어서,In order to achieve the above object, the present invention provides a 480-line LCD for displaying data, a source driver and a gate driver for outputting a signal for driving the LCD, and RGB data for latching according to a control signal. latch and output to the source driver while inputting horizontal and vertical synchronization signals (Hs, Vs) and dot clock signals (Dotclock) to source control signals (ssp, ssc, soe) and gate control signals (gsp, gsc, In the driving method of the liquid crystal display device of the LCD TV system LCD module consisting of an LCD controller for producing a goe) and output to the source driver and the gate driver,
상기 LCD 콘트롤러에서 소오스 시작 펄스(source start pulse : SSP)와 소오스 출력 인에이블(source output enable : SOE)은 원래의 비데오 신호와 동일한 주파수를 갖도록 출력하고, 게이트 이동 클럭(gate shift clock : GSC)은 원래의 비데오 신호에 비하여 ½ 주기를 갖는 즉 2배의 주파수를 갖도록 출력하고, 게이트 구동신호는 펄스의 폭을 1H로 하되 게이트 출력 인에이블(GOEn, GOEn+1, GOEn+2) 신호로 제6도와 같이 ½H씩 디스에이블시켜 제어하는 것을 특징으로 하는 액정표시장치의 구동방법을 제공한다.In the LCD controller, a source start pulse (SSP) and a source output enable (SOE) are output to have the same frequency as the original video signal, and a gate shift clock (GSC) is output. It outputs with ½ cycle, that is, twice the frequency of the original video signal, and the gate drive signal has the width of pulse as 1H but the gate output enable signal (GOE n , GOE n + 1 , GOE n + 2 ) As shown in FIG. 6, a driving method of a liquid crystal display device is provided, which is controlled by disabling by 1 / 2H.
이하, 본 발명에 의한 액정표시장치의 구동방법의 바람직한 실시예를 첨부한 도면을 참조하여 상세히 설명한다.Hereinafter, a preferred embodiment of a method of driving a liquid crystal display according to the present invention will be described in detail with reference to the accompanying drawings.
제5도는 본 발명에 의한 LCD 텔레비젼 시스템의 구성을 나타내는 블록도이고, 제6도는 본 발명에 의한 액정표시장치의 구동방법을 나타내는 타이밍도이다.5 is a block diagram showing the configuration of an LCD television system according to the present invention, and FIG. 6 is a timing diagram showing a method of driving a liquid crystal display device according to the present invention.
제5도를 참조하면, 본 발명의 LCD 텔레비젼 시스템은 NTSC 텔레비젼 신호를 입력받는 신호입력부(10)와, 상기 신호입력부(10)를 통해 입력된 텔레비젼 복합신호를 RGB 비데오 신호와 수평 및 수직 동기신호로 분리하는 디코더(decoder)(20)와, 소정의 발진 주파수를 출력하는 위상고정루프(PLL)(30)와, 상기 디코더(20) 및 위상고정루프(30)의 출력신호에 따라 클럭 신호를 출력하는 시스템을 제어하는 콘트롤러(40)와, 상기 콘트롤러(40)에서 출력되는 클럭 신호에 따라 상기 디코더(20)에서 출력되는 아날로그 비데오 신호를 디지털 신호로 변환하는 아날로그/디지털(A/D) 변환기(50)와, 상기 콘트롤러(40)의 제어신호에 따라 상기 아날로그/디지털 변환기(50)에서 출력되는 신호를 디스플레이하는 LCD 모듈(60)로 구성된다.Referring to FIG. 5, the LCD television system according to the present invention includes a
상기 LCD 모듈(60)은 데이터를 디스플레이하기 위한 640*480의 LCD(61)와, 상기 LCD(61)를 구동하기 위한 신호를 출력하는 소오스 드라이버(62) 및 게이트 드라이버(63)와, 상기 아날로그/디지털 변환기(50)에서 출력되는 RGB 데이터를 입력받아 콘트롤 신호에 따라 래치(latch)하여 상기 소오스 드라이버(62)로 출력하는 동시에 수평 및 수직 동기신호(Hs, Vs)와 도트 클럭신호(Dotclock)를 입력으로 하여 소오스 콘트롤 신호(ssp, ssc, soe)와 게이트 콘트롤 신호(gsp, gsc, goe)를 만들어 상기 소오스 드라이버(62) 및 게이트 드라이버(63)에 출력하는 LCD 콘트롤러(64)로 구성된다.The LCD module 60 includes a 640 * 480 LCD 61 for displaying data, a source driver 62 and a gate driver 63 for outputting signals for driving the LCD 61, and the analog. RGB data output from the
결국, 종래의 LCD 텔레비젼 시스템에 비교하면, 구동신호의 변경으로 더블 스캔 메모리를 없앤 것이다.As a result, compared with the conventional LCD television system, the double scan memory is eliminated by changing the drive signal.
상기와 같이 구성되는 본 발명의 LCD 텔레비젼 시스템에서의 액정표시장치의 구동방법은 제6도에 도시된 파형도로서 설명된다.The driving method of the liquid crystal display device in the LCD television system of the present invention configured as described above is explained as a waveform diagram shown in FIG.
제6도를 참조하면, 상기 LCD 콘트롤러(64)에서 소오스 시작 펄스(source start pulse : SSP)와 소오스 출력 인에이블(source output enable : SOE)은 원래의 비데오 신호와 동일한 주파수(15.7㎑)를 갖도록 출력한다.Referring to FIG. 6, a source start pulse (SSP) and a source output enable (SOE) in the LCD controller 64 have the same frequency (15.7 GHz) as the original video signal. Output
또한, 게이트 이동 클럭(gate shift clock : GSC)은 원래의 비데오 신호에 비하여 ½ 주기를 갖는 즉 2배의 주파수를 갖도록 출력하고, 게이트 구동신호는 펄스의 폭을 1H로 하되 게이트 출력 인에이블(GOEN, GOEN+1,GOEN+2) 신호로 ½H씩 디스에이블시켜 제어하게 된다. 이에 의해 ½H 동안은 턴오프(turn off)되고, 나머지 ½H 동안은 2개의 라인이 동시에 턴온(turn on)되도록 함으로써 게이트 라인의 펄스가 겹치지 않고 더블 스캔을 수행할 수 있게 된다.In addition, the gate shift clock (GSC) outputs a frequency having a period of ½ or twice the frequency of the original video signal, and the gate drive signal has a pulse width of 1H, but the gate output enable (GOE) N , GOE N + 1, GOE N + 2 ) signal is controlled by ½H disable. This turns off for ½H and turns on two lines at the same time for the remaining ½H so that double scans can be performed without overlapping the pulses of the gate lines.
이상에서 설명한 바와 같은 본 발명의 액정표시장치의 구동방법은 더블스캔 메모리의 필요없이 구동신호의 변경으로 라인 더블링 동작을 수행할 수 있기 때문에 텔레비젼 시스템이 회로가 간단해지는 동시에 제품의 단가를 낮출 수 있는 효과가 있으며, 더블 스캔메모리부가 제거되어 System주파수 및 SSC Clock(소스 시트트 클럭)을 기존의 ½인 12.2㎒로 다운하여 구동하므로 회로의 안정화 및 EMZ에도 유리하다 하겠다.As described above, the driving method of the liquid crystal display device of the present invention can perform the line doubling operation by changing the driving signal without the need of a double scan memory, so that the television system can simplify the circuit and reduce the unit cost of the product. The double scan memory unit is removed, and the system frequency and SSC clock are driven down to 12.2MHz, which is ½, which is advantageous for stabilization of the circuit and EMZ.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970011398A KR100220856B1 (en) | 1997-03-29 | 1997-03-29 | Driving method of liquid crystal display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970011398A KR100220856B1 (en) | 1997-03-29 | 1997-03-29 | Driving method of liquid crystal display device |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19980075241A KR19980075241A (en) | 1998-11-16 |
KR100220856B1 true KR100220856B1 (en) | 1999-09-15 |
Family
ID=19501294
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970011398A KR100220856B1 (en) | 1997-03-29 | 1997-03-29 | Driving method of liquid crystal display device |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100220856B1 (en) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100764049B1 (en) * | 2001-01-06 | 2007-10-08 | 삼성전자주식회사 | Gate line driving device and driving method for thin film transistor liquid crystal display |
JP2003316338A (en) | 2002-02-21 | 2003-11-07 | Samsung Electronics Co Ltd | Flat panel display device having digital data transmitting and receiving circuit |
KR100789153B1 (en) * | 2002-03-06 | 2007-12-28 | 삼성전자주식회사 | Shift register and liquid crystal display with the same |
-
1997
- 1997-03-29 KR KR1019970011398A patent/KR100220856B1/en active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
KR19980075241A (en) | 1998-11-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6256005B1 (en) | Driving voltage supply circuit for liquid crystal display (LCD) panel | |
US6128045A (en) | Flat-panel display device and display method | |
KR200204617Y1 (en) | Apparatus for control of vertical size in lcd monitor | |
KR960032278A (en) | Method for generating timing signal for display device and display panel | |
US20020089484A1 (en) | Method and apparatus for driving liquid crystal display | |
KR100220856B1 (en) | Driving method of liquid crystal display device | |
US20010012003A1 (en) | Liquid crystal driving device | |
US5526042A (en) | Apparatus and method for displaying different time-scale waveforms of a signal | |
KR19980071743A (en) | Liquid crystal display | |
WO1997013360A1 (en) | Method for driving matrix video display | |
KR0147597B1 (en) | The liquid crystal driving device for a wide tv receiving set | |
JP2564088Y2 (en) | LCD television receiver | |
US6469699B2 (en) | Sample hold circuit | |
KR100226814B1 (en) | A method for operation of liquid crystal desplay | |
JPH10327374A (en) | Flat display device and its method | |
KR100244870B1 (en) | Driving control circuit of lcd panel | |
JP3421987B2 (en) | Clock adjustment circuit and image display device using the same | |
JPH05197356A (en) | Picture display device | |
KR100237421B1 (en) | Conversion device of scanning line in the output signal of liquid crystal display device | |
JPH0573001A (en) | Driving method for liquid crystal display device | |
JPH07147659A (en) | Driving circuit for liquid crystal panel | |
KR100490933B1 (en) | Display system and process for supplying a display system with a picture signal | |
JPH04116686A (en) | Picture display device | |
JPH09307787A (en) | Vertical synchronization circuit and timing controller | |
KR0141221B1 (en) | Circuit for driving lcd display board |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120330 Year of fee payment: 14 |
|
FPAY | Annual fee payment |
Payment date: 20130329 Year of fee payment: 15 |
|
FPAY | Annual fee payment |
Payment date: 20150528 Year of fee payment: 17 |
|
FPAY | Annual fee payment |
Payment date: 20160530 Year of fee payment: 18 |