KR100219625B1 - 메모리 사이즈의 자동 판별방법 - Google Patents
메모리 사이즈의 자동 판별방법 Download PDFInfo
- Publication number
- KR100219625B1 KR100219625B1 KR1019970002873A KR19970002873A KR100219625B1 KR 100219625 B1 KR100219625 B1 KR 100219625B1 KR 1019970002873 A KR1019970002873 A KR 1019970002873A KR 19970002873 A KR19970002873 A KR 19970002873A KR 100219625 B1 KR100219625 B1 KR 100219625B1
- Authority
- KR
- South Korea
- Prior art keywords
- memory
- address
- determining
- size
- data value
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0638—Organizing or formatting or addressing of data
- G06F3/0644—Management of space entities, e.g. partitions, extents, pools
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
본 발명은 메모리 사이즈 판별 방법에 관한 것으로서, 특히 DRAM(Dynamic RAM)을 사용하는 전자기기에서의 메모리 사이즈를 판별하는 방법에 관한 것이며, 본 발명의 목적을 위하여 본 발명은 소정크기의 메모리에서 순차적으로 제1메모리, 제2메모리, 제3메모리의 저장 영역을 판별하는 방법에 있어서, 상기 제3메모리의 영역에 포함되며, 제2메모리 영역보다 상위의 제1어드레스에 소정의 제1데이타값을 저장하는 과정; 상기 제1 내지 제3메모리 영역을 지정하는 제2의 어드레스에서 상기 제1데이타값이 리드되는지를 확인하여 제3메모리를 판단하는 과정; 상기 제2 및 제3 메모리 영역에 포함되며 상기 제1메모리 영역보다 상위의 제3어드레스에 제2데이타값을 저장하는 과정; 상기 제2어드레스에서 상기 제2데이타값이 리드되는지 확인하여 제1,제2메모리를 판단하는 과정을 포함하는 것을 특징으로 하는 메모리 사이즈의 자동 판별 방법이다. 본 발명에 의하면, 개발중이나 양산중에 DRAM의 사이즈가 변경되더라도 펌웨어의 수정없이 신속하게 DRAM의 사이즈를 대체 할 수 있는 잇점이 있다.
Description
본 발명은 메모리 사이즈 판별 방법에 관한 것으로서, 특히 DRAM(Dynamic RAM)을 사용하는 전자기기에서의 메모리 사이즈를 판별하는 방법에 관한 것이다. 일반적으로 펌웨어(Firmware)는 마이크로프로그램의 집단으로서, 프로그램이기 때문에 소프트웨어의 특성을 가지고 있으며, ROM(Read Only Memory)에 고정되어 있기 때문에 하드웨어의 특성도 가지고 있다. 현재 CD-ROM(compact disk-read only memory)의 펌웨어는 개발 단계에서 DRAM의 사이즈를 결정해서 그것에 맞게 프로그램을 구성한다. 즉, 정해진 DRAM의 사이즈에 맞게 블럭이 설정되고, 그에 따른 값들이 고정된다. 그러나 종래에는 개발중이나 양산중에 있는 DRAM의 사이즈를 환경에 따라 변경시켜야 할 경우 그에 따른 펌웨어를 수정해야 하는 불편함이 발생한다.
본 발명이 이루고자 하는 기술적과제는 펌웨어내에서 DRAM의 사이즈를 자동으로 체크하여 그 DRAM 사이즈에 맞는 블럭과 값들을 설정하게 하는 방법을 제공하는 데 있다.
도 1은 본 발명에 따른 메모리 사이즈의 자동 판별 방법을 보이는 흐름도이다.
도 2는 도 1의 흐름도를 설명하기 위한 메모리맵을 도시한 것이다.
도 3은 각 메모리(128K, 256K, 512K)에 대한 비트할당을 도시한 것이다.
상기의 기술적 과제를 해결하기 위하여 본 발명은 소정크기의 메모리에서 순차적으로 제1메모리, 제2메모리, 제3메모리의 저장 영역을 판별하는 방법에 있어서, 상기 제3메모리의 영역에 포함되며, 제2메모리 영역보다 상위의 제1어드레스에 소정의 제1데이타값을 저장하는 과정; 상기 제1 내지 제3메모리 영역을 지정하는 제2의 어드레스에서 상기 제1데이타값이 리드되는지를 확인하여 제3메모리를 판단하는 과정; 상기 제2 및 제3 메모리 영역에 포함되며 상기 제1메모리 영역보다 상위의 제3어드레스에 제2데이타값을 저장하는 과정; 상기 제2어드레스에서 상기 제2데이타값이 리드되는지 확인하여 제1,제2메모리를 판단하는 과정을 포함하는 것을 특징으로 하는 메모리 사이즈의 자동 판별 방법이다.
이하에서 첨부한 도면을 참조하여 본 발명의 실시예를 상세히 설명한다.
도 1은 본 발명에 따른 메모리 사이즈의 자동 판별 방법을 보이는 흐름도이며, 50000h번지에 AAh값을 저장하는 과정(110), 10000h번지의 값이 AAh인가를 판별하여 AAh가 저장되어 있지 않으면 512K메모리로 판단(130)하고, AAh가 저장되어 있으면 30000h번지에 55h값을 저장하는 과정(140), 10000h 번지의 값이 55h인가를 판정하여 55h 값이 저장되어 있지 않으면 256K 메모리이며(160), 55h값이 저장되어 있으면 128K 메모리인것으로 판정(170)하는 과정으로이루어진다.
도 2는 도 1의 흐름도를 설명하기 위한 메모리맵을 도시한 것이다.
도 3은 각 메모리(128K, 256K, 512K)에 대한 비트할당을 도시한 것이며, 128K의 메모리는 17비트(10000h)까지만 어드레싱가능하며, 256K의 메모리는 18비트(10000h)까지만 어드레싱가능하며, 256K의 메모리는 19비트(50000h)까지만 어드레싱가능하다.
도 3에 도시된 바와 같이 128K의 메모리인 경우에는 217이므로 17비트(10000h)로 어드레싱하게 된다. 마찬 가지로 256K의 메모리는 218이므로 18비트(10000h)로, 512K의 메모리는 21919비트(50000h)로 어드레싱하게 된다. 따라서 도 1에 도시된 바와 같이 50000h번지에 AA값을 저장하라는 명령(110과정)에서 128K나 256K는 각각 17비트, 18비트 까지만 읽기 때문에 즉, 17비트 또는 18비트밖에 연결되어 있지 않기 때문에 10000h로 판단하고 10000h 어드레스에 AA값을 저장하게 된다(도 2). 즉, 10000h 어드레스의 데이타 값이 AAh 인가를 판별하여 AAh 값이면 512K의 메모리인것을 판별한다(130과정). 또한 256K와 128K를 판별할 때에는 30000h 어드레스에 55h값을 저장하라는 명령(150과정)에 의해 판별할 수가 있다. 128K인 경우에는 10000h로 인식하고 10000h 어드레스에 그 데이타값 55h를 저장하게 된다(도 2). 즉, 10000h 어드레스의 값이 55h인가를 판별하여 55h가 아니면 256K의 메모리인것을 판별하며(130과정). 데이타 값이 55h 이면 128K의 메모리인것을 판별한다(170과정).
상술한 바와 같이 본 발명에 의하면, DRAM 사이즈를 자동으로 검출함으로서, 개발중이나 양산중에 DRAM의 사이즈가 변경되더라도 펌웨어의 수정없이 신속하게 대체 할 수 있는 잇점이 있다.
Claims (3)
- 소정크기의 메모리에서 순차적으로 제1메모리, 제2메모리, 제3메모리의 저장 영역을 판별하는 방법에 있어서,상기 제3메모리의 영역에 포함되며, 제2메모리 영역보다 상위의 제1어드레스에 소정의 제1데이타값을 저장하는 과정;상기 제1 내지 제3메모리 영역을 지정하는 제2의 어드레스에서 상기 제1데이타값이 리드되는지를 확인하여 제3메모리를 판단하는 과정;상기 제2 및 제3 메모리 영역에 포함되며 상기 제1메모리 영역보다 상위의 제3어드레스에 제2데이타값을 저장하는 과정;상기 제2어드레스에서 상기 제2데이타값이 리드되는지 확인하여 제1,제2메모리를 판단하는 과정을 포함하는 것을 특징으로 하는 메모리 사이즈의 자동 판별 방법.
- 제1항에 있어서, 상기 제1어드레스 비트값은 제2어드레스 비트값을 포함하는 것을 특징으로 하는 메모리 사이즈의 자동 판별 방법.
- 제1항에 있어서, 상기 제3어드레스 비트값은 제2어드레스 비트값을 포함하는 것을 특징으로 하는 메모리 사이즈의 자동 판별 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970002873A KR100219625B1 (ko) | 1997-01-30 | 1997-01-30 | 메모리 사이즈의 자동 판별방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970002873A KR100219625B1 (ko) | 1997-01-30 | 1997-01-30 | 메모리 사이즈의 자동 판별방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19980067028A KR19980067028A (ko) | 1998-10-15 |
KR100219625B1 true KR100219625B1 (ko) | 1999-09-01 |
Family
ID=19496021
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970002873A KR100219625B1 (ko) | 1997-01-30 | 1997-01-30 | 메모리 사이즈의 자동 판별방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100219625B1 (ko) |
-
1997
- 1997-01-30 KR KR1019970002873A patent/KR100219625B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR19980067028A (ko) | 1998-10-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6434033B1 (en) | DRAM module and method of using SRAM to replace damaged DRAM cell | |
US6115828A (en) | Method of replacing failed memory cells in semiconductor memory device | |
US8429326B2 (en) | Method and system for NAND-flash identification without reading device ID table | |
KR100256281B1 (ko) | 반도체메모리시험방법및장치 | |
KR910003672A (ko) | 연상 메모리 장치 | |
US6320804B2 (en) | Integrated semiconductor memory with a memory unit a memory unit for storing addresses of defective memory cells | |
US5179686A (en) | Method for automatically detecting the size of a memory by performing a memory warp operation | |
CN112596668A (zh) | 一种存储器的坏块处理方法及系统 | |
US5917833A (en) | Testing apparatus for semiconductor device | |
US6851017B2 (en) | Semiconductor memory | |
KR100219625B1 (ko) | 메모리 사이즈의 자동 판별방법 | |
US20040243879A1 (en) | DRAM memory page operation method and its structure | |
US7203123B2 (en) | Integrated DRAM memory device | |
US5329631A (en) | Microprocessor system for effectively using a part of an address space | |
KR910006847A (ko) | 기억용량이 다른 2종류의 확장메모리를 액세스하는 퍼스널컴퓨터 | |
JPH11249969A (ja) | アドレス変換回路およびアドレス変換システム | |
JPS573298A (en) | Memory integrated circuit | |
US20020199130A1 (en) | Automatic address redirecting memory device and the method of the same | |
KR900006973A (ko) | 결함구제 회로를 갖는 반도체 메모리 | |
WO2002056183A1 (en) | Semiconductor memory device and method for accessing the same | |
US6570793B2 (en) | Semiconductor memory having a redundancy circuit for word lines and method for operating the memory | |
KR100194419B1 (ko) | 음성데이타용 메모리를 시스템 데이타용 메모리로서 이용하기위한회로및그방법 | |
US6639853B2 (en) | Defect avoidance in an integrated circuit | |
KR19990032660A (ko) | 시스템 메모리 제어장치 | |
KR920022313A (ko) | 메모리의 어드레스 및 데이타 버스 테스트 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20070514 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |