KR100218371B1 - 병렬포트회로 - Google Patents

병렬포트회로 Download PDF

Info

Publication number
KR100218371B1
KR100218371B1 KR1019970015304A KR19970015304A KR100218371B1 KR 100218371 B1 KR100218371 B1 KR 100218371B1 KR 1019970015304 A KR1019970015304 A KR 1019970015304A KR 19970015304 A KR19970015304 A KR 19970015304A KR 100218371 B1 KR100218371 B1 KR 100218371B1
Authority
KR
South Korea
Prior art keywords
pad
data
output
input
register
Prior art date
Application number
KR1019970015304A
Other languages
English (en)
Other versions
KR19980077956A (ko
Inventor
고남곤
Original Assignee
구본준
엘지반도체주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구본준, 엘지반도체주식회사 filed Critical 구본준
Priority to KR1019970015304A priority Critical patent/KR100218371B1/ko
Publication of KR19980077956A publication Critical patent/KR19980077956A/ko
Application granted granted Critical
Publication of KR100218371B1 publication Critical patent/KR100218371B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1605Handling requests for interconnection or transfer for access to memory bus based on arbitration
    • G06F13/1652Handling requests for interconnection or transfer for access to memory bus based on arbitration in a multiprocessor architecture
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Microcomputers (AREA)

Abstract

본 발명은 병렬포트회로에 관한 것으로, 종래의 병렬포트회로는 다수의 패드를 통해 각각의 패드에 최초 설정된 데이터의 비트를 입력 또는 출력함으로써, 시스템의 구성이 용이하지 않은 문제점이 있었다.
이와 같은 문제점을 감안한 본 발명은 사용자 임의의 패드번호를 저장하는 패드선택 레지스터(5)와, 입출력되는 데이터를 저장하는 데이터 레지스터(3)와, 상기 패드선택 레지스터(5)의 출력신호를 디코딩하는 패드선택 디코더(6)와, 데이터의 입력 또는 출력을 선택하는 선택신호를 출력하는 방향설정 레지스터(1)와, 상기 데이터 레지스터(3)와 패드선택 디코더(6)의 출력신호를 소정의 조합을 통해 출력하는 선택부(7)와, 상기 선택부(7)의 출력신호에 따라 상기 패드선택 레지스터(5)에 저장된 패드번호에 해당하는 패드를 통해 데이터를 입력 또는 출력하는 패드부(2)와, 상기 방향설정 레지스터(1), 패드선택 레지스터(5) 및 데이터 레지스터(3)와 마이크로 컴퓨터 등의 내부장치를 접속하는 버스 인터페이스부(4)로 구성하여 사용자 임의로 데이터의 특정비트를 특정한 패드를 통해 입력 또는 출력할 수 있도록함으로써, 시스템을 용이하게 구현하는 효과가 있다.

Description

병렬포트회로
본 발명은 병렬포트회로에 관한 것으로, 특히 다수의 패드중 사용자 임의로 특정 패드를 선택하여 그 특정 패드를 통해 입출력되는 데이터의 특정 비트를 입력 또는 출력하게 함으로써, 다양한 시스템을 용이하게 설계하는데 적당하도록 한 병렬포트회로에 관한 것이다.
일반적으로, 병렬포트회로는 외부장치와 마이크로 컴퓨터 등의 내부장치간에 데이터의 교환을 위해 다수의 패드와 그 패드에 접속되어 내부장치측의 입력 또는 출력을 선택하는 선택수단을 구비하고 상기 다수의 패드를 통해 데이터를 교환하게 되며, 이와 같은 종래의 병렬포트회로를 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
도1은 종래 병렬포트회로의 블록도로서, 이에 도시한 바와 같이 데이터의 입력 또는 출력을 선택하는 선택신호를 출력하는 방향설정 레지스터(1)와, 상기 방향설정 레지스터(1)의 선택신호에 따라 다수의 패드를 통해 데이터를 입력 또는 출력하는 패드부(2)와, 상기 패드부(2)를 통해 입출력되는 데이터를 저장하는 데이터 레지스터(3)와, 상기 방향설정 레지스터(1) 및 데이터 레지스터(3)와 마이크로 컴퓨터 등의 내부장치를 접속하는 버스 인터페이스부(4)로 구성된다.
이하, 상기와 같이 구성된 종래 병렬포트회로의 동작을 외부장치로부터 데이터가 내부장치로 입력되는 경우와 내부장치로부터 데이터가 외부장치로 출력되는 경우로 나누어 설명한다.
먼저, 외부장치로부터 데이터가 내부장치로 입력되는 경우, 즉 내부장치의 읽기동작시에는 방향설정 레지스터(1)가 고전위의 선택신호를 출력하고, 상기 고전위의 선택신호에 따라 패드부(2)를 통해 입력되는 데이터는 데이터 레지스터(3)에 저장되고, 마이크로 컴퓨터 등의 내부장치는 상기 데이터 레지스터(3)에 저장된 외부장치의 데이터를 버스 인터페이스부(4)를 통해 읽어오게 된다.
그 다음, 내부장치로부터 데이터가 외부장치로 출력되는 경우에는 방향설정 레지스터(1)에서 저전위의 선택신호가 출력되고, 상기 저전위의 선택신호에 따라 패드부(2)는 데이터 레지스터(3)에 버스 인터페이스부(4)를 통해 저장된 내부장치의 데이터를 외부장치로 출력하게 된다.
그러나, 상기한 바와 같이 종래의 병렬포트회로는 선택 레지스터가 다수의 패드에 직접 접속되어 사용자가 임의로 입출력 패드를 선택하여 사용할 수 없고, 최초 지정된 패드만을 사용해야 함으로써, 시스템의 구현이 용이하지 않은 단점이 있었다.
이와 같은 문제점을 감안한 본 발명은 사용자가 임의로 입출력패드를 설정할 수 있는 병렬포트회로의 제공에 그 목적이 있다.
도1은 종래 병렬포트회로의 블록도.
도2는 본 발명에 의한 병렬포트회로의 블록도.
도3은 도2의 상세 회로도.
* 도면의 주요 부분에 대한 부호의 설명
1:방향설정 레지스터 2:패드부
3:데이터 레지스터 4:버스 인터페이스
5:패드선택 레지스터 6:패드선택 디코더
7:선택부 8:출력선택부
9:입력선택부
상기와 같은 목적은 사용자가 임의로 각 패드의 번호를 저장수단에 저장하고, 내부장치와 외부장치사이에 입력 또는 출력이 결정되면 상기 저장된 패드의 번호에 해당하는 패드를 통해 특정 데이터가 입력 또는 출력되도록 구성하여, 외부장치로부터 내부장치로 입력 또는 출력되는 데이터의 특정한 비트를 특정한 패드를 통해 입력 또는 출력하게 된다. 또한, 이러한 특정한 패드의 번호를 저장하는 저장수단의 설정값을 용이하게 변경할 수 있게 되어 병렬포트를 사용하는 다양한 시스템의 구성이 용이하게 되며 이와 같은 본 발명에 의한 병렬포트회로를 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
도2는 본 발명에 의한 병렬포트회로의 블록도로서, 이에 도시한 바와 같이 사용자 임의의 패드번호를 저장하는 패드선택 레지스터(5)와, 입출력되는 데이터를 저장하는 데이터 레지스터(3)와, 상기 패드선택 레지스터(5)의 출력신호를 디코딩하는 패드선택 디코더(6)와, 데이터의 입력 또는 출력을 선택하는 선택신호를 출력하는 방향설정 레지스터(1)와, 상기 데이터 레지스터(3)와 패드선택 디코더(6)의 출력신호를 소정의 조합을 통해 출력하는 선택부(7)와, 상기 선택부(7)의 출력신호에 따라 상기 패드선택 레지스터(5)에 저장된 패드번호에 해당하는 패드를 통해 데이터를 입력 또는 출력하는 패드부(2)와, 상기 방향설정 레지스터(1), 패드선택 레지스터(5) 및 데이터 레지스터(3)와 마이크로 컴퓨터 등의 내부장치를 접속하는 버스 인터페이스부(4)로 구성되며, 도3은 본 발명에 의한 병렬포트회로도로서, 이에 도시한 바와 같이 상기 선택부(7)는 상기 패드선택 디코더(6)의 일측 출력신호와 상기 데이터 레지스터(3)에 저장된 내부장치 데이터의 특정 비트를 입력받아 앤드조합하여 출력하는 앤드게이트(AND1)와, 상기 패드선택 디코더(6)의 타측 출력신호와 데이터 레지스터(3)에 저장된 내부장치 데이터의 다른 특정 비트를 입력받아 앤드조합하여 출력하는 앤드게이트(AND2)와, 상기 두 앤드게이트(AND1,AND2)의 출력신호를 입력받아 오아조합하는 오아게이트(OR1)와, 인버터(INV1)를 통해 상기 패드선택 디코더(6)의 일측 출력신호와 상기 데이터 레지스터(3)에 저장된 내부장치 데이터의 특정비트를 입력받아 오아조합하는 오아게이트(OR2)와, 인버터(INV2)를 통해 상기 패드선택 디코더(6)의 타측 출력신호와 상기 데이터 레지스터(3)에 저장된 내부장치 데이터의 다른 비트를 입력받아 오아조합하는 오아게이트(OR3)와, 상기 두 오아게이트(OR2),(OR3)의 출력신호를 앤드조합하는 앤드게이트(AND3)와, 상기 앤드게이트(AND3)의 출력신호를 리셋단자(R)에 인가받고, 상기 오아게이트(OR1)의 출력신호를 세트단자(S)에 입력받아 래치하여 출력하는 알에스프립플롭(FF1)을 구비하는 다수의 출력선택부(8)와, 상기 패드선택 디코더(6)의 출력신호에 따라 상기 패드부(2)를 통해 입력되는 외부장치의 데이터중 상기 패드선택 레지스터(5)에 저장된 패드번호에 해당하는 패드를 통해 입력되는 데이터의 특정 비트를 선택하는 다수의 멀티플렉서(MUX)를 구비하는 입력선택부(9)로 구성된다.
이하, 상기와 같이 구성된 본 발명에 의한 병렬포트회로의 동작을 설명한다.
먼저, 초기화시에 사용자는 다수의 패드중 사용할 패드의 번호를 패드선택 레지스터(5)에 저장한다. 이때 각 패드는 데이터의 특정한 비트를 출력 또는 입력받도록 지정되며, 하나의 패드를 여러번 지정하면 상기 지정된 하나의 패드에 다수의 데이터 레지스터 비트가 할당된다.
그 다음, 내부장치의 데이터를 외부장치로 출력하는 경우, 마이크로 컴퓨터 등의 내부장치의 출력데이터는 버스 인터페이스부(4)를 통해 데이터 레지스트(3)에 저장된다. 또한, 패드선택 디코더(6)에 의해 상기 초기화시에 패드선택 레지스터(5)에 저장된 사용자 임의의 패드번호는 디코딩되어 출력된다. 상기 패드선택 디코더(6)의 출력신호와 상기 데이터 레지스터(3)의 출력데이터는 선택부(7)에서 조합되어 상기 방향설정 레지스터(1)의 선택신호를 입력받은 패드부(2)를 통해 외부장치로 출력된다. 즉, 패드선택 레지스터(5)에 저장된 패드번호에 해당하는 패드를 통해 상기 데이터 레지스터(3)에 저장된 데이터의 특정 비트가 출력된다.
그 다음, 외부장치의 데이터가 내부장치로 입력되는 경우에는, 상기 방향설정 레지스터(1)의 선택신호가 저전위로 출력되고, 외부장치의 데이터는 다수의 패드를 통해 선택부(7)에 구비된 입력선택부(9)에 입력된다. 다수의 패드를 통해 입력된 데이터는 다수의 멀티플랙서(MUX)에 각각 입력되고, 상기 멀티플랙서(MUX)는 상기 패드선택 디코더(6)의 출력신호에 따라 특정한 패드를 통해 입력된 데이터의 특정 비트를 출력하며, 상기 특정 비트는 데이터 레지스터(3)에 저장되고, 버스 인터페이스부(4)를 통해 내부장치에 입력된다.
그 다음, 상기와 같이 데이터의 특정 비트를 특정한 패드를 통해 입출력하는 과정에서 패드선택 래지스터(5)에 같은 패드가 다수로 저장된 경우에는 하나의 패드를 통해 데이터의 여러 가지 비트들이 입력 또는 출력된다.
이때, 하나의 패드를 통해 같은 시간에 서로 다른 전위값을 갖는 비트가 출력되는 경우에도, 현재 출력중인 값을 유지하도록 플립플롭(FF1)을 사용하여 출력되는 데이터의 비트가 중복되는 경우를 방지하였다.
상기한 바와 같이 본 발명에 의한 병렬포트회로는 사용자 임의로 데이터의 특정비트를 특정한 패드를 통해 입력 또는 출력할 수 있도록 하고, 그 특정한 패드를 용이하게 변경할 수 있게 됨으로써, 병렬포트를 사용하는 임의의 시스템을 구성하는 경우, 다양한 시스템을 용이하게 구현하는 효과가 있다.

Claims (2)

  1. 입출력 방향을 설정하고, 그 설정에 따라 다수의 패드를 통해 데이터를 입출력하며, 그 데이터를 데이터 저장수단에 저장하는 병렬포트회로에 있어서, 사용자 임의의 패드번호를 저장하는 저장수단과, 상기 저장수단에 저장된 패드번호를 디코딩하여 출력하는 패드선택 디코딩수단과, 입출력되는 데이터와 상기 패드선택 디코딩수단의 출력신호를 소정의 조합을 통해 출력하여 상기 패드번호에 해당하는 패드를 선택하는 선택부를 더 포함하여 구성한 것을 특징으로 하는 병렬포트회로.
  2. 제 1항에 있어서, 상기 선택부는 상기 패드선택 디코딩수단의 일측 출력신호와 상기 데이터 저장수단에 저장된 내부장치의 데이터의 특정 비트를 입력받아 앤드조합하여 출력하는 앤드게이트(AND1)와, 상기 패드선택 디코딩수단의 타측 출력신호와 데이터 저장수단에 저장된 내부장치의 데이터의 다른 특정 비트를 입력받아 앤드조합하여 출력하는 앤드게이트(AND2)와, 상기 두 앤드게이트(AND1),(AND2)의 출력신호를 입력받아 오아조합하는 오아게이트(OR1)와, 인버터(INV1)를 통해 상기 패드선택 디코딩수단의 일측 출력신호와 상기 데이터 저장수단에 저장된 내부장치 데이터의 특정 비트를 입력받아 오아조합하는 오아게이트(OR2)와, 인버터(INV2)를 통해 상기 패드선택 디코딩수단의 타측 출력신호와 상기 데이터 저장수단에 저장된 내부장치의 다른 데이터를 입력받아 오아조합하는 오아게이트(OR3)와, 상기 두 오아게이트(OR2),(OR3)의 출력신호를 앤드조합하는 앤드게이트(AND3)와, 상기 앤드게이트(AND3)의 출력신호를 리셋단자에 인가받고, 상기 오아게이트(OR1)의 출력신호를 세트단자에 입력받아 래치하여 출력하는 플립플롭(FF1)을 구비하는 다수의 출력선택부와, 상기 패드선택 디코딩수단의 출력신호에 따라 상기 다수의 패드를 통해 입력되는 외부장치의 데이터중 상기 패드선택 저장수단에 저장된 패드번호에 해당하는 패드를 통해 입력되는 데이터를 선택하는 다수의 멀티플렉서(MUX)를 구비하는 입력선택부로 구성하여 된 것을 특징으로 하는 병렬포트회로.
KR1019970015304A 1997-04-24 1997-04-24 병렬포트회로 KR100218371B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970015304A KR100218371B1 (ko) 1997-04-24 1997-04-24 병렬포트회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970015304A KR100218371B1 (ko) 1997-04-24 1997-04-24 병렬포트회로

Publications (2)

Publication Number Publication Date
KR19980077956A KR19980077956A (ko) 1998-11-16
KR100218371B1 true KR100218371B1 (ko) 1999-09-01

Family

ID=19503759

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970015304A KR100218371B1 (ko) 1997-04-24 1997-04-24 병렬포트회로

Country Status (1)

Country Link
KR (1) KR100218371B1 (ko)

Also Published As

Publication number Publication date
KR19980077956A (ko) 1998-11-16

Similar Documents

Publication Publication Date Title
KR100484330B1 (ko) 직렬적으로제공되는데이터스트림에대한레지스터기억수신지선택방법
EP0884599B1 (en) Programming mode selection with jtag circuits
US5834947A (en) Microcontroller accessible macrocell
US3470542A (en) Modular system design
US6212591B1 (en) Configurable I/O circuitry defining virtual ports
US4839795A (en) Interface circuit for single-chip microprocessor
KR100218371B1 (ko) 병렬포트회로
GB2254456A (en) Micro-controller unit
EP0517269A2 (en) Microcomputer with test mode switching function
CA1298412C (en) Chip test condition selection method and apparatus
JPH083514B2 (ja) カウンタ・テスト装置
US5471155A (en) User programmable product term width expander
EP0239276A2 (en) Alu for a bit slice processor with multiplexed bypass path
US4771405A (en) Hidden control bits in a control register
US20030056080A1 (en) Register read circuit using the remainders of modulo of a register number by the number of register sub-banks
US5379442A (en) Fast primary and feedback path in a programmable logic circuit
KR200142909Y1 (ko) 입출력 인터페이스 장치
JP3251265B2 (ja) メモリ出力制御回路
JP4614501B2 (ja) 1以上の仮想ポートを規定する構成回路および集積回路
KR0186202B1 (ko) 원칩 마이크로 컴퓨터
JPS6031641A (ja) ワンチツプマイクロコンピユ−タ
KR0121940B1 (ko) 바운더리 스캔의 2출력 데이타 출력회로
KR0184154B1 (ko) 원칩 마이크로 컴퓨터
JP2922963B2 (ja) シーケンスコントローラ
KR20000008278U (ko) 롬 선택 장치 및 이를 구비한 전자 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050524

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee