KR100216374B1 - 비동기전송모드망에서 주기적 보수운용관리 동작 구현방법 및 장치 - Google Patents

비동기전송모드망에서 주기적 보수운용관리 동작 구현방법 및 장치 Download PDF

Info

Publication number
KR100216374B1
KR100216374B1 KR1019970005898A KR19970005898A KR100216374B1 KR 100216374 B1 KR100216374 B1 KR 100216374B1 KR 1019970005898 A KR1019970005898 A KR 1019970005898A KR 19970005898 A KR19970005898 A KR 19970005898A KR 100216374 B1 KR100216374 B1 KR 100216374B1
Authority
KR
South Korea
Prior art keywords
maintenance
management cell
type
reference clock
connection
Prior art date
Application number
KR1019970005898A
Other languages
English (en)
Other versions
KR19980069038A (ko
Inventor
서동휘
손정근
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019970005898A priority Critical patent/KR100216374B1/ko
Priority to CN98105368A priority patent/CN1089974C/zh
Publication of KR19980069038A publication Critical patent/KR19980069038A/ko
Application granted granted Critical
Publication of KR100216374B1 publication Critical patent/KR100216374B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/06Management of faults, events, alarms or notifications
    • H04L41/0654Management of faults, events, alarms or notifications using network fault recovery
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/08Configuration management of networks or network elements
    • H04L41/0803Configuration setting

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

가. 청구범위에 기재된 발명이 속한 기술분야:
비동기전송모드망에서 주기적 보수운용관리 동작 구현방법 및 장치.
나. 발명이 해결하려고 하는 기술적 과제:
OAM(Operation, Administration and Maintenance)셀의 집중적인 생성에 의해 야기되는 오리지날 사용자 셀 스트림의 셀지연변이(CDV) 및 후단의 버퍼오버플로우를 방지, CPU의 부하감소.
다. 그 발명의 해결방법의 요지:
본 발명은, 비동기전송모드망에서의 보수운용관리 동작 구현방법에 있어서, 각 연결별 타입별 보수운용관리셀들이 1초내 골고루 분산되어 생성되게, 망에서 지원하는 연결의 개수, 보수운용관리셀 타입의 종류 및 셀 생성을 위한 기준클럭의 주기를 고려하여 각 연결별 타입별 보수운용관리셀 생성타이머들을 구성하는 과정과, 상기 각 연결별 타입별 보수운용관리셀 생성타이머들을 상기 기준클럭에 의거하여 분산적으로 동작시키고 해당 연결 해당 타입의 보수운용관리셀 생성타이머가 만료될 때 해당 연결의 해당 타입에 대한 보수운용관리셀 생성을 제어하는 과정으로 이루어 진다.
라. 발명의 중요한 용도:
망 종단 장치(NT-2) 및 UNI(User-Network Interface), NNI(Network-Node Interface)에서 ATM((Asynchrous Transfer Mode)층 기능을 수행하는 모든 장치 및 ATM 프로토콜을 적용하는 단말에 적용.

Description

비동기전송모드망에서 주기적 보수운용관리 동작 구현방법 및 장치
본 발명은 비동기전송모드(Asynchrous Transfer Mode: 이하 ATM이라 칭함)망에 관한 것으로, 특히 ATM망에서 주기적 OAM(Operation, Administration and Maintenance) 동작을 구현하기 위한 방법 및 장치에 관한 것이다.
ATM망의 장애관리(fault management)를 위하여 장애상태가 발생되면 현재 액티브(active)한 연결들에 대해서 주기적인 장애관리 OAM(Fault Management Operation, Administration and Maintenance)셀(이하 OAM셀이라 칭함)의 발생이 필요하다. 장애의 정도(level)에 따라서 주기적 OAM셀을 발생시켜야 하는 액티브한 모든 연결의 수는 달라진다. 심각한 장애의 경우에는 액티브한 모든 연결에 대해서 셀을 발생시킬 경우도 있고, 또 어떤 특정 연결에 국한될 수도 있다.
일반적으로 ATM망 사용자-망 인터페이스 / 네트워크-노드 인터페이스(User- Network Interface / Network-Node Interface: UNI/NNI)에서 지원하는 연결의 갯수는 1024(1K)∼65536(64K)(여기서 K=210)개 정도이다(단말에서는 더 작을 수도 있음). 따라서 최악의 경우에는 초당 65만개의 OAM셀을 발생시켜야 하는 경우도 발생할 수 있다. 이는 ITU-T(International Telecommunications Union - Telecommunications standardization sector) 권고안 I.610에서 ATM망에 이상상태가 발생되면 각 연결당 초당 한 번씩의 경보를 발생(즉, 각 연결당 OAM셀 발생주기가 1초임)하도록 규정하는데 근거한다.
현재 ATM교환기(1024연결 지원)에서는 CPU가 소프트웨어적으로 OAM셀을 발생시키는 방법을 채택하고 있다. 연결의 수가 증가할 때는 이 방법은 CPU 부하를 심각하게 증가시키므로 오동작을 발생시킬 소지가 매우 높다. 이밖에 OAM셀의 발생을 하드웨어적으로 지원하는 칩(예를 들면, Igt WAC186)도 나와있는 상태이다. 대부분의 하드웨어적으로 구현된 OAM셀 발생 방법들은 CPU에 인가되는 부하는 감소시키지만, 도 1에 도시된 바와 같이, 기준 클럭으로부터 1초 시간(1초펄스)에 대한 정보를 얻어서 이 시간이 되면 계류(pending)되어 있는 OAM셀을 한꺼번에 발생시킨다. 이러한 방법이 가지는 문제점은 어느 한 순간에 OAM셀을 사용자셀들 사이 사이에 대량 삽입함으로 인하여 CDV(Cell Delay Variation)를 증가시킬 수 있다는 점이다. 도 1은 하드웨어적으로 구현된 OAM셀 발생 방법을 사용할 경우 문제점을 설명하기 위한 도면으로서, OAM셀의 집중적인 생성에 의해 오리지날 사용자 셀 스트림의 CDV가 증가됨을 보여주고 있다. 또한 OAM셀들(샘플들)이 특정 시간 구간에 밀집함으로 인하여 후단에 순간적인 버퍼 오버플로우(buffer overflow) 발생 가능성을 높게한다. 또한 사용자 셀의 진행에 방해를 초래하는 것을 보여주고 있다.
따라서 본 발명의 목적은 OAM셀의 주기적 생성을 효과적으로 수행하는 방법 및 그 장치를 제공하는데 있다.
본 발명의 다른 목적은 OAM셀의 집중적인 생성에 의해 야기되는 오리지날 사용자 셀 스트림의 셀지연변이(CDV) 및 후단의 버퍼오버플로우를 방지하는 방법 및 장치를 제공하는데 있다.
본 발명의 또 다른 목적은 OAM셀 발생에 의한 CPU의 부하를 줄이는 방법을 제공하는데 있다.
도 1은 하드웨어적으로 구현된 OAM셀 발생 방법을 사용할 경우 야기되는 문제점을 설명하기 위한 도면.
도 2는 본 발명의 실시예에 따른 블록 구성도.
도 3은 본 발명의 실시예에 따라 외부 메모리 18에 구현된 각 연결의 제어필드 30을 보여주는 도면.
도 4는 도 3의 제어필드 30의 상세 예시도.
도 5는 본 발명의 실시예에 따른 주기적인 OAM셀 생성 제어를 수행하는 동작 흐름도.
도 6은 K,K+1번째 연결의 OAM셀 생성타이밍을 보여주는 도면.
도 7은 본 발명의 실시예에 따른 주기적인 OAM셀 생성 제어에 의해 OAM셀의 생성이 비집중됨을 보여주는 예시도.
이하 본 발명의 바람직한 실시예들을 첨부한 도면을 참조하여 상세히 설명한다. 도면들중 동일한 구성요소들은 가능한한 어느 곳에서든지 동일한 부호들로 나타내고 있음에 유의해야 한다. 또한 본 발명의 요지를 불필요하게 흐릴 수 있는 공지 기능 및 구성에 대한 상세한 설명은 생략한다.
도 2는 본 발명의 실시예에 따른 블록 구성도로서, 셀수신 프로세서 10, OAM셀 생성제어부 12, 셀동기발생부 14, 메모리억세스 아비터(memory access arbitor) 16, 외부 메모리 18, 버퍼 20, 22 및 출력아비터 24로 이루어져 있다.
상기 외부 메모리 18에는 각 연결에 따른 OAM셀 생성을 위한 타이머 정보를 저장하는 제어필드(Control Field)를 갖는다. 도 3은 본 발명의 실시예에 따라 외부 메모리 18에 구현된 각 연결의 제어필드 30을 보여주고 있다. 각 연결에 있는 제어필드 30에는 미리 설정된 OAM셀 타입에 따른 코멘드를 가지고 있는 코멘드필드(command field) 32와 OAM셀 타입별 타이머를 가지고 있는 OAM셀 생성타이머필드(OAM generation timer field) 34가 있다. 상기 제어필드 30의 상세 예시도는 도 4와 같다.
제어필드 30의 구성 예를 도 4를 참조하여 설명하면 다음과 같다. 도 4에서, 코멘드 필드 32에는 주기적으로 발생시켜야 할 OAM셀의 타입(도 4의 일예에서는 3가지)을 기록하기 위한 영역들(1비트)이 있다. 도 4의 일예에 따르면 OAM셀의 타입은 AIS(Alarm Indication Signal; 경보표시신호), RDI(Remote Defect Indication; 원격수신고장), CC(Continuity Check; 접속정상성 확인)이 있다. 그리고, OAM셀 생성타이머필드 30에는 OAM셀 타입에 대응하는 타이머들, 즉, AIS셀 생성타이머(n비트), RDI셀 생성타이머(n비트), CC셀 생성타이머(n비트)이 있다. 도 3 및 도 4의 제어필드 30내 OAM셀 생성타이머 34(즉, AIS셀 생성타이머, RDI셀 생성타이머, CC셀 생성타이머)에 대한 타이머값 제어는 도 2의 OAM셀 생성제어부 12에 의해서 수행된다.
도 2로 다시 돌아가면, OAM셀 생성제어부 12는 외부메모리 18의 OAM셀 생성타이머를 도 5와 같은 제어동작에 따라 OAM셀 생성을 제어하여 주기적인 OAM셀을 생성한다. 셀수신프로세서 10은 셀 수신되었을 경우 셀타입을 구분하고 그에 맞는 동작을 수행한다. 그리고 사용자셀을 출력한다. 메모리억세스 아비터 16은 셀수신프로세서 10 및 OAM셀 생성제어부 12가 1셀 시간구간중 미리 정해진 시간에 각각 외부 메모리 18에 접근할 수 있도록 조정한다. 이러한 메모리억세스 아비터 16의 조정에 의해서 외부 메모리 18에는 어느 한 순간에 어느 하나의 제어부(셀수신 프로세서 10 또는 OAM셀 생성제어부 12)만의 접근만이 허용된다. 셀동기신호발생부 14는 시스템클럭 SYS_CLK를 입력원으로하여 셀동기신호 Cell_Sync를 출력한다. 상기 셀동기신호 Cell_Sync는 셀수신프로세서 10, OAM셀 생성제어부 12, 및 메모리억세스 아비터 16에 제공되며, 상기 시스템클럭 SYS_CLK는 상기 셀동기신호발생부 14뿐만 아니라 셀수신프로세서 10, OAM셀 생성제어부 12에 제공된다. 도 2에서, 버퍼 20은 OAM셀 생성제어부 12의 출력인 OAM셀을 버퍼링하며, 버퍼 22는 셀수신프로세서 10의 출력인 사용자셀을 버퍼링한다. 출력아비터 24는 버퍼 20 및 22의 앰프티상태를 동시에 조사하고 앰프티(empy)가 아닌 버퍼의 셀(사용자셀 또는 OAM셀)을 리드한다. 버퍼 20,22가 모두 앰프티가 아니면 이전에 셀 리드되지 않 버퍼의 셀을 리드한다. OAM셀은 사용자셀만큼 자주 발생되지 않으므로 버퍼 20에서는 버퍼 22 보다 앰프티상태가 많이 있게된다. 출력아비터 24로부터 출력되는 아웃고잉셀(outgoing cell)은 사용자셀들 사이에 OAM셀이 주기적으로 삽입된 형태가 된다.
본 발명의 실시예에서는 도 2의 외부 메모리 18에 구현한 바과 같이 각 연결당 OAM셀 종류마다 별도의 OAM셀 생성 타이머들 즉, AIS셀 생성타이머, RDI셀 생성타이머, CC셀 생성타이머를 두고, OAM셀 생성제어부 12의 제어에 의해서 주기적으로 각 OAM셀 생성 타이머 값을 업데이트(+1)한다. 이 때 OAM셀 생성제어부 12에서 이용하는 기준클럭은 1셀 주기(2.7μsec)마다 한번씩 발생되는 셀동기신호 Cell Sync이다. 본 발명의 일실시예에서는 설명의 이해를 돕기 위해 셀동기신호 Cell Sync를 기준클럭으로 사용하였지만 다른 클럭들도 기준클럭으로 사용될 수 있다. 그리고 외부 메모리 18에 각 연결당 구현된 OAM셀 생성타이머를 3가지 종류로 설정하였지만 이는 설명의 이해를 돕기 위해 가정한 개수임을 이해하여야 한다. 따라서 외부메모리 18에 구현되는 OAM셀 생성타이머는 사용자가 필요로 하는 OAM셀 타입의 종류대로 그 개수가 구현될 수 있다.
본 발명의 실시예에서는 OAM셀 생성제어부 12가 ITU-T 권고안 I.610에서 규정하고 있는 바와 같이, ATM망에 이상상태가 발생되면 각 연결당 초당 한 번씩의 경보를 반드시 발생(즉, 각 연결당 OAM셀 발생주기가 1초임)하도록 해야한다. 그러면서도, 어느 한 시간구간에 OAM셀이 집중적으로 생성되지 않도록 해야한다. 이러한 두가지 조건을 충족시키기 위해서는 1초마다 생성시켜야 할 OAM셀들을 최대한 분산시키는 제어가 필요하다. 상기 제어는 도 2의 OAM셀 생성제어부 12에 의해 수행되는데, 그 근거는 다음과 같다.
ATM망에 N개의 연결이 존재하고 각 연결당 M개의 OAM타입이 존재하며 기준클럭으로 셀동기신호(2.7μsec)를 사용하게 되면, 각 OAM셀 생성 타이머는 2.7*N*M μsec마다 업데이트(+1)된다. 따라서 ITU-T권고안 1.610에서 규정하는 OAM셀 발생주기인 1초가 지나가면 각 OAM셀 생성 타이머의 값 χ는 하기 수학식 1과 같이 될 것이다.
[수학식 1]
각 OAM셀 생성 타이머의 값 χ= 1sec/(2.7μsec*N*M)
그러므로, 각 연결당 코멘드종류 만큼 있는 OAM셀 생성타이머는 χ진 카운터(modulo χ counter)로 χ값까지 카운트를 수행하면 1초가 될 것이다. 즉, 각 OAM셀 생성 타이머의 값이 'χ'(또는 임의의 특정값)이 되었을 때가 그 OAM셀을 생성해야할 1초 주기가 된 것이다. 그러므로 각 연결당 OAM코멘드 종류별 OAM셀을 생성해야할 1초 주기가 되면 도 2의 OAM셀 생성제어부 12에서는 OAM생성 코멘드(command)에 의거해서 OAM셀의 발생 여부를 결정한다.
OAM셀 생성 타이머가 몇 진 카운터로 동작해야되는지를 하기와 같은 일예를 들어 더욱 상세히 설명한다. 예를 들어, 연결의 갯수 N = 4096이고 수행할 1초 사이클(cyclic) OAM타입이 3가지(M) 예컨데, 도 4에 도시된 바와 같이, AIS(Alarm Indication Signal; 경보표시신호), RDI(Remote Defect Indication; 원격수신고장), CC(Continuity Check; 접속정상성 확인)일 경우, 특정 연결의 각 OAM셀 생성 타이머의 업데이트 주기는 약 38.178msec(=2.7*4096*3μsec)가 된다. 따라서, OAM셀 생성타이머의 값 χ는 1sec/38.178msec = 30.141이므로 OAM셀 생성 타이머를 30진 카운터(modulo 30 counter)로 설계하면 된다. 이를 위해 OAM셀 생성제어부 12는 도 4의 OAM생성 타이머필드 34에 구비된 AIS셀 생성타이머, RDI셀 생성타이머, CC셀 생성타이머를 30진 카운터로 동작하게 한다.
도 5는 본 발명의 실시예에 따라 OAM셀 생성제어부 12에서 수행하는 주기적인 OAM셀 생성 제어 동작 흐름도이다. 도 5를 참조하면, 100단계와 같이 초기화되면 OAM셀 생성제어부 12는 102단계로 진행하여 글로벌카운터(global counter)의 카운트값 GT, OAM셀 생성타이머의 타이머값 OAMT 즉, AIS셀 생성타이머의 타이머값 AIST, RDI셀 생성타이머의 타이머값 RDIT, RDI셀 생성타이머의 타이머값 RDIT를 초기화(0)시킨다. 상기 글로벌 카운터는 OAM셀 생성 제어부 12내에 구비되며, 기준클럭인 셀동기신호 Cell Sync에 응답하여 카운트된다. 상기 글로벌카운터는 그 카운트값 GT가 χ*N*M(=1초)가 보다 큰 임의의 모듈로 카운터(modulo counter)이고, 풀 카운트값이 χ*N*M의 배수가 되어야 한다. 그리고, 상기 AIS셀 생성타이머, RDI셀 생성타이머, RDI셀 생성타이머는 외부 메모리 18의 제어필드 30내 OAM 생성타이머필드 34에 있는 타이머들이다.
102단계후 104단계에서 같이 셀동기신호 Cell Sync가 이벤트(event)되면 즉, 셀동기신호 Cell Sync가 셀동기신호 발생부 14로부터 출력되어 인가되면 OAM셀 생성 제어부 12는 106단계로 진행하여 글로벌 카운터의 카운트값 GT를 1증가시키고, 108단계로 진행한다. 108단계에서는 글로벌 카운터의 카운트값 GT와 연결의 개수 N과 설정된 OAM타입 개수 M을 이용하여 OAM셀 생성을 위한 현재의 연결정보 CNN_ID를 알게 된다. 상기 현재의 연결정보 CNN_ID는 하기 수학식 2에 의해서 구해진다.
[수학식 2]
Figure kpo00001
여기서, [χ]는 χ를 넘지 않는 최대 정수
108단계에서 OAM셀 생성을 위한 현재의 연결정보 CNN_ID가 구해지면 OAM셀 생성제어부 12는 110단계로 진행하여 구해진 CNN_ID번째 연결의 제어필드 값들을 페치(fatch)한다. 그후 112단계에서는 글로벌카운터의 카운트값 GT과 설정된 OAM타입의 개수 M을 변수로 하는 수학식 3을 이용하여 해당 번째 OAM생성타이머필드(도 4에 도시됨)에 있는 OAM생성 타이머들 중 하나의 타이머를 선택한다.
[수학식 3]
타이머 선택값 = GT÷M(3)의 나머지
전술한 수학식 2,3에서 이루어지는 동작을 정리하면, 수학식 2에 의해서는 OAM셀 생성 제어를 위한 소정 번째의 연결이 선택되고, 수학식 3에 의해서는 상기 선택된 번째 연결중 현재의 OAM셀 생성 제어를 위한 소정 생성타이머가 선택된다.
OAM셀 생성제어부 12는, 112단계에서 구해진 타이머 선택값이 0이면 113단계로 진행하여 AIS셀 생성타이머의 타이머값 AIST를 리드하고, 타이머 선택값이 1이면 124단계로 진행하여 RDI셀 생성타이머의 타이머값 RDIT를 리드하고, 타이머 선택값이 2이면 136단계로 진행하여 CC셀 생성타이머의 타이머값 CCT를 리드한다.
도 5에서, 113단계 내지 122단계의 동작은 AIST셀이 생성될 타이밍이 되었는가를 체크하고 그러면 AIS코멘드 정보에 의거하여 AIS셀을 생성 또는 비생성한 후 AIS셀 생성타이머값 AIST를 1증가시키는 것으로 요약된다. 이 동작을 더욱 상세히 설명하면, OAM셀 생성제어부 12는 113단계에서 AIS셀 생성타이머의 타이머값 AIST를 리드하고 114단계에서 AIS셀 생성타이머의 타이머값 AIST가 0인가를 판단한다. AIST는 χ번째 카운트업되면 0이 되는데, AIST=0은 AIS셀 생성 타이밍이 되었다는 것을 의미한다. AIST가 0이면 116단계에서 현재 페치된 제어필드 30내 코멘드필드 32에 있는 AIS코멘드를 파악하고, 118단계에서 상기 AIS코멘드가 1인지를 판단한다. AIS코멘드는 사용자에 의해 설정된다. 만약 상기 AIS코멘드가 1로 설정되어 있으면, OAM셀 생성제어부 12는 120단계에서 OAM셀의 한종류인 AIS셀을 생성하여 도 2의 버퍼 20으로 출력한다. 그후 122단계로 진행하여 해당 번째 연결의 AIS셀 생성타이머의 타이머값 AIST을 1증가시키고, 104단계로 되돌아가서 거기서부터의 동작을 다시 수행한다.
도 5에서, 124단계 내지 134단계의 동작은 RDI셀이 생성될 타이밍이 되었는가를 체크하고 그러면 RDI코멘드 정보에 의거하여 RDI셀을 생성 또는 비생성한 후 RDI셀 생성타이머값을 1증가시키는 것으로 요약된다. 이 과정은 전술한 113단계 내지 122단계와 유사하므로 그의 상세한 설명은 생략한다. 그리고 도 5에서, 136단계 내지 144단계의 동작은 CC셀이 생성될 타이밍이 되었는가를 체크하고 그러면 CC코멘드 정보에 의거하여 CC셀을 생성 또는 비생성한 후 CC셀 생성타이머값을 1증가시키는 것으로 요약된다. 이 과정도 전술한 113단계 내지 122단계와 유사하므로 그의 상세한 설명은 생략한다. OAM셀 생성제어부 12는 전술한 113단계 내지 122단계 또는 124단계 내지 134단계 또는 136단계 내지 146단계를 수행하고 난후 전술한 104단계로 되돌아 간다.
도 5와 같은 OAM셀 생성 제어동작에 의해 연결당 각 타입의 OAM셀이 1초마다 한 번씩 분산되어 생성된다.
도 6은 도 5에 따른 제어에 의한 K,K+1번째 연결의 OAM셀 생성타이밍을 보여주는 도면이다. 도 5의 108단계 즉, 수학식 2의 계산에 의해서 도 6에 도시된 바와 같은 K번째, K+1번째 연결이 페치되며, 도 5의 112단계 즉, 수학식 3의 계산에 의해서 해당 번째 연결의 각 OAM셀 생성타이밍(AIS셀 생성타이밍, RDI셀 생성타이밍, CC셀 생성타이밍)이 도 6에 도시된 바와 같이 정해진다. 각 연결별 각 OAM셀 생성타이밍일 경우 해당 OAM 코멘드(AIS코멘드, RDI코멘드, CC코멘드)가 1로 설정되어야만 각 OAM셀 생성된다.
도 7은 도 5와 같이 수행되는 주기적인 OAM셀 생성 제어에 의해 OAM셀의 생성이 비집중됨을 보여주는 예시도이다. 도 6의 OAM셀 생성 타이밍에 의해서 생성되는 OAM셀들은 7과 같이 특정 시간 구간에 편재되지 않고 골고루 분포되며 1초 마다 발생하게 된다. 그후 오리지날 사용자 셀 스트림들 사이에 삽입되므로 오리지날 사용자 셀 스트림의 심각한 셀지연변이(CDV)가 방지된다. 또한 후단의 버퍼 오버플로우도 방지된다.
본 발명의 실시예에서는 기준 클럭을 셀동기신호 Cell Sync를 사용하였지만 다른 클럭들이 사용될 수도 있음을 이해하여야 한다. 다른 클럭으로는 칩(chip)의 시스템 클럭 또는 상기 시스템 클럭을 분주한 일정 주기의 클럭이 있을 수 있다. 그렇지만, 본 발명에 적용될 기준클럭은 하기 수학식 4와 같은 조건을 만족해야 한다.
[수학식 4]
기준 클럭이 가져야 할 조건:
기준클럭의 주기 ≤1초/N*M
여기서, N: ATM망에서 지원하는 연결의 개수
M: OAM타입의 개수
또한 본 발명의 실시예에서는 OAM셀 타입을 3가지로 예를 들어 설명하였지만 다른 가지수로도 변경될 수 있음을 이해하여야 한다.
상술한 본 발명의 설명에서는 구체적인 실시예에 관해 설명하였으나, 여러가지 변형이 본 발명의 범위에서 벗어나지 않고 실시할 수 있다. 따라서 본 발명의 범위는 설명된 실시예에 의하여 정할 것이 아니고 특허청구의 범위와 특허청구의 범위의 균등한 것에 의해 정해 져야 한다.
상술한 바와 같이 본 발명은 OAM셀의 주기적 발생을 효과적으로 수행하므로 OAM셀의 집중적인 생성에 의한 오리지날 사용자 셀 스트림의 심각한 셀지연변이(CDV) 및 후단의 버퍼오버플로우를 방지한다. 또한 본 발명의 하드웨어적 OAM셀 생성은 CPU에 의한 OAM셀 생성시 야기되는 CPU의 부하도 줄이게 한다.

Claims (15)

  1. 비동기전송모드망에서의 보수운용관리 동작 구현방법에 있어서,
    각 연결별 타입별 보수운용관리셀들이 골고루 분산되며 1초마다 생성되게, 망에서 지원하는 연결의 개수, 보수운용관리셀 타입의 종류 및 셀 생성을 위한 기준클럭의 주기를 고려하여 각 연결별 타입별 보수운용관리셀 생성타이머들을 구성하는 과정과,
    상기 각 연결별 타입별 보수운용관리셀 생성타이머들을 상기 기준클럭에 의거하여 분산적으로 동작시키고 해당 연결 해당 타입의 보수운용관리셀 생성타이머가 만료될 때 해당 연결의 해당 타입에 대한 보수운용관리셀 생성을 제어하는 과정으로 이루어짐을 특징으로 하는 방법.
  2. 제1항에 있어서, 상기 각 연결별 타입별 보수운용관리셀 생성타이머들은 하기 수학식 5에 따라 구현된 χ진 카운터임을 특징으로 하는 방법.
    각 연결별 타입별 보수운용관리셀 생성 타이머의 값 χ
    = 1초/기준클럭의 주기*(N*M)
    여기서, N: 망에서 지원하는 연결의 개수, M: 보수운용관리셀 타입의 개수
  3. 제1항에 있어서, 상기 해당 연결의 해당 타입에 대한 보수운용관리셀 생성 제어는 상기 해당 연결 해당 타입의 보수운용관리셀 타입의 코멘드정보에 의거하여 생성 또는 비생성함을 특징으로 하는 방법.
  4. 제1항 내지 제3항 중 어느 하나의 항에 있어서, 상기 기준클럭의 주기는 하기 수학식6과 같은 조건을 만족시킴을 특징으로 하는 방법.
    [수학식 6]
    기준 클럭이 가져야 할 조건:
    기준클럭의 주기 ≤1초/N*M
    여기서, N: 비동기전송망에서 지원하는 연결의 개수
    M: 보수운용관리셀 타입의 개수
  5. 제4항에 있어서, 상기 기준클럭으로서 셀동기신호가 이용됨을 특징으로 하는 방법.
  6. 비동기전송모드망에서의 보수운용관리 동작 구현방법에 있어서,
    각 연결별 타입별 보수운용관리셀들이 골고루 분산되며 1초마다 생성되게, 망에서 지원하는 연결의 개수, 보수운용관리셀 타입의 개수 및 셀 생성을 위한 기준클럭의 주기를 고려하여 각 연결별 타입별 보수운용관리셀 생성타이머들을 구성하고, 상기 기준클럭에 의거하여 카운팅되는 글로벌 카운터를 구성하는 제1과정과,
    상기 기준클럭 인가시마다 상기 글로벌 카운터의 값을 1씩 증가시키고, 상기 글로벌카운트의 값과 상기 연결의 개수 및 보수운용관리셀 타입의 개수를 이용하여 보수운용관리셀 생성제어를 위한 현 연결정보를 얻는 제2과정과,
    상기 글로벌 카운터의 값과 상기 보수운용관리셀 타입의 개수를 이용하여 상기 현연결정보내 있는 타입별 보수운용관리셀 생성타이머의 값을 리드하는 제3과정과,
    리드된 생성타이머의 값이 해당 타입의 보수운용관리셀 생성을 위해 미리 설정된 기준값이 되면 상기 해당 타입의 보수운용관리셀 셀생성을 제어하는 제4과정과,
    상기 리드된 생성타이머의 값이 상기 기준값이 되지 않으면 상기 리드된 생성타이머의 값을 1증가시키고 상기 제2과정부터 다시 수행하는 제5과정으로 이루어짐을 특징으로 하는 방법.
  7. 제6항에 있어서, 상기 각 연결별 타입별 보수운용관리셀 생성타이머들은 하기 수학식 7에 따라 구현된 χ진 카운터임을 특징으로 하는 방법.
    [수학식 7]
    각 연결별 타입별 보수운용관리셀 생성 타이머의 값 χ
    = 1초/기준클럭의 주기*(N*M)
    여기서, N: 망에서 지원하는 연결의 개수, M: 보수운용관리셀 타입의 개수
  8. 제6항에 있어서, 상기 보수운용관리셀 생성제어를 위한 현 연결정보 CNN_ID는 하기와 같은 수학식8 이 이용되어 얻어짐을 특징으로 하는 방법.
    [수학식 8]
    Figure kpo00002
    여기서, [χ]는 χ를 넘지 않는 최대 정수
    GT: 글로벌 카운터의 카운트값
    N: 망에서 지원하는 연결의 개수
    M: 보수운용관리셀 타입의 개수
  9. 제8항에 있어서, 상기 현연결정보내 있는 타입별 보수운용관리셀 생성타이머의 값은 하기와 같은 수학식 9가 이용되어 선택됨을 특징으로 하는 방법.
    [수학식 9]
    상기 현연결정보내 있는 타입별 보수운용관리셀 생성타이머의 값
    = GT÷M의 나머지
    여기서, GT: 글로벌 카운터의 값
    M: 보수운용관리셀 타입의 개수
  10. 제6항 내지 제9항 중 어느 하나의 항에 있어서, 상기 기준클럭의 주기는 하기 수학식 10과 같은 조건을 만족시킴을 특징으로 하는 방법.
    [수학식 10]
    기준 클럭이 가져야 할 조건:
    기준클럭의 주기 ≤1초/N*M
    여기서, N: 비동기전송망에서 지원하는 연결의 개수
    M: 보수운용관리셀 타입의 개수
  11. 제10항에 있어서, 상기 기준클럭으로서 셀동기신호가 이용됨을 특징으로 하는 방법.
  12. 비동기전송모드망에서 보수운용관리셀의 주기적 생성 제어를 위한 장치에 있어서,
    상기 보수운용관리셀의 주기적 생성 제어를 위한 타이밍이 되는 기준클럭을 발생하는 기준클럭발생부와,
    각 연결별 타입별 보수운용관리셀들이 골고루 분산되며 1초마다 생성되게, 망에서 지원하는 연결의 개수, 보수운용관리셀 타입의 종류 및 상기 기준클럭의 주기를 고려하여 구성된 각 연결별 타입별 보수운용관리셀 생성타이머들과, 각 연결내 타입별 보수운용관리 코멘드를 설정하고 있는 메모리부와,
    상기 각 연결별 타입별 보수운용관리셀 생성타이머들을 상기 기준클럭에 의거하여 분산적으로 동작시키고 해당 연결 해당 타입의 보수운용관리셀 생성타이머가 만료될 때 해당 연결의 해당 타입에 대한 보수운용관리셀 생성을 타입별 보수 온용관리 코멘드를 이용하여 제어하는 보수운용관리셀 생성제어부로 구성함을 특징으로 하는 장치.
  13. 제12항에 있어서, 상기 각 연결별 타입별 보수운용관리셀 생성타이머들은 하기 수학식 11에 따라 구현된 χ진 카운터임을 특징으로 하는 방법.
    [수학식 11]
    각 연결별 타입별 보수운용관리셀 생성 타이머의 값 χ
    = 1초/기준클럭의 주기*(N*M)
    여기서, N: 망에서 지원하는 연결의 개수, M: 보수운용관리셀 타입의 개수
  14. 제13항에 있어서, 상기 기준클럭의 주기는 하기 수학식 12와 같은 조건을 만족시킴을 특징으로 하는 방법.
    [수학식 12]
    기준 클럭이 가져야 할 조건:
    기준클럭의 주기 ≤1초/N*M
    여기서, N: 비동기전송망에서 지원하는 연결의 개수
    M: 보수운용관리셀 타입의 개수
  15. 제14항에 있어서, 상기 기준클럭으로서 셀동기신호가 이용됨을 특징으로 하는 방법.
KR1019970005898A 1997-02-26 1997-02-26 비동기전송모드망에서 주기적 보수운용관리 동작 구현방법 및 장치 KR100216374B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019970005898A KR100216374B1 (ko) 1997-02-26 1997-02-26 비동기전송모드망에서 주기적 보수운용관리 동작 구현방법 및 장치
CN98105368A CN1089974C (zh) 1997-02-26 1998-02-26 Atm网络中定期产生oam信号元的方法和设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970005898A KR100216374B1 (ko) 1997-02-26 1997-02-26 비동기전송모드망에서 주기적 보수운용관리 동작 구현방법 및 장치

Publications (2)

Publication Number Publication Date
KR19980069038A KR19980069038A (ko) 1998-10-26
KR100216374B1 true KR100216374B1 (ko) 1999-08-16

Family

ID=19497987

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970005898A KR100216374B1 (ko) 1997-02-26 1997-02-26 비동기전송모드망에서 주기적 보수운용관리 동작 구현방법 및 장치

Country Status (2)

Country Link
KR (1) KR100216374B1 (ko)
CN (1) CN1089974C (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101043437B (zh) * 2006-03-21 2010-07-07 中兴通讯股份有限公司 一种快速发送操作、管理和维护信元的方法和装置
CN101478421B (zh) * 2008-12-05 2011-04-20 中兴通讯股份有限公司 一种oam报文定时处理系统及方法
CN104468228B (zh) * 2014-12-19 2017-12-26 成都朗锐芯科技发展有限公司 一种oam报文发送系统

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0829873A (ja) * 1994-07-20 1996-02-02 Sony Corp 平行光源
JP2746284B2 (ja) * 1995-02-24 1998-05-06 日本電気株式会社 Oamセル挿入装置

Also Published As

Publication number Publication date
KR19980069038A (ko) 1998-10-26
CN1089974C (zh) 2002-08-28
CN1194523A (zh) 1998-09-30

Similar Documents

Publication Publication Date Title
US6252850B1 (en) Adaptive digital clock recovery
US7724661B2 (en) Scalable, high-resolution asynchronous transfer mode traffic shaper and method
JP3319827B2 (ja) 非同期転送モード(atm)伝送テストセル発生器
WO2001015388A1 (fr) Moniteur de communications atm
US5781597A (en) Synchronous digital transmission system having justification circuit that counts frame bytes, calculates offsets, compares thresholds, and initiates justification action
US5357514A (en) Distributed bit-by-bit destuffing circuit for byte-stuffed multiframe data
CA1280473C (en) Digital phase-locked loop circuits
US6172964B1 (en) Clock synchronization
JP2002185544A (ja) Atm網における信号の同期および非同期回復
KR100216374B1 (ko) 비동기전송모드망에서 주기적 보수운용관리 동작 구현방법 및 장치
US6393532B1 (en) Buffer apparatus with data insertion control function, insertion data controlling method, and data insertion apparatus with data insertion control function
US7298703B1 (en) Hysteresis method for reducing control code transmission between a line card and a switching fabric
US6762649B2 (en) System and method for automatic parameter adjustment within a phase locked loop system
US20050100006A1 (en) Adaptive clock recovery
US6831959B1 (en) Method and system for switching between multiple clock signals in digital circuit
KR100848893B1 (ko) 이동통신 시스템의 망동기용 클럭 공급 장치 및 그 방법
JP2004289326A (ja) フレーム信号の速度変換処理を行なう光信号伝送装置
WO1998006194A1 (en) Method and apparatus for network clock synchronization
KR19990005630A (ko) 다양한 망동기 클럭 발생장치
KR0126854B1 (ko) 동기식 다중장치의 에이유(au) 포인터 조정지터 감소장치
GB2392589A (en) Adaptive clock recovery using a packet delay variation buffer and packet count
JP3171087B2 (ja) Atm伝送装置
CN100578981C (zh) 采用异步帧脉冲解决光网络中系统时钟和帧脉冲变化的方法
JPH07143089A (ja) 位相比較方式
KR950012323B1 (ko) 광대역 종합 정보 통신망에서의 헤더 데이타 제어장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080404

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee