KR100216364B1 - 디지탈 데이타 전송 장치 - Google Patents

디지탈 데이타 전송 장치 Download PDF

Info

Publication number
KR100216364B1
KR100216364B1 KR1019960020457A KR19960020457A KR100216364B1 KR 100216364 B1 KR100216364 B1 KR 100216364B1 KR 1019960020457 A KR1019960020457 A KR 1019960020457A KR 19960020457 A KR19960020457 A KR 19960020457A KR 100216364 B1 KR100216364 B1 KR 100216364B1
Authority
KR
South Korea
Prior art keywords
voltage
data
frequency
control voltage
control
Prior art date
Application number
KR1019960020457A
Other languages
English (en)
Other versions
KR980007255A (ko
Inventor
김홍규
박재선
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019960020457A priority Critical patent/KR100216364B1/ko
Publication of KR980007255A publication Critical patent/KR980007255A/ko
Application granted granted Critical
Publication of KR100216364B1 publication Critical patent/KR100216364B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/10Frequency-modulated carrier systems, i.e. using frequency-shift keying

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야 : 디지탈 데이타를 FSK 변조하여 전송하는 데이타 전송 장치에 관한 것이다.
2. 발명이 해결하고자 하는 기술적 과제 : 위상 동기 루프를 이용하여 데이타를 FSK 변조시 변조 주파수의 오차를 최소화하여 출력하는 데이타 전송 장치를 제공함.
3. 발명의 해결방법의 요지 : 제1제어전압에 대응하는 기준 주파수를 발생하는 전압 제어 수정 발진기와, 제2제어전압에 대응하는 주파수를 발생하는 전압 제어 발진기와, 상기 전압 제어 발진기의 출력을 소정의 분주비로 분주하는 분주기와, 상기 기준 주파수 및 이에 위상 동기된 상기 분주기의 출력 주파수와의 위상차를 검출하는 위상 비교기와, 상기 위상차에 대응하는 전압과 전송될 데이타를 합성하여 상기 전압 제어 발진기에 제2제어전압을 제공하는 변조 제어기와, 소정의 레벨로 설정된 제1제어전압을 상기 전압 제어 수정 발진기에 공급하며, 상기 전송될 데이타 열의 동일 논리의 연속성을 검출하여 미리 설정된 연속성을 초과시에 상기 제1제어전압의 레벨을 가변하여 상기 기준 주파수를 가변하는 제어신호 발생부를 포함하여 구성된다.
4. 발명의 증요한 용도 : FSK 변조를 이용한 데이타 전송 장치.

Description

디지탈 데이타 전송 장치
제1도는 일반적인 FSK 변조를 이용한 데이타 전송 장치의 블럭도.
제2도는 제1도에 도시된 FSK 변조 장치의 동작을 설명하기 위한 동작 파형도.
제3도는 일반적인 FSK 변조를 이용한 데이타 전송 장치의 또다른 실시예시도.
제4도는 제2도에 도시된 FSK 변조 장치의 동작을 설명하기 위한 동작 파형도.
제5도는 본 발명의 실시예에 따른 FSK 변조를 이용한 데이터 전송 장치의 블록도.
제6도는 제5도에 도시된 제어신호 발생부의 실시예시도.
제7도는 제5도 및 제6도에 도시의 동작에 따른 FSK 변조 장치의 동작을 설명하기 위한 동작 파형도.
본 발명은 디지탈 데이타 전송 장치에 관한 것으로, 특히 디지탈 데이터를 주파수 편이(Frequency Shift Keying : 이하 FSK이라 칭함) 변조하여 전송하는 데이타 전송 장치에 관한 것이다.
통상적으로 디지털 데이터를 원거리로 전송하기 위해서는 디지탈 데이터를 전송부호로 변환하기 위한 변조과정을 거쳐야 한다. 상기와 같은 디지털 신호의 변조의 대표적인 일 예로서는 FSK 변조 방식이 있다. 상기 FSK 변조 방식은 반송파로 사용하는 기준 주파수에 디지털 정보를 싣는 변조 방식이다. 이러한 FSK 변조 장치의 일반적인 구성의 예를 살피면 하기 제1도와 같다.
제1도는 일반적인 FSK 변조를 이용한 데이터 전송 장치의 블럭도이다. 상기 제1도를 참조하면, 소정의 주파수를 P분주하는(여기서 P는 1,2,3등의 자연수를 의미함) P분주기 111와, 기준 주파수 발생기 111로부터 발생되는 기준 주파수 fo와 상기 P분주기 111로부터 출력되는 주파수의 위상차를 검출하는 위상 비교기 103와, 상기 위상 비교기 103으로부터 출력되는 신호를 저역통과필터링 하여 출력하는 저역통과필터(Low Pass Filter)(이하 LPF라 칭함) 105와, 발진 제어 전압에 대응하는 주파수를 발진 출력하는 전압 제어 발진기(Vo1tage Controlled Oscillator : 이하 VCO라 칭함) 109를 포함하는 위상 동기 루프(Phase Locked Loop)와, 상기 위상 동기 루프내의 제어경로, 예를 들면, LPF 105의 출력노드와 상기 VCO 109의 입력노드 사이에 위치되어 상기 LPF 105의 출력과 전송되어질 데이타 113을 합성하는 합성기 107가 더 부가되어 구성된 것임을 알 수 있다.
제2도는 제1도에 도시된 FSK 변조 장치의 동작을 설명하기 위한 동작 파형도 이다. 제2도에서 2a는 상기 위상 동기 루프가 기준 주파수 fo에 위상 동기된 후 합성기 107에 입력되는 데이타 113의 파형이다. 그리고. 2a는 상기 2a의 데이타 113에 의해 VCO 109의 출력 주파수가 변조되는 상태를 도시한 것이다.
우선, 상기의 제2도를 참조하여 제1도의 동작을 간략히 설명하면 다음과 같다.
지금, 제1도에 도시된 회로가 동작되면, 기준 주파수 발생기 101은 전원전압의 공급에 응답하여 소정의 기준 주파수 fo를 발생하여 출력한다. 위상 비교기 103은 상기 기준 주파수 발생기 101로 부터 출력되는 기준 주파수 fo와 전송 데이터 출력노드 115로부터 출력되는 주파수의 신호를 P분주하여 출력하는 P분주기 111(여기서 P는 1,2,3등의 자연수)의 출력 신호를 제1, 제2입력단자로 각각 입력한다.
상기 위상 비교기 103은 상기 제1, 제2입력단자로 입력되는 두 신호의 위상을 비교하여 위상차 신호를 발생한다. 상기와 같이 발생된 위상차 신호는 LPF 105의 입력으로 공급된다. 상기 LPF 105는 상기 위상차 신호를 저역통과필터링하여 거의 직류화된 신호를 합성기 107의 제1입력단자로 공급한다. 초기 상기 합성기 107의 제2입력단자에는 전송되어질 데이타 113이 입력되지 않는다.
그러므로. 제1도에 도시된 VCO 109는 상기 합성기 107로부터 초기 출력되는 LPF 107의 출력만을 발진 제어 전압으로 입력받는다. 따라서, 상기 VCO 109는 초기 상기 LPF 107의 출력전압에 대응하는 주파수를 발생하여 출력단자 115로 출력하게된다. 즉, 초기 상기 VCO 109의 출력은 상기 기준 주파수 발생기 101로부터 발생된 기준 주파수 fo의 위상에 동기(locking)되는 방향으로 변화되어 짐으로써 일정 시간 후에는 완전히 상기 기준 주파수 신호 fo에 위상동기된(Phase locked) 신호를 출력하게 됨을 알 수 있다.
상기 VCO 109의 출력주파수가 상기 기준 주파수 신호 fo에 위상 동기된 상태에서 전송되어질 디지탈 데이타 113이 상기 합성기 107의 제2입력단자로 공급되면. 상기 VCO 109의 출력 주파수는 합성기 107로 입력되는 데이타 113에 의하여 주파수 변조된다. 예를 들면, VCO 109로부터 출력되는 신호의 위상이 기준 주파수 신호 fo에 위상 동기된 상태에서 제2도 2a와 같은 데이타 113이 합성기 107로 입력되면, 상기 VCO 109로부터 출력되는 변조 주파수의 파형은 2a도와 같이 된다.
그러나, 상기 제1도와 같은 일반적인 FSK 변조를 행하는 데이타 전송 장치는 위상 동기 루프의 제어 경로상에 단순히 합성기 105를 부가한 형태로서, 상기 합성기 105로 입력되는 데이타 113이 제2도 2a의 구간 Tb1, Td1과 같이 연속적으로 논리 1 혹은 0으로 입력되는 경우 FSK 계열의 변조가 제대로 되지 않은 문제를 유발시켜 왔다. 즉, 합성기 107로 입력되는 데이타 113이 제2도 2a의 구간 Tb1, Tdl과 같은 경우, VCO 109의 출력은 제2도 2a와 같이 초기에는 fo+f1 또는 fo-f1 (여기서f1는 주파수 편이를 나타낸다)으로 변조 출력되지만 시간이 지남에 따라 위상 동기 루프의 고유의 특성으로 기준 주파수 fo에 동기되어져 이에 추종하게 된다. 다시 말하면, 데이타가 1 또는 0의 상태로 지속되어 입력되는 경우, VCO 109의 출력은 위상 동기 루프의 고유 특성에 의해 기준 주파수 신호 fo에 동기되기 위하여 위상 동기 루푸의 동기 시간에 의해 거의 기준 주파수 신호 fo에 추종하게 된다
상기와 같은 문제점을 해소한 또다른 데이타 전송 장치가 제3도에 도시되어 있다. 제3도를 참조하면, 제1도에서 발생되는 문제점을 해소하기 위하여 위상 동기 루프의 제2제어경로, 예를 들면, 위상 비교기 103과 LPF 105와의 사이에 스위치 301을 접속하고, 상기 스위치 301을 스위칭 제어신호 119에 의해 온/오프하도록 하였다. 상기의 스위칭 제어신호 119는 초기 VCO 109의 출력 주파수가 기준 주파수 발생기 101로 부터 출력되는 기준 주파수 fo에 위상 동기되었을 때 상기 스위치 301을 오프시키도록 논리 하이로 천이된다.
제4도는 제3도에 도시된 FSK 변조 장치의 동작을 설명하기 위한 동작 파형도이다. 이중, 4a는 VCO 109의 위상 동기 특성을 도시한 것이다. 4b는 스위칭 제어신호 119의 천이 상태를 도시한 것으로, 논리 로우인 경우에는 스위치 301을 온시키고, 논리 하이'인 경우에는 스위치 301을 오프 시킨다. 4c는 합성기 107로 입력되는 데이타의 파형을 도시한 것이며, 4d는 VCO 109의 출력을 도시한 것으로 주파수 변조 특성을 설명하기 위하여 도시된 것이다.
제4도를 참조하여 제3도의 동작을 간략히 살펴보면 하기와 같다.
초기 데이타 113이 합성기 107로 공급되지 않은 상태에서, 기준 주파수 발생 101로부터 기준 주파수 fo가 발생되면 이는 온 상태에 있는 스위치 301을 통해 LPF 105로 공급된다. 따라서 초기 제3도와 같은 회로의 VCO 109의 위상은 제4도 4a와 같이 상기 기준 주파수 fo의 위상에 동기 되어진다. 상기 VCO 109의 출력 위상이 기준 주파수 fo에 위상 동기되먼, 스위칭 제어신호 119가 4b와 같이 논리 하이로 천이 됨으로서 위상 동기 루프의 제2제어 경로상에 접속된 스위치 301을 오프 시킨다.
상기 스위치 301이 오프된 상태에서 4c와 같은 데이타가 합성기 107로 입력되면 VCO 109로부터는 4d와 같이 fo+f1의 또는 fo-f1의 대역으로 주파수 변조된 신호가 출력된다. 따라서, 상기 제3도와 같은 데이타 전송 장치는 VCO 109의 출력 위상이 기준 주파수 fo에 위상 동기된 후 스위치 310을 오프하여 위상 동기 루프를 오픈 루프(open 1oop)로 함으로써 데이타가 1 혹은 0으로 지속된다고 하더라도 VCO 109의 출력이 fo+f1 또는 fo-f1으로 주파수 변조된 후 기준 주파수 fo로 수렴하는 일은 없어지게 된다.
그러나, 제3도와 같은 데이타 전송 장치는 연속적으로 1 혹은 0의 값을 포함하는 데이타를 전송하기 위하여 위상 동기 루프를 오픈시킴으로써 다음과 같은 문제가 있어왔다. 위상 동기 루프를 오픈시켰을 경우, VCO 109는 LPF 107에 저장되어 있는 잔류 제어전압에 의해 제어되기 때문에 VCO 109의 프리런닝(Free running)주파수에 의하여 주파수 드리프트(Drift)가 발생한다. 다시 말하면, 합성기 107로 입력되는 데이터 113에 의한 주파수 편이 이외에 VCO 109의 자체의 주파수 편이가 포함되어 변조 출력되는 주파수가 변화된다. 따라서, 제3도와 같은 방법으로 데이타를 전송시에는 VC0 109의 주파수 편이 만큼 데이타 전구간에 걸쳐 오차를 포함하여 주파수 변조가 발생하게되는 문제가 야기된다.
따라서, 본 발명의 목적은 변조 주파수의 오차가 제거된 데이타 전송 장치를 제공함에 있다.
본 발명의 다른 목적은 위상 동기 루프를 이용하여 데이타를 FSK 변조시 변조 주파수의 오차를 최소화하여 출력하는 데이타 전송 장치를 제공함에 있다.
본 발명의 또다른 목적은 전송될 데이타의 열(stream)의 천이상태에 따라 위상 동기 루프를 제어하여 FSK 변조를 실행하는 데이타 전송 장치를 제공함에 있다.
상기한 목적을 달성하기 위한 본 발명은 기준 주파수를 발생하는 주파수 발생기와, 제1제어전압에 대응하는 기준 주파수를 발생하는 전압 제어 수정 발진기와, 제2제어전압에 대응하는 주파수를 방생하여 전송 데이터로서 출력하는 전압 제어 발진기와, 상기 기준 주파수 및 이 주파수에 위상 동기되어 소정 분주된 주파수를 입력하여 상기 두 주파수간의 위상차를 검출하는 위상 비교기와, 상기 위상차에 대응하는 전압과 전송될 데이타를 합성하여 상기 전압 제어 발진기에 제2제어전압을 공급하는 변조 제어기와, 소정의 레벨로 설정된 제1제어전압을 상기 전압 제어 수정 발진기에 공급하며 상기 전송될 데이타 열(data stream)의 동일 논리의 연속성을 검출하여 미리 설정된 연속성을 초과시에 응답하여 상기 제1제어전압의 레벨을 제어하여 기준 주파수를 가변하는 제어신호 발생부를 포함하여 구성함을 특징으로 한다.
상기와 같이 구성된 데이타 전송 장치는, 전송 데이타의 논리 1 혹은 0이 연속하여 미리 설정된 N비트 이상 입력시 제어신호 발생부에서 전압 제어 수정 발진기로부터의 출력 주파수를 조절할 수 있는 제어 전압을 가변시키므로써 상기압 제어 발진기의 발진 주파수가 안정되도록 동일 논리를 갖는 데이타열에 의한 변조 주파수의 오차를 최소화한다.
이하 본 발명에 따른 바람직한 실시예를 첨부한 도면을 참조하여 상세히 설명한다. 본 발명의 실시예에 관한 도면에서 전술한 도면상의 구성요소와 실질적로 동일한 구성과 기능을 갖는 것들에는 그것들과 동일한 참조부호가 사용될 것이다.
제5도는 본 발명의 실시예에 따른 FSK 변조를 이용한 데이터 전송 장치의 블럭도이다. 이는 전술한 제3도의 구성에서, 스위치 301이 제거되었으며, 전송될 데이터 113의 동일 논리의 연속성을 검출하여 미리 설정된 연속성을 초과시에 기준 주파수를 발진하는 전압 제어 수정 발진기 502의 제어전압을 가변하는 제어신호 발생부 501이 더 구비되어 있다. 제5도의 구성중 참조부호 502는 제어전압 Vo의 레벨에 대응하는 주파수를 발생하는 전압 제어 수정 발진기이다. 이러한 전압 제어 수정 발진기 502는 제어노드로 입력되는 제어전압의 레벨에 대응하는 기준 주파수를 발진하여 출력한다.
제6도는 제5도에 도시된 제어신호 발생부의 501의 실시예시도이다. 이의 구성은 데이터 노드로 입력되는 데이터 113의 비트 스트림이 4비트 이상 연속하여 1 혹은 0으로 입력될 때 발진제어전압 Vo를 Vo±V의 레벨로 가변하여 출력하는 제어신호 발생부 501의 상세 구성이 도시되어 있다. 본 발명의 실시예에서는
데이터 113이 연속하여 4비트 동일한 논리를 가질 때 발진제어전압 Vo를 Vo±V로 가변하는 구성을 도시하였으나, 하기의 설명을 이해한 자라면 N비트(여기서 N은 4를 초과하는 자연수) 이상일 때 상기 발진제어전압 Vo를 가변하도록 구성을 달리할 수 있음을 유의하여야 한다.
제7도는 제5도 및 제6도에 도시의 동작에 따른 FSK 변조 장치의 동작을 설명하기 위한 동작 파형도이다. 상기 제7도의 7a도는 데이터 노드로 입력되는 데이타 113의 파형이다. 여기서, 데이터의 논리 1은 1로 표기되며, 데이터의 논리 0은 -1로 표기된다. 그리고, 7b는 제어신호 발생기 501로부터 출력되는 발진제어전압 Vo의 변화를 나다낸 파형도이며, 7c는 VCO 109의 출력파형도로서 주파수 변조 특성을 설명하기 위한 파형도이다.
이하 본 발명에 따른 실시예의 동작을 상기 제5도 내지 제7도의 도면을 참조하여 설명한다. 하기의 설명에서는 본 발명에 따른 동작을 이해하는데 필요한 부분만이 설명되며 그 이외 부분의 설명은 본 발명의 요지를 흐트리지 않도록 생략됨에 유의 바란다.
초기, 데이타 입력 노드로 데이타 113이 입력되지 않는 상태에서 제5도 및 제6도에 도시된 제어신호 발생부 501은 리세트 신호 RST(도시하지 않았음)에 의해 제7도 7b와 같이 출력 노드로 미리 설정된 레벨의 제어전압 Vo를 출력한다. 이때, 상기 제어전압 Vo를 입력하는 전압 제엉 발생기 502는 상기 제어전압 Vo에 대응하는 기준 주파수 fo를 발진하여 위상 비교기 103으로 출력하여, VCO 103의 위상은 전술한 바와 같이 기준 주파수 fo의 위상에 동기되어 진다.
상기와 같은 상태에서, 데이터 노드로 입력되는 전송 데이터 113이 제7도 7a와 같이 입력되면 리세트 신호 RST는 해제된다. 리세트가 해제되면, 위상 동기 루트 내의 합성기 107은 LPF l05의 출력과 상기 제7도 7a와 같은 데이타를 합성하여 VCO 109의 제어단자로 공급한다. 따라서, 상기 VCO 109로부터는 제7도 7c와 같이 주파수 편이변조된 신호가 출력된다. 제7도의 T11구간의 데이타 113이 전송완료된 후, 제7도 T12, T14구간과 같이 데이타 113의 논리가 0 혹은 1로 연속하여 N비트 이상 입력되면 제어신호 발생부 501은 이를 검출하여 제7도 7b와 같이V만큼 감소된 발진제어전압 Vo-V 흑은V만큼 증가된 발진제어전압 Vo+V를 전압 제어 수정 발진자 502의 제어전압으로 공급한다. 이때, 전압 제어 수정 발진기 502는 발진제어전압 Vo-V 혹은 Vo+V에 대응하는 기준 주파수 fo를 발진하여 출력하므로써 그로부터 출력되는 기준 주파수 fo는f/P(여기서,f는 발진제어전압V의 변화량에 대응하는 주파수의 변화량) 만큼 낮아지거나,f/P만큼 높아진다.
따라서, 상기와 같이 전압 제어 수정 발진기 502로부터 발생되는 기준 주파수 fo보다 P배 높은 주파수를 출력하는 VCO 109의 출력주파수는 데이타 노드로 입력되는 전송데이타 113이 연속적으로 0 혹은 1로 입력되더라도 상기 VCO 109의 출력은 fo+f 혹은 fo-f의 상태로 유지된다. 따라서, 전송 데이타 113의 비트 스트림이 연속적으로 0 혹은 1의 상태로 유지시에 VCO 109의 출력 특성이 기준 주파수 fo로 수렴되는 것을 방지한다. 이의 동작을 제6도에 도시된 제어신호 발생부 501의 구성을 참조하여 설명하면 하기와 같다.
전송 데이타 113이 제7도 7a의 T12, T14구간과 같이 논리 0 혹은 1로 연속하여 4비트 이상 입력되면 비트 지연기 601, 603 및 605의 출력은 모두 논리 0 혹은 1로 출력된다. 이때, 전송 데이타 113의 입력노드와 상기 비트 지연기 601, 603 및 605의 출력단자들 4개의 입력단자가 접속된 앤드 게이트 607은 0 혹은 1을 출력한다. 예를 들어, 상기 전송 데이터 113이 4비트 이상 연속하여 하이로 입력되면 앤드 게이트 607의 출력은 논리 하이로 출력된다. 그리고, 상기 전송 데이타 113의 입력노드와 상기 비트 지연기 601, 603 및 605의 출력을 반전하는 인버터들 609∼615의 출력노드에 접속된 또다른 앤드 게이트 617의 출력은 로우로출력된다.
한편, 상기 앤드 게이트 607 및 617의 출력노드에 두 입력단자가 접속된 전압 변환기 619는 상기 두 입력단자의 입력 상태에 따라 출력전압을 번환하여 출력한다. 이때, 상기 전압 변환기 169의 입력대 출력전압의 변환은 다음의 표 1과 같이 된다.
[표 1]
즉, 제7도 7a와 같이 입력되는 데이타 113이 연속하여 4비트 이상 0으로 지속될 때(도면에서는 0이 -1로 치환되어 표기됨) 전압 번환기 619의 출력은 제7도 7b와 같이 Vo-V로 출력된다. 이때, 상기 제1제어전압을 입력하는 전압 제어 수정 발진기 502로부터 발생되는 기준 주파수 fo가f/p만큼 낮아 지므로써 상기 전압 제어 수정 발진기 502로부터 출력되는 주파수보다 P배 높은 주파수를 출력하는 VCO 109의 출력은 제7도 7c와 같이 fo-f1의 신호를 유지하도록 하여 준다. 이와 반대로, 전송 데이타 113이 1로 지속되는 경우 상기 제어신호 발생부 501의 출력이 Vo+f1로 출력되므로써 기준신호 발생기 502의 출력주파수를f/p만큼 높이므로써 VCO 109의 출력은 제7도 7c와 같이 fo+f1로 유지된다.
따라서, 제5도 및 제6도의 구성에 의한 데이타 전송 장치는 데이타 113이 미리 설정된 비트 이상으로 연속하여 1 혹은 0으로 입력되는 경우에만 VCO 109을 프리런닝되도록 하므로써 데이타 변조 오차를 최소화 함을 알 수 있다.
상기한 실시예에서는 데이타 4비트 연속하여 동일한 논리를 갖은 경우 활성화된 제어신호를 발생되도록 구성하였으나, 이는 본 발명을 이해한 자라면 N비트까지 확장이 용이함에 유의하여야 한다. 또한, 본 발명에서는 제어신호 발생부를 디스크리트 한 소자들을 조합하여 구성하였으나, 이 분야의 통상의 지식을 가진자라면 전송 데이타를 출력하는 마이크로프로세서에서 용이하게 발생시킬 수 있다. 예를 들면, 전송되는 N비트의 데이타를 논리와 비교하여 모두 같은 경우 제7도 7b와 같이 제어신호를 활성화시켜도 본 발명과 동일한 효과를 가질 수 있옴에 유의하여야 한다.
상술한 바와 같이 본 발명은. FSK 변조시 주파수 변조의 오차를 최소화 할 수 있어 별도의 주파수 조정이 불필요하며, 데이타의 전송을 보다 정확히 할 수 있다.

Claims (5)

  1. 데이타를 FSK 변조하여 전송하는 데이타 전송 장치에 있어서, 제1제어전압에 대응하는 기준 주파수를 발생하는 전압 제어 수정 발생기와, 제2제어전압에 대응하는 주파수를 발생하여 전송 데이타로서 출력하는 전압 제어 발진기와, 상기 전압 제어 발진기기 출력을 소정의 분주비로 분주하는 분주기와, 상기 기준 주파수 및 이 주파수에 위상 동기되어 소정 분주된 주파수를 입력하여 상기 두 주파수간의 위상차를 검출하는 위상 비교기와, 상기 위상차에 대응하는 전압과 전송될 데이타를 합성하여 상기 전압 제어 발진기에 제2제어전압을 제공하는 변조 제어기와, 소정의 레벨로 설정된 제1제어전압을 상기 전압 수정 발진기에 공급하며, 상기 전송될 데이타 열의 동일 논리의 연속성을 검출하여 미리 설정된 연속성을 초과시에 상기 제1제어전압의 레벨을 가변하여 상기 기준 주파수를 가변하는 제어신호 발생부를 포함하여 구성함을 특징으로 하는 디지탈 데이타 전송 장치.
  2. 제1항에 있어서, 상기 제어신호 발생부는, 전송될 데이터를 비트 단위로 직렬 지연하는 다수의 지연기들과, 상기 다수의 지연기들의 입력 및 출력단자에 각각의 입력단자가 접속되며 데이타의 논리가 제1상태 연속하여 입력될 때 응답하여 제1제어신호를 출력하는 제1게이트와, 상기 제1게이트와 별렬 접속되며 상기 전송될 데이터가 제2상태로 연속되어 입력될 때 응답하여 제2제어신호를 출력하는 제2게이트와, 상기 제1 및 제2게이트의 출력이 동일할 때 응답하여 미리 설정된 제1제어전압을 상기 전압 제어 수정 발진기로 공급하고, 상기 제1 및 제2게이트들의 출력이 상이할 때 상기 설정된 제1제어전압을 증가 혹은 감소시키는 전압 변환기를 포함하여 구성함을 특징으로 하는 디지털 데이터 전송 장치.
  3. 제2항에 있어서, 상기 전압 변환기는, 상기 제1게이트로부터 출력되는 제1제어신호가 논리 하이일 때 상기 전압 제어 수정 발진기로 공급되는 제1제어전압을 증가시킴을 특징으로 하는 디지털 데이터 전송 장치.
  4. 제1항에 있어서, 상기 제어신호 발생부는, 전송될 데이타의 N비트의 논리를 비교하여 모두 같은 경우 상기 전압 제어 수정 발진기로 공급되는 제1제어전압을 증가시키는 마이크로프로세서임을 특징으로 하는 디지탈 데이타 전송 장치.
  5. 제2항 또는 제4항에 있어서, 상기 변조 제어기는, 상기 위성 비교기의 출력을 저역 필터링 하는 저역 통과 필터와, 상기 저역 통과 필터링 신호와 상기 전송될 때 데이타를 합성하여 상기 전압 제어 발진기의 제2제어전압로 공급하는 합성기임을 특징으로 하는 디지탈 데이타 전송 장치.
KR1019960020457A 1996-06-08 1996-06-08 디지탈 데이타 전송 장치 KR100216364B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960020457A KR100216364B1 (ko) 1996-06-08 1996-06-08 디지탈 데이타 전송 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960020457A KR100216364B1 (ko) 1996-06-08 1996-06-08 디지탈 데이타 전송 장치

Publications (2)

Publication Number Publication Date
KR980007255A KR980007255A (ko) 1998-03-30
KR100216364B1 true KR100216364B1 (ko) 1999-08-16

Family

ID=19461192

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960020457A KR100216364B1 (ko) 1996-06-08 1996-06-08 디지탈 데이타 전송 장치

Country Status (1)

Country Link
KR (1) KR100216364B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020256222A1 (ko) * 2019-06-17 2020-12-24 한국과학기술원 Fsk 신호 변복조 방법 및 장치

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020256222A1 (ko) * 2019-06-17 2020-12-24 한국과학기술원 Fsk 신호 변복조 방법 및 장치
KR20200143830A (ko) * 2019-06-17 2020-12-28 한국과학기술원 Fsk 신호 변복조 방법 및 장치
KR102210638B1 (ko) 2019-06-17 2021-02-03 한국과학기술원 Fsk 신호 변복조 방법 및 장치
US11665032B2 (en) 2019-06-17 2023-05-30 Korea Advanced Institute Of Science And Technology Method and apparatus for modulating/demodulating an FSK signal

Also Published As

Publication number Publication date
KR980007255A (ko) 1998-03-30

Similar Documents

Publication Publication Date Title
US6667663B2 (en) Phase locked loop circuit
US7366271B2 (en) Clock and data recovery device coping with variable data rates
KR960706711A (ko) 위상/주파수 변조기(phase/frequency modulator)
JPH06502976A (ja) Dcデータ変調機能を有する位相同期ループ合成器
KR960016812B1 (ko) 하이브리드 주파수 합성기(Hybrid Frequency Synthesizer)
US5936565A (en) Digitally controlled duty cycle integration
US5793819A (en) Radio communication terminal station
EP1311068B1 (en) Method of and apparatus for detecting difference between frequencies, and phase locked loop circuit
JPS63120538A (ja) タイミング再生回路
KR100216364B1 (ko) 디지탈 데이타 전송 장치
KR970019089A (ko) 위상 고정 루프 회로를 사용한 클럭 발생기(clock generator unilizing phase locked loop circuit)
EP1006660A2 (en) Clock reproduction and identification apparatus
KR100216350B1 (ko) 디지탈 데이타 전송 장치
EP3796559B1 (en) Phase amplitude controlled oscillator
JPS61265923A (ja) 周波数シンセサイザのチヤンネル化を助長するための電子回路装置
KR100382640B1 (ko) 고속으로동기하는위상동기루프(pll)장치및방법
JPH1032489A (ja) ディジタル遅延制御クロック発生器及びこのクロック発生器を使用する遅延ロックループ
JP3712141B2 (ja) 位相同期ループ装置
JPH0548453A (ja) 周波数シンセサイザ
KR19980015962A (ko) 위상 동기 루프 회로
JP2000004121A (ja) 発振変調回路
RU2081510C1 (ru) Синтезатор частот
KR100560434B1 (ko) 범용 망 동기 시스템 클럭 공급 장치
JPH0786931A (ja) 周波数シンセサイザ
KR950016077A (ko) 주파수변조장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B90T Transfer of trial file for re-examination
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080404

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee