KR100208931B1 - 다수개의 폴링-에지 검출회로를 가진 알엠브이디 장치 - Google Patents

다수개의 폴링-에지 검출회로를 가진 알엠브이디 장치 Download PDF

Info

Publication number
KR100208931B1
KR100208931B1 KR1019960022060A KR19960022060A KR100208931B1 KR 100208931 B1 KR100208931 B1 KR 100208931B1 KR 1019960022060 A KR1019960022060 A KR 1019960022060A KR 19960022060 A KR19960022060 A KR 19960022060A KR 100208931 B1 KR100208931 B1 KR 100208931B1
Authority
KR
South Korea
Prior art keywords
polling edge
polling
edge
edge detection
data
Prior art date
Application number
KR1019960022060A
Other languages
English (en)
Other versions
KR980007149A (ko
Inventor
김규학
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019960022060A priority Critical patent/KR100208931B1/ko
Publication of KR980007149A publication Critical patent/KR980007149A/ko
Application granted granted Critical
Publication of KR100208931B1 publication Critical patent/KR100208931B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야
데이터 통신의 인터페이스 회로에 관한 것으로, 특히 수신되는 데이터의 에러를 개선하는 RMVD(Running Msjority Voting Detection이하 알엠브이디라 함)회로에 관한 것이다.
2. 발명이 해결하려고 하는 기술적 과제
비동기식 데이터 전송방식에서 전송된 수신 데이터의 스타트-비트(Start-bit)부근에 전송에러가 존재할 시 그 전송에러가 검출된 시점을 스타트 비트로 오인함으로써 보팅(voting)시작점에 오류가 발생하게 되는 문제점을 해결한다.
3. 발명의 해결방법의 요지
비동기식 데이터 통신을 수행할 시 수신되는 데이터에 발생하는 전송에러에 대한 보상를 하기 위해 다수개의 폴링에지 검출부를 가진 회로 및 그 검출방법을 제공한다.
4. 발명의 중요한 용도
다수개의 폴링에지 검출회로를 가진 알엠브이디 장치.

Description

다수개의 폴링에지 검출회로를 가진 알엠브이디 장치
제1도는 일반적인 교환망을 경유한 비동기식 데이터 전송의 개념도.
제2도는 일반적인 교환망을 경유한 비동기식 데이터 전송하는 출력 파형도.
제3도는 종래의 알엠브이디 장치를 통해 수신되는 데이터를 보팅하는 파형도.
제4도는 종래의 알엠브이디 장치의 블록구성도.
제5도는 본 발명에따른 개선된 알엠브이디 회로의 폴링에지 검출부의 블록구성도.
제6도는 본 발명의 실시 예에 따른 알엠브이디 장치의 보팅 파형도.
본 발명은 데이터 통신의 인터페이스회로에 관한 것으로, 특히 수신되는 데이터의 에러를 개선하는 RMVD(Running Majority Voting Detection:이하알엠브이디라 함)회로에 관한 것이다.
통상적으로 데이터 통신을 수행하는데 있어서, 동기방식은 크게 두 가지로 나뉘어져 송신기와 수신기의 클럭이 독립적인 비동기식 전송방식과, 상기 송신기와 수신기의 클럭이 서로 연관된 클럭을 가지는 동기식 전송방식이 있다.
그러므로, 전송되는 데이터가 각 문자간에 랜덤한 시간간격을 갖는 일련의 문자열로 구성될 시에는 상기 비동기식 전송방식을 보편적으로 사용하고 있다. 이때, 상기 전송방식을 제1도의 블록도와 제2도 및 제3도의 파형도를 통해 설명하면, 먼저 9.6kbps의 전송속도를 가지는 송신부의 데이터 단말기(10)가 32kbps의 전송속도를 가진 교환망을 사용하여 통신을 하는 경우 제2도의 A파형도와 같이 상기 9.6kbps의 클럭과 데이터의 1비트가 상기 32kbps의 전송속도를 가진 교환망을 사용하기 위해 제2도의 B파형도와 같이 상기 DCE(20)를 통해 3비트와 4비트로 샘플링되어 교환망을 통해 전송된다. 그러므로, 상기 교환망을 통해 전송된 32kbps의 전송속도를 가지는 수신 데이터를 수신단의 DCE(Data Circuit-teminating Equipment)를 통해 제3도의 A파형도와 같이 수신하여 96kbps의 전송속도로 다시 수신단의 데이터 단말기 (40)로 인가된다.
이때, 상기 수신단에서는 알엠브이디 방법을 사용하여 수신하게 되며, 상기 알엠브이디 방법은 32kbps로 멀티 샘플링(Milti-sampling)되어 수신된 데이터를 비트-바운더리(Bit-boundary)라고 추정되는 포인트를 찾아 바운더리 내의 1또는 0의 개수를 카운트하고, 그 카운트 값이 많은 쪽의 결과로 출력하는 알고리즘이다. 이때, 상기 알엠브이디 방법을 이용한 단말기기를 제4도의 블록 구성도를 통해 설명하면, 비동기식전송에서 수신 데이터의 시작은 폴링에지(Falling-edge)로부터 시작되는데 상기 수신 데이터가 폴링에지 검출부(120)로 입력되어 그 데이터의 시작점을 찾게된다. 이때, 상기 폴링에지 검출부(120)에서 수신 데이터의 시작점이 검출 되었을 시 리셋(Reset)신호를 일정주기 리셋 발생부(140), 송신 클럭발생부(150),메이저리티 보팅(Maiority Voting)(160)에 출력한다.
상기 일정주기 리셋 발생부(140)는 상기 폴링에지 검출부 (120)로부터 출력되는 리셋신호를 입력받아 폴링에지 검출 방지부(110)를 인에이블시켜 상기 폴링에지 검출부(120)의 동작을 일시 중지시킨다.
상기 송신클럭방생부(150)는 상기 폴링에지 검출부(120)로부터 출력되는 리셋신호를 입력받아 데이터 비(Rese)에 따른 클럭을 발생하여 알엠브이디 송신부(170)에 출력한다.
상기 메이저리티 보팅(Maiority Voting)(160)은 상기 폴링에지 검출부(120)로부터 출력되는 리셋신호를 입력받아 수신 데이터를 보팅(Voting)하여 그 결과를 상기 알엠브이디 송신부 (170)에 출력한다. 이때, 상기 메이저리티 보팅(Majority Voting)(160)에 공급되는 보팅클럭(Voting Clock)은 메이저 카운트클럭 선택부(130)로부터 입력받는다.
하지만, 상기와 같은 종래의 방법으로 데이터 통신하여 전송되는 수신 데이테에 에러가 발생하지 않을 시는 별문제가 없었으나 제3도의 B파형도와 같이 수신데이터의 스타트-비트(Start-bit)부근에 전송에러가 존재할 시 그 전송에러가 검출된 시점을 스타트 비트로 오인함으로써 보팅(Voting)시작점에 오류가 발생하게 되는 문제점이 발생하였다.
따라서, 본 발명의 목적은 비동기식 데이터 통신을 수행할 시 수신되는 데이터에 발생하는 전송에러에 대한 보상을 하기 위해 다수개의 폴링에지 검출부를 가진 회로 및 그 검출방법을 제공함에 있다.
상기와 같은 목적을 달성하기 위한 본 발명은 수신되는 데이터를 일시 저장하는 버퍼를 구비하는 데이터 통신 수신장치의 알엠브이디 장치에 있어서, 수신 데이터의 폴링 에지를 검출하고, 상기 폴링 에지 검출시 마다 펄스를 발생하는 메인 에지 검출부와, 수신되는 데이터의 예상되는 초기 폴링 에지가 검출 시간을 일정간격을 두어 각각 검출하고, 상기 초기 폴링 에지가 검출될 때부터 상기 메인 에지 검출부에서 출력되는 펄스를 카운트하여 각각 출력하는 다수의 폴링 에지 검출블록과, 상기 수신되는 데이터를 버퍼로부터 입력받고, 상기 다수의 카운트 값들을 입력받고, 카운트 값이 가장 큰 것을 스타트 비트로 선택하여 상기 수신 데이터를 보팅하여 출력하는 알엠브이디 블록으로 이루어짐을 특징으로 한다. 이하 본 발명에 첨부되는 도면을 참조하여 상세히 설명한다.
제5도는 본 발명에 따른 개선된 알엠브이디 회로의 폴링에지 검출부의 블록 구성도로서, 메인 에지 검출부(210)는 입력되는 수신 데이터로부터 메인 에지를 검출하여 출력한다. 래치부(250)는 상기 메인 에지 검출부(210)에서 출력되는 메인 에지 검출 신호와 수신클럭을 래치하여 출력한다.
동일한 구조의 세 개의 폴링 에지 검출블록(220,230,240)은 수신되는 데이터의 정확한 폴링에지를 판별하여 알엠브이디 블록(270)으로 출력한다. 이때, 상기 세 개의 폴링에지 검출블록(220,230,240)은 각각 인에이블신호출력부(222,232,242)와 폴링에지 검출부(224,234,244)와, 카운터(226,236,246)들을 가지고 있다.
상기 알엠브이디 블록(270)은 기존의 알엠브이디 회로의 송신클럭발생부(150)와, 메이저리티-보팅부(160)와, 머저리티 카운터클럭선댁부(130)와, 알엠브이디 송신부(17)를 가지고, 상기 세 개의 폴링에지 검출블록(220,230,240)으로부터 판별된 폴링에지로부터 비트가 지속되는 보팅을 취하도록 한다. 이때, 버퍼(26)는 상기 수신되는 데이터를 입력받아 세 개의 폴링에지 검출블록(220.230,240)에서 정확한 폴링에지를 판별하는 동안 상기 수신 데이터를 저장한다.
제6도는 본 발명의 실시 예에 따른 알엠브이디 장치의 보팅 파형도이다.
이하 본 발명의 첨부된 제5도의 블록을 참조하여 제6도의 파형도를 설명하면, 먼저, 수신되는 데이터의 폴링에지를 상기 제1,제2,제3폴링에지 검출부(224,234,244)를 통해 검출된다. 이때, 수신 데이터의 첫 번째 폴링에지가 상기 제1폴링에지 검출부(224)를 통해 검출하여 제1카운터(226)의 클리어입력단에 인가시켜 초기화하고, 제1인에이블신호출력단(222)에 인에이블신호를 인가하여 인에이블시킨다.
그런 후, 상기 인에이블된 제1인에이블신호출력단(222)은 수신클럭에 동기되어 다음 폴링에지가 예상되는 시간에 상기 제1카운터를 인에블하는 신호를 인가시킨다. 이때,제1카운터(226)는 메인 에지 검출부(210)로부터 검출되어 래치부(250)를 통해 출력되는 신호를 카운트하여 카운터 값을 증가시킨다. 결국 하나의 캐릭터(character)단위의 데이터가 수신될 때까지 상기 제1카운트(226)가 카운트하여 알엠브이디 블록(270)에 인가한다.
그리고, 상기 수신 데이터의 두 번째 폴링에지를 상기 제2폴링에지검출부(234)를 통해 검출하여 제2카운터(236)의 클리어입력단에 인가시켜 초기화하고, 제2인에이블신호출력단(232)에 인에이블신호를 인가하여 인에이블시킨다. 그런후, 상기 인에이블된 제2인에이블 신호출력단(232)은 수신클럭에 동기되어 다음 폴링에지가 예상되는 시간에 상기 제2카운터를 인에블하는 신호를 인가시킨다. 이때, 제2카운터(236)는 메인 에지 검출부(210)로부터 검출되어 래치부(250)를 통해 출력되는 신호를 카운트하여 카운터 값을 증가시킨다. 결국 하나의 캐릭터(character)단위의 데이터가 수신될 때까지 상기 제2카운트(236)가 카운트하여 알엠브이디 블록(270)에 인가한다.
그리고, 마지막으로 상기 수신 데이터의 세 번째 폴링에지를 상기 제3폴링에지 검출부(244)를 통해 검출하여 제3카운터(246)의 클리어입력단에 인가시켜 초기화하고, 제3인에이블신호출력단(242)에 인에이블신호를 인가하여 인에이블시킨다.
그런후, 상기 인에이블된 제3인에이블신호출력단(242)은 수신클럭에 동기되어 다음 폴링에지가 예상되는 시간에 상기 제3카운터(246)를 인에블하는 신호를 인가시킨다. 이때, 제3카운터(246)는 메인 에지 검출부(210)로부터 검출되어 래치부(250)를 통해 출력되는 신호를 카운트하여 카운터 값을 증가시킨다. 결국 하나의 캐릭터(character)단위의 데이터가 수신될 때까지 상기 제3카운트(246)가 카운트하여 알엠브이디 블록(270)에 인가한다.
상기와 같이 각각 세 개의 폴링에지검출블록(220,230,240)들이 각각 동작하여 각각의 폴링에지로부터 예상되는 시간에 폴링에지 발생 수를 카운트하여 그 카운트 값이 많은 쪽을 스타트 비트로 선택한다.
결과적으로 상기 알엠브이디 블록(270)은 상기와 같이 올바른 스타트 비트의 폴링에지를 판별한 후 버퍼(260)에 일시 저장된 수신 데이터를 입력받아 보팅하여 출력한다.
이때, 제6도는 수신되는 데이터의 스타트 폴링에지를 상기 세 개의 폴링에지검출부(220,230,240)로부터 각각 검출하고, 이를 기준으로 한 상기 알엠브이디블럭(270)의 보팅-바운더리 포인트를 나타낸 파형도로서, B파형과 같은 정확한 보팅-바운더리 포인트를 찾을 수 있다.
상술한 바와 같은 본 발명은 비동기식 데이터 통신을 수행할 시 수신되는 데이터에 발생하는 전송에러에 대한 보상을 하기 위해 다수개의 폴링에지 검출부를 가진 회로 및 그 검출방법을 제공함으로써, 보다 신뢰성 있는 데이터 통신을 수행 할 수 있는 이점이 있다.

Claims (2)

  1. 수신되는 데이터를 일시 저장하는 버퍼를 구비하는 데이터 통신 수신장치의 알엠브이디 장치에 있어서, 수신테이터의 폴링에지를 검출하고, 상기 폴링에지 검출시 마다 펄스를 발생하는 메인 에지 검출부와, 수신되는 데이터의 예상되는 초기 폴링에지 검출 시간을 일정 간격을 두어 각각 검출하고, 상기 초기 폴링에지가 검출될 때부터 상기 메인 에지 검출부에서 출력되는 펄스를 카운트하여 각각 출력하는 다수의 폴링에지 검출블록과, 상기 수신되는 데이터를 버퍼로부터 입력받고, 상기 다수의 카운트 값들을 입력받고, 카운트 값이 가장 큰 것을 스타트 비트로 선택하여 상기 수신 데이터를 보팅하여 출력하는 알엠브이디 블록으로 이루어짐을 특징으로 하는 알엠브이디 장치.
  2. 제1항에 있어서, 상기 다수개의 폴링에지 검출블록은, 수신되는 데이터의 폴링에지를 검출하고 폴링에지 검출 신호를 출력하고, 소정의 클리어 신호를 입력받아 초기화되는 폴링에지 검출부와, 수신클럭을 입력받고 소정의 폴링에지 검출 신호를 입력받아 클리어 신호를 상기 폴링에지 검출부로 출력하고, 카운터 인에이블 신호를 출력하는 인에이블 출력부와, 상기 폴링에지 검출 신호를 입력받아 초기화하고, 상기 카운터 인에이블 신호를 입력받아 상기 메인 에지 검출부에서 출력되는 펄스를 캐릭터 단위로 카운팅 하여 카운트 값을 출력하는 카운터로 이루어짐을 특징으로 하는 알엠브이디 장치.
KR1019960022060A 1996-06-18 1996-06-18 다수개의 폴링-에지 검출회로를 가진 알엠브이디 장치 KR100208931B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960022060A KR100208931B1 (ko) 1996-06-18 1996-06-18 다수개의 폴링-에지 검출회로를 가진 알엠브이디 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960022060A KR100208931B1 (ko) 1996-06-18 1996-06-18 다수개의 폴링-에지 검출회로를 가진 알엠브이디 장치

Publications (2)

Publication Number Publication Date
KR980007149A KR980007149A (ko) 1998-03-30
KR100208931B1 true KR100208931B1 (ko) 1999-07-15

Family

ID=19462309

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960022060A KR100208931B1 (ko) 1996-06-18 1996-06-18 다수개의 폴링-에지 검출회로를 가진 알엠브이디 장치

Country Status (1)

Country Link
KR (1) KR100208931B1 (ko)

Also Published As

Publication number Publication date
KR980007149A (ko) 1998-03-30

Similar Documents

Publication Publication Date Title
US4080589A (en) Error density detector
US5170396A (en) Data valid detector circuit for manchester encoded data
US4271514A (en) Loopback test for data transmission paths
US5732089A (en) Bit error measurement circuit
JPS61296843A (ja) コ−ド化デイジタル・デ−タ用信号対雑音比指数生成装置および方法
US4385383A (en) Error rate detector
US4101732A (en) Start and stop system
US4638478A (en) Frame synchronizing system in a receiver in a time-division multiplex transmission system
KR100208931B1 (ko) 다수개의 폴링-에지 검출회로를 가진 알엠브이디 장치
JPH04167738A (ja) 調歩同期通信速度検出装置
US3934097A (en) Multifrequency tone detection
US7142592B2 (en) Determining speed of a digital signal in a serial transmission line
US3478267A (en) Reception of pulses transmitted at n times the nyquist rate
US5072448A (en) Quasi-random digital sequence detector
SU1083389A1 (ru) Устройство синхронизации двоичных сигналов в приемной аппаратуре многоканальной системы св зи
KR100333717B1 (ko) 입력신호의에지검출을이용한클럭발생장치
JP2751673B2 (ja) デジタル通信システム用ビット誤り率測定装置
JPH08330979A (ja) 誤り訂正装置
KR100199186B1 (ko) 디지탈 초고주파 전송장치의 블럭 동기회로
KR100195645B1 (ko) 리모콘신호의 코드데이타 검출방법
JPH0856214A (ja) 誤り率測定装置
JPH04336724A (ja) シリアル受信装置
SU1092738A1 (ru) Устройство дл автоматического вы влени ошибок дискретного канала св зи
JP3006426B2 (ja) Fm多重エンコーダ
SU1665526A1 (ru) Устройство дл приема дискретной информации

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee