KR100204937B1 - 액정 표시 장치 - Google Patents
액정 표시 장치 Download PDFInfo
- Publication number
- KR100204937B1 KR100204937B1 KR1019900019325A KR900019325A KR100204937B1 KR 100204937 B1 KR100204937 B1 KR 100204937B1 KR 1019900019325 A KR1019900019325 A KR 1019900019325A KR 900019325 A KR900019325 A KR 900019325A KR 100204937 B1 KR100204937 B1 KR 100204937B1
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- signal
- liquid crystal
- lighting
- compensation
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3681—Details of drivers for scan electrodes suitable for passive matrices only
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0209—Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/041—Temperature compensation
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명의 액정 표시 장치는 액정층을 사이에 두는 한쌍의 기판이 제공되어 있는 액정 패널을 구비하는데, 상기 한쌍의 기판중 하나의 기판은 주사 전극군을 가지고, 다른 나머지 하나의 기판은 신호 전극군을 가지고, 도형 및 문자를 표시하기 위해 적어도주사 전극군의 한끝에 선택 전압 및 비선택 전압으로 이루어진 주사 전압 파형이 인가되고 적어도 신호 전극군의 한끝에 점등 전압 및 비점등 전압으로 이루어지는 신호 전압 파형이 인가되고, 액정 표시 장치는 또한 전압이 변화될때 주사 전극에 가해지는 비선택 전압에 대해 변화되는 전압을 갖는 신호 전극에 보상 점등 전압 또는 보상 비점등 전압을 인가하는 수단을 구비한다.
Description
제1도는 본 발명의 액정 표시 장치 예의 구성을 보여주는 블록도.
제2도는 액정 유니트의 구성을 보여주는 도면.
제3도는 전원 회로의 구성을 보여주는 도면.
제4도는 표시 내용의 예를 보여주는 액정 패널의 사시도.
제5a도 내지 제5c도는 제4도의 표시가 나타날때 액정 패널(201)의 신호 전극(X2) 및 주사 전극(Y4)의 전압 파형과 두 전압 파형간의 차를 보여주는 도면.
제6a도 내지 제6c도는 제4도의 표시가 나타날때 액정 패널(201)의 신호 전극(X4) 및 주사 전극(Y4)의 전압 파형과, 두 전압 파형간의 차를 보여주는 도면.
제7도는 종래 기술에 있어서 액정 패널의 구성 및 표시 내용의 예를 보여주는 사시도.
제8도는 액정 패널의 전기 등가 회로를 보여주는 회로도.
제9a도 내지 제9c도는 제7도의 표시가 나타날때 액정 패널(1)의 신호 전극(X2) 및 주사 전극(Y4)의 전압 파형과 두 전압 파형 사이의 차를 보여주는 도면.
제10a도 내지 제 10c도는 제7도의 표시가 나타날때 액정 패널(1)의 신호 전극(X4) 및 주사 전극(Y4)의 전압 파형과 두 전압 파형간의 차를 보여주는 도면.
* 도면의 주요부분에 대한 부호의 설명
101 : 액정 유니트 102 : 제어 신호
103 : 데이터 신호 104 : 전원 회로
105 : Y전원 106 : X전원
201 : 액정 패널 202, 203 : 기판
204 : 표시 도트 205 : 주사 전극 구동 회로(Y 드라이버)
206 : 시프트 레지스터 회로 207 : 스위칭 회로
208 : 레벨 시프터 회로 209 : 신호 전극 구동 회로
210 : 시프트 레지스터 회로 211 : 제1래치 회로
212 : 제2 래치 회로 213 : 제1스위칭 회로
214 : 제2 스위칭 회로
215 : 신호 FR의 변화를 검출하는 회로(검출회로)
216 : 레벨 시프터 회로
본 발명은 액정 표시 장치에 관한 것이다.
지금까지, 간단한 매트릭스형 액정 표시 장치를 구동하는데는 일반적으로 전압 평균화법(voltage averaging method)이라고 칭하는 구동 방법이 사용되어 왔다. 그러나, 액정 패널(liquid crystal panel)에는 실제로 제로(0)가 아닌 저항을 갖는 주사 및 신호 전극이 제공되어 있고 액정층은 유전체로서 작용한다. 그러므로, 주사 전극과 신호 전극을 교차시키므로써 형성되는 표시 도트에 가해지는 실효전압은 액정 패널에 의해 표시되는 문자 및 도형에 따라서 다양하게 변화된다. 그 결과, 표시상에 불균일이 초래된다.
상술된 문제는 종래부터 공지되어 왔다. 이와같은 문제를 해결하기 위한 대책의 일예로서, 액정 패널에 가해지는 전압의 극성을 한 프레임(frame)에서 여러번 반전시키는 방법(이하부터, 라인 반전 구동법이라고 한다)이 공지되어 왔다. 상술된 바와같은 이와같은 방법이 일본 특허 출원 공개 공보 번호 제62-31825호, 제 60-19195호 및 제60-19196호에 기술되어 있다.
게다가, 본 발명자에 의해 제안된 일본 특허 출원 번호 제63-159914호에 서술된 표시의 불균일을 개선하는 방법이 공지되어 왔다.
상술된 라인 반전 구동법은 인가된 전압의 주파수 성분예 의해 변화되는 액정의 광학 특성의 변화에 의해 초래되는 표시의 불균일을 개선하는데 어느정도의 효과가 있지만, 이 불균일을 완전히 제거할 수는 없다.
표시의 불균일은 본 발명자에 의해 출원된 일본 특허 출원 번호 제63-159914호에 기술된 방법(이하부터, 전압 보상법이라 한다)에 의해 개선될 수 있다. 그러나, 후술되는 바와같이 표시의 불균일이 남아 있게 된다는 것이 알려져 왔다.
본 발명자는 표시의 불균일이 다음 문제로 인해 초래된다는 것을 또다른 실험을 통해서 알게 되었다. 이것이 제7도 내지 제10도와 관련해서 설명될 것이다. 제7도는 액정 패널(1)의 구조와 표시 내용을 보여주는 도면이다. 이 도면에서, 참조 번호(2 및 3)은 액정층(도면에 도시되지 않음)을 사이에 두는 기판을 나타낸다. 다수의 주사 전극(Y1 내지 Y6)은 기판(2)상에 제공되어 있고 다수의 신호 전극(X1 내지 X6)은 기판(3)상에 제공되어 있다. 주사 전극(Y1내지 Y6)과 신호 전극(X1 내지 X6)이, 서로 교차하는 부분이 표시 도트가 된다. 빗금친 표시 도트는 점등을 나타낸다. 액정 패널은 선택 전압이 순서대로 주사 전극(Y1)에서 주사 전극(Y6)으로 그리고 (Y6)에서 (Y1)로 가해지도록 구동된다. 각 신호전극(X1 내지 X6)및 주사 전극으로 형성되는 표시 도트가 점등되는 경우 각 신호 전극(X1 내지 X6)에는 점등 전압이 가해지고, 선택 전압이 주사 전극에 가해질때 비점등되는 경우 상기 각 신호 전극에는 비점등 전압이 가해진다. 표시 도트에 가해지는 실효전압이 더욱 크게 될 때, 표시가 어둡게 되는 소위 포지티브 표시(positive display)가 표시된다. 액정 패널(1)로 흐르게 되는 직류를 피하기 위해, 선택 전압이 모두 주사 전극(Y1 내지 Y6)에 가해진 후(이것을 1 프레임이라 하며 제9도 및 제10도에서 F1으로 표시되어 있다). 다음의 1프레임은 반전된 극성을 갖는 일군의 전압에 의해 구동된다(이 기간을 F2라 하며, 제9도 및 제10도에 표시되어 있다).
주사 전극(Y1 내지 Y6)의 저항이 가령 이상적인 제로(0)로 형성되면, 저역 필터는 신호 전극(X1 내지 X6)의 저항 및 액정을 유전체로서 사용하여 표시 도트로 구성되는 컨덴서에 의해 형성된다. 이것이 제8도에 도시되어 있다. 이 도면에서, R은 신호 전극(X1내지 X6)의 저항을 나타내고, C는 표시 도트로 형성되는 컨덴서를 나타내고, 접지는 저항이 제로인 주사 전극을 나타낸다. 이 도면에서, 주사 전극(접지)에 대해서 정에서 부 또는 부에서 정으로 변화될 때 감쇠가 초래된다. 그러므로, 변화가 빈번하게 초래될 때, 신호 전극과 주사 전극 간의 실효 전압은 더욱 작게 된다. 예를 들면, 제7도의 신호 전극(X2)과 주사 전극(Y1 내지 Y6)으로 형성되는 표시 도트가 위에서부터 비점등, 점등, 비점등, 점등, 비점등, 점등과 같이 많이 변할때는, 신호 전극(X4)과 주사 전극(Y1 내지 Y6)으로 형성되는 표시 도트가 위에서 부터 비점등, 점등, 점등, 점등, 점등, 비점등과 같이 적게 변하는 경우에 비해서, 보다 큰 감쇠가 초래된다. 이것이 제9a도 내지 제9c도 및 제10a도 내지 제10c도에 도시된다. 기간 F1동안, 전압 V0, V4, V5 및 V3는 선택, 비선택 점등 및 비점등 전압으로 되고, 기간 F2 동안, 전압 V5, V1, V0 및 V2는 선택, 비선택, 점등 및 비점등으로 된다. 제9a도는 주사 전극(Y4)의 위치에서 신호전극(X2)의 전압 파형을 도시하며, 제9b도는 주사 전극(Y4)의 전압 파형을 도시하며, 제9c도는 주사 전극(Y4)의 위치에서 신호 전극(X2)의 전압 파형과 주사 전극(Y4)의 전압 파형간의 차를 도시한다.
유사하게, 제10a도는 주사 전극(Y4)의 위치에서의 신호 전극(X4)의 전압 파형을 도시하며, 제10b도는 주사 전극(Y4)의 전압 파형을 도시하고, 제10c도는 주사 전극(Y4)의 위치에서 신호 전극(X4)의 전압 파형과 주사 전극(Y4)의 전압 파형간의 차를 도시한다.
이 도면에서, 빗금친 부분은 이상적인 전압 파형에 대한 부족분을 도시한 것이다. 제9c도와 제10c도를 비교하면, 제9c도가 제10c도 보다 더 많은 부족분이 있다는 것을 알 수 있다. 그러므로, 신호 전극(X2)상의 도트는 더욱 밝아지고, 신호 전극(X4)상의 도트는 약간 밝아진다.
각 신호 전극과 주사 전극 사이의 전압 변화의 회수는 상술된 라인 반전 구동법에 의해 어느정도 균일하게 될 수 있다. 그러나, 액정 패널의 표시 내용에 따라서는 충분하게 균일화되지 않아 표시에 불균일이 초래된다.
따라서, 본 발명의 목적은 전압이 변화할때 초래되는 감쇠를 보상하고 표시상에 불균일을 초래함이 없이 고품질의 표시가 제공되는 액정 표시 장치를 제공하는 것이다.
본 발명의 액정 표시 장치는 액정층을 사이에 두는 한쌍의 기판이 제공된 액정 패널과, 전압이 변화될때 주사 전극에 인가되는 비선택 전압으로 변화될 수 있는 전압을 갖는 신호 전극에 보상 점등 전압 또는 보상 비점등 전압을 인가하는 수단을 구비하며, 상기 한쌍의 기판중 하나의 기판은 주사 전극군을 갖고 상기 기판 중 나머지 하나의 기판은 신호 전극군을 가지며, 상기 주사 전극군의 적어도 한 단부에 선택 전압 및 비선택 전압으로 이루어진 주사 전압 파형을 인가하고 상기 신호 전극군의 적어도 한 단부에 점등 전압 및 비점등 전압으로 이루어진 신호 전압 파형을 인가하여 문자 및 도형을 표시한다.
본 발명이 예를 통해서 상세하게 설명될 것이다.
상술된 바와 같이 표시상의 불균일은 주사 전극에 대한 각 신호 전극상의, 전압이 변화할때 감쇠에 의해 초래된다. 그러므로, 가변 전압을 갖는 신호 전극만이 점등 전압 및 비점등 전압을 인가받는데, 즉 감쇠된 실효 전압이 가해진 보상 점등 전압 및 보상 비점등 전압을 인가받는다. 이와 같은 보상을 수행하기 위한 액정 표시 장치의 예가 구체적으로 설명될 것이다.
제1도는 본 예의 구성을 도시한 것이며, 참조 번호(101)는 액정 패널(201), 주사 전극 구동 회로(205)(이하 부터, Y 드라이버라고 한다)및 신호 전극 구동회로(209)(이하 부터 X드라이버라고 한다)가 제공되어 있는 액정 유니트를 표시한다. 참조 번호(102)는 액정 표시 장치의 동작을 제어하기 위한 순차적인 제어 신호를 표시하는데, 이 제어 신호에는 래치 신호(LP), 프레임 신호(FR), 데이터-인 신호(data-in signal)(DIN), X드라이버 시프트 클록 신호(XSCL)및 그 밖의 다른 신호들이 제공된다. 참조 번호(103)는 표시 패턴을 결정하는데 사용되는 데이터 신호를 표시한다. 데이터 신호(103)는 신호 XSCL의 리딩 에지(leading edge)에서 변화되고 트레일링 에지(trailing edge)에서 액정 유니트(101)에 공급된다. 참조 번호(104)는 전원 회로를 표시한다. 참조 번호(105)는 전원 회로(104)에서 출력되는 주사 전극을 구동하는데 필요한 2쌍의 주사 전극용 전원(이하 부터, Y 전원이라 한다)을 표시한다. 참조 번호(106)는 전원 회로(104)에서 출력되는 신호 전극을 구동하는데 필요한 2쌍의 신호 전극용 전원(이하 부터, X 전원이라 한다)을 표시한다.
제1도에 도시된 각 구성 요소의 구체적인 구성의 일예가 도시된다. 제2도는 액정 유니트(101)의 구체적인 구성의 일예를 도시한 것이다.
이 도면에서, 참조 번호(201)는 액정 패널을 표시하는데, 이 액정 패널에는 액정층을 사이에 두기 위한 한쌍의 기판(202 및 203)중 한 기판(202)상에 배치되는 주사 전극(Y1 내지 Y6)이 제공되고, 다른 기판(203)상에 수직으로 배치되는 신호전극(X1내지 X6)이 제공된다. 표시 도트(204)는 주사 전극(Y1 내지 Y6)을 신호 전극(X1 내지 X6)과 교차시키므로써 형성될 수 있다. 상술된 액정 패널(201)은 설명을 간단히 하기 위하여 6x6의 도트를 갖고 있지만, 통상적으로는 이것 보다 더 많다.
참조 번호(205)는 전극 구동 회로를 갖는 Y 드라이버(이하 부터, Y 드라이버라고 한다)를 표시하는데, 상기 Y 드라이버는 시프트 레지스터 회로(206), 스위칭 회로(207) 및 레벨 시프터 회로(level shifter circuit)(208)를 구비한다. 레벨 시프터 회로(208)의 출력은 액정 패널(201)의 각 주사 전극(Y1 내지 Y6)에 인가된다. 이 도면에서, 시프트 레지스터 회로(206)는 신호 LP의 트레일링 에지에서 신호 DIN을 공급받아, 신호 LP의 트레일링 에지에서 상기 신호 DIN을 시프트 레지스터 회로(206)의 각 레지스터로 순차적으로 전송한다. 신호 DIN은 고전위 H를 능동(active) 1로 취하고, 통상적으로 주사 전극(Y1 내지 Y6)의 수 또는 그 이상되는 신호 LP의 수 간격내에서 1회 출력된다. 그러므로, 데이터 1은 시프트레지스트(206)를 통과하고 그외 나머지 데이터는 비능동 상태인 0으로 된다. 각 레지스터는 레지스터의 내용을 레벨 시프트 회로(208)에 제어 신호 CO로서 출력한다.
스위칭 회로(207)는 Y전원(105)을 구성하는 전압 V0,V1,V4,V5 을 V0 및 V4로 구성되는 제 1 전압군 및 V5, V1로 구성되는 제 2전압군으로 분할되어 신호(FR)에 따라 상기 전압군들중 어느 한쪽의 전압군을 스위칭시킨다.
본원에선, 전압 V0 및 V4가 선택 전압 및 비선택 전압으로서 규정되어 있다. 마찬가지로, 전압 V5 및 V1이 선택 전압 및 비선택 전압으로서 규정되어 있다. 그러므로, 스위칭 회로(207)는 신호(FR)에 따라서 제 1및 제 2전압군중 어느 한쪽의 선택 전압 및 비선택 전압을 출력한다.
레벨 시프터 회로(208)는 2회로 및 1접속점을 갖는 복수의 스위치를 구비하고 있다.
시프트 레지스터(206)에서 출력되는 제어 신호 CO가 1일때, 레벨 시프터 회로(208)의 각 스위치는 스위칭 회로(207)에서 출력되는 선택 전압을 선택하여 출력한다.
제어 신호 CO 가 0일때, 레벨 시프터 회로(208)의 각 스위치는 스위칭 회로(207)에서 출력되는 비선택 전압을 선택하여 출력한다. 그러므로, Y 드라이버(205)의 동작은 다음과 같이 된다. 시프트 레지스터(206)에서 신호 LP에 동기되는 신호 DIN을 받아들이고 전달한다. 그리고나서, 레벨 시프터 회로(208)는 그에 따라서 선택 전압을 액정 패널(201)의 대응되는 주사 전극으로 순차적으로 출력시킨다(본원에서, 선택 전압을 인가받는 주사 전극을 선택된 주사 전극이라 칭한다). 나머지 레벨 시프터 회로는 비선택 전압을 출력한다.
이 도면에서, 참조 번호(209)는 시프트 레지스터 회로(210), 제 1 래치 회로(211), 제 2 래치 회로(212), 제 1 스위칭 회로(213), 제 2 스위칭 회로(214), 신호 FR 의 변화를 검출하는 회로(215)(지금 부터, 검출 회로라 칭한다) 및 레벨 시프터 회로(216)를 구비한 X드라이버를 표시한다. 레벨 시프터 회로(216)의 출력은 액정 패널(201)의 각 신호 전극(X1 내지 X6)으로 전달된다.
시프트 레지스터 회로(210)는 표시 패턴을 결정하고 신호 XSCL의 점등 또는 비점등을 나타내는 데이터 신호(103)를 클록 신호로서 받아들인다(본원에서, 점등을 능동 1이라 칭하고 비점등을 비능동0이라 칭한다). 신호 전극(X1 내지 X6)에 해당되는 모든 데이터 신호(103)가 받아들여진 후 신호 LP 에 의해 제 1래치회로(211)로 보내진다. 제 1래치 회로(211)의 이전 내용은 신호 LP 에 의해 제 2래치 회로(212)로 보내진다. 제 1및 제2 래치 회로내의 각 내용은 해당되는 레벨 시프터(216)에 제어 신호 C1 및 C2 로서 출력된다.
제1 스위칭 회로(213)는 X 전원(106)을 구성하는 전압 V5L, V5, V3, V3U, VOU, VO, V2 및 V2L을 V5L, V5, V3 및 V3U로 구성되는 제 1 전압군과 VOU, VO, V2 및 V2L로 구성되는 제 2 전압군으로 분할하여 신호(FR)에 따라 상기 전압군들중 어느 한쪽의 전압군으로 스위칭하는 스위치이다.
전압 V5L, V5, V3 및 V3U는 제 1 군에 대한 보상 점등 전압, 점등 전압, 비점등 전압 및 보상 비점등 전압으로 규정된다. 마찬가지로, 전압 VOU, VO, V2 및 V2L은 제 2 군에 대한 보상 점등 전압, 점등 전압, 비점등 전압, 및 보상 비점등 전압으로 규정된다. 그러므로, 스위칭 회로(213)는 신호(FR)에 따라 제 1 또는 제 2 군들중 어느 한쪽의 보상 점등 전압, 점등 전압, 비점등 전압 및 보상 비점등 전압을 출력한다.
검출 회로(215)는 신호 LP 에 동기하여 변화되는 신호(FR)의 변화를 검출하는 회로이다. 본 예에서, 이 회로는 신호 FR 을 데이터로서 그리고 신호 LP 을 클록으로서 취하는 플립-플롭 회로 및 배타적 논리합 회로를 구비하고 있다. 신호 FR 이 신호 LP 에 동기하여 변화될때, 다음의 신호 LP는 플립-플롭 회로에 입력될때까지 능동 1인 신호, 즉 제어 신호, 즉 제어 신호 C3를 클록으로서 출력한다. 그러므로, 신호 FR이 변화지 않으면, 비능동 상태인 0이 된다.
검출기 회로(215)에서 출력되는 신호가 제 1 스위칭 회로(213)에서 출력되는 제 1 또는 제 2 보상 점등 전압, 점등 전압, 비점등 전압 및 보상 비점등 전압에 대해서 능동 1 인 경우, 제2 스위칭 회로(214)는 보상 점등 전압을 점등 전압으로 그리고 비점등 전압을 보상 비점등 전압으로 대체한다.
검출 회로(215)의 출력 신호가 0인 경우, 대체없이 출력된다.
이 도면에서 도시된 바와같이, 제 2 스위칭 회로의 출력은 a, b, c, d로 규정되어 있다.
검출 회로(215)에서 출력되는 신호가 능동 1 인 경우, a는 보상 점등 전압, b는 점등 전압, c는 보상 비점등 전압, d는 비점등 전압이다.
검출회로(215)에서 출력되는 신호가 비능동일 때, a는 점등 전압, b는 보상 점등 전압, c는 비점등 전압, d는 보상 비점등 전압이다.
레벨 시프터 회로(216)는 제 1 및 제 2 래치 회로에서 출력되는 제어 신호 C1 및 C2 에 의해 제 2스위칭 회로(214)에서 출력되는 전압 a, b, c및 d중 어느 하나의 전압을 취한다.
즉, 제어 신호 C1 이 능동 1이고 C2 가 능동일때(능동을 1, 비능동을 0 이라 하고 (C1, C2) =(1,1)로 표시한다), a가 선택된다.
(C1, C2) = (1, 0)인 경우, b가 선택되고, (C1, C2) = (0, 0)일때, c가 선택되고, (C1, C2) =(0, 1)일때, d가 선택된다.
선택된 전압은 액정 패널(201)의 대응되는 각각의 신호 전극(X1 내지 X6)에 공급된다.
X드라이버의 구성은 상술된 바와같다.
따라서, X 드라이버(209)는 액정 패널(201)상의 n-1 번째의 어드레스의 주사전극 Yn-1(n=1,2,...6, 단 n-1 이 6 일때 n=1)이 선택되어 있는 동안에 n 번째의 주사 전극 Yn 과 신호 전극(X1 내지 X6)으로 형성되는 표시 도트의 점등 또는 비점등을 결정하는 데이터 신호(103)를 시프트 레지스터 회로(210)에 받아들인다. 데이터 신호(103)가 모두 받아들여지면, 시프트 레지스터 회로(210)의 내용은 신호 LP 에 의해 제 1 래치 회로(211)에서 받아들여진다. 모든 데이터 신호(103)가 취해 질 때, 시프트 레지스터 회로(210)의 내용은 신호(LP)에 의해 제 1 래치 회로로 받아들여진다. 즉, n 번째의 어드레스의 주사 전극 Yn 상의 표시 도트에 대응하는 내용이 받아들여진다. 제 1 래치 회로(211)에 유지되어 있는 n-1 번째 어드레스의 주사 전극 Yn-1 상의 표시 도트에 대응하는 내용은 동시에 제 2래치 회로(212)에 받아들여진다.
제어 신호 C3가 비능동 0 일때, 즉 제 1 및 제 2군의 보상 점등 전압, 점등 전압, 비점등 전압, 보상 비점등 전압이 스위칭되지 않을때, (C1, C2) = (1, 0), 즉 제 1 래치 회로(211)의 내용은 점등을 나타내고 제 2 래치 회로의 내용은 비점등을 표시할때, 보상 점등 전압은 대응되는 신호 전극(X1 내지 X6)에 출력된다. 마찬가지로, (C1, C2) = (1, 1)일때, 점등 전압이 출력된다.
(C1, C2) = (0, 1)일 때, 보상 비점등 전압이 출력된다.
(C1, C2) = (0, 0)일 때, 비점등 전압이 출력된다.
즉, n-1 번째 어드레스의 주사 전극이 선택되는 동안 제 1 래치 회로(211)의 각 내용은 점등 및 비점등을 표시하고, n 번째 어드레스의 주사 전극이 선택될 때, 비점등 및 점등으로 스위칭되는 내용에 대응하는 신호 전극(X1 내지 X6)에만 비점등 전압 및 점등 전압 대신에 보상 비점등 전압 및 보상 점등 전압이 공급된다.
제어 신호 C3가 능동 1일때, 즉 제 1 및 제 2 군의 보상 점등 전압, 점등 전압, 비점등 전압 및 보상 비점등 전압이 스위칭될때 (C1, C2) = (1, 0)이면 점등 전압은 대응되는 신호 전극(X1 내지 X6)에 출력된다.
(C1, C2) = (1, 1)이면 보상 점등 전압이 출력된다.
(C1, C2) = (0, 1)이면 비점등 전압이 출력된다.
(C1, C2) = (0, 0)이면 보상 비점등 전압이 출력된다.
즉, n-1번째의 어드레스의 주사 전극이 선택되는 동안 제 1래치 회로 (211)의 각 내용은 점등 및 비점등을 표시하고, n 번째의 어드레스의 주사 전극이 선택될 (제 1 및 제 2 군의 보상 점등 전압, 점등 전압, 비점등 전압 및 보상 비점등 전압이 이순간에 스위칭된다). 여전히 점등 및 비점등인 내용에 대응하는 신호 전극(X1 내지 X6)에만 점등 전압 및 비점등 전압 대신에 보상 점등 전압 및 보상 비점등 전압이 공급된다.
X 드라이버의 동작은 상술된 바와같다.
따라서, 액정 유니트(101)는 신호 DIN 및 LP 에 동기되고, 선택 전압은 순차적으로 주사 전극(Y1 내지 Y6)에 인가되고 표시 패턴에 대응하는(보상) 점등 또는 (보상) 비점등 전압은 이것에 동기하여 신호 전극(X1 내지 X6)에 공급되므로써, 액정 패널(201)상에 표시된다.
액정 유니트(101)의 구성과 동작은 상술된 바와같다.
제1도의 전원 회로(104)의 구체적인 구성의 예가 제3도에 도시되어 있다. 이 도면에서, 참조 번호(301 내지 309)는 직렬로 연결된 저항기를 표시한다. 양단에 전압 V0 및 V5가 인가된다. 이들 저항기(301 내지 309)는 전압 분할 회로로서 동작한다. 본원에서, 각 저항기(301 내지 309)에서 발생되는 전압이 위에서 부터 VOU, VO, V1U, V1, V2L, V2, V3U, V3, V4, V5, V5L로 규정되고,
V =V0 - V1
= V1 -V2
= V3 -V4
= V4 -V5 인 값이 얻어질 수 있다. (여기서, V2 -V3 =a * V 인데, a는 1내지 50 의 범위에 있는 일정값( constant value)이다.).
각 저항기(301 내지 309)의 저항값은 다음식이 성립하도록 설정되어 있다:
VOU -VO =V5 -V5L =αV
V2 - V2L - V3U - V3 =βV(여기서,α 및 β1)
참조 번호(310)는 전압을 유지시키므로써 저항기(301,309)에 의해 형성되는 각 전압의 임피던스만을 감소시키는 전압 안정화 회로를 표시하는데, 이 전압 안정화 회로는 연산 증폭기에 의한 전압 팔로우(voltage follower) 회로 및 트랜지스터에 의한 에미터 팔로우를 구비하고 있다. 이 도면에 도시된 바와같이, 전압 안정화 회로(310)는 저항기(301 내지 309)에 의해 분할된 전압 각각이 주어진다.
이 구성은 상술된 바와같고, 전압 VO, V1, V4, V5는 Y 전원(105)으로서 제1도의 액정 유니트(101)에 공급되고, 전압 VOU, VO, V2, V2L, V3U, V3, V5 및 V5L 은 X전원(106)으로서 액정 유니트(101)에 공급된다.
제1도의 액정 표시 장치의 구성은 상술된 바와같다.
실제로 표시된 경우를 가지고 본 예의 동작을 설명한다. 제4도는 제2도의 액정 패널(201)에 의해 표시되는 표시 내용을 도시한 도면이다. 제4도에서, 빗금친 표시 도트는 점등을 도시하고, 신호 전극(X2)상의 표시 도트가 위에서 부터 교대로 점등되고 신호 전극(X4)상의 표시 도트가 맨 위쪽 및 맨 아래쪽을 제외하고 점등되고 있다는 것이 이 표시예에 도시되어 있다. 본 예에서, 모든 주사 전극(Y1 내지 Y6)이 선택되는 경우, 액정 패널에 인가되는 전압은 변화된다. 즉 주사 전극(Y1)이 선택될때, 신호(FR)이 변화된다(이것은 극성이 반전되는 때를 한정하는 것이 아니고, 필요하다면 언제라도 신호 LP에 동기될 수 있다). 상술된 바와같이 표시될 때 본 예의 동작은 다음과 같다.
제2도의 X 드라이버(209)의 신호 전극(X2)에 대응하는 제 1 및 제 2 래치회로의 내용, 검출 회로에서 출력되는 제어 신호 C3 및 출력 전압은 주사 전극(Y1 내지 Y6)이 순서대로 선택될때 후술되는 바와같이 변화된다.
즉, 주사 전극(Y1)이 선택될때, 제 1 래치 회로 (211)의 내용은 0이 되고, 제 2 래치 회로(212)의 내용은 1이 되고, 제어 신호 C3는 1이 되고, 레벨 시프터 회로(216)에서 출력되는 전압은 보상 비점등 전압이 된다. 이하부터, (0,1,1,비점등 전압)와 같이 규정된다.
주사 전극(Y2)이 선택될때, (1, 0, 0, 보상 점등 전압), 주사 전극(Y3)이 선택될때, (0, 1, 0 보상 비점등 전압), 주사 전극(Y4)이 선택될때, (1, 0, 0, 보상 점등 전압), 주사 전극(Y5)이 선택될때, (0, 1, 0, 보상 점등 전압), 주사 전극(Y6)이 선택될 때, (1, 0, 0 보상 점등 전압)이 된다.
마찬가지로, 제2도의 X 드라이버(209)의 신호 전극(X4)에 대응하는 제 1 및 제 2 래치 회로의 내용, 검출 회로에서 출력되는 제어 신호(C3) 및 출력 전압은 주사 전극(Y1 내지 Y6)이 순서대로 선택될 때 후술되는 바와같이 변화된다.
주사 전극(Y1)이 선택될때, (0, 0, 1, 보상 비점등 전압), 주사 전극(Y2)이 선택될때, (1, 0, 0, 보상 점등 전압), 주사 전극(Y3)이 선택될때, (1, 1, 0, 점등 전압), 주사 전극(Y4)이 선택될때, (1, 1, 0, 점등 전압), 주사 전극(Y5)이 선택될때, (1, 1, 0, 점등 전압), 주사 전극 (Y6)이 선택될때, (0, 1, 0, 보상 비점등 전압)가 된다.
이것이 제5a도 내지 제5c도 그리고 제6a도 내지 제6c도에 도시되어 있다. 제5a도는 신호 전극(X2)의 주사 전극(Y4)의 위치에서의 전압 파형을 도시하고, 제5b 도는 주사 전극(Y4)의 전압 파형을 도시하고, 제5c도는 신호 전극(X2)의 주사 전극(Y4)의 위치에서의 전압 파형 및 주사 전극(Y4)의 전압 파형의 차를 도시한다.
마찬가지로, 제6a도는 신호 전극(X4)의 주사 전극(Y4)의 위치에서의 전압 파향을 도시하고, 제6b도는 주사 전극(Y4)의 전압 파형을 도시하고, 제6c도는 신호 전극(X4)의 주사 전극(Y4)의 위치에서의 전압 파형 및 주사 전극(Y4)의 전압 파형의 차를 도시한다.
코드(T1 내지 T6)는 각 주사 전극(Y1 내지 Y6)이 전압군들중 어느 하나의 전압군의 선택, 비선택, 보상 점등, 점등, 보상 비점등 및 비점등의 전압에 의해 선택되는 기간을 도시하고, 코드(t1 내지 t6)는 각 주사 전극(Y1 내지 Y6)이 다른 전압군으로 스위칭된 후 선택되는 기간을 도시한다.
제5a도 및 제5c도에 도시된 바와 같이, 신호 전극(X2)상의 전압이 주사 전극(Y1 내지 Y6)의 비선택 전압에 대해서 변화될때(이 도면에서, 기간 T2 내지 T6 및 t2 내지 t6), 감쇠가 초래된다. 그러나, 감쇠가 초래될때 점등 전압 및 비점등 전압 대신 보상 점등 전압 및 보상 비점등 전압을 공급함으로써, 보상 점등 전압, 보상 비점등 전압 및 비선택 전압 사이의 차의 절대값이 점등 전압 및 비점등 전압 및 비선택 전압의 차의 절대값보다 크기 때문에, 감쇠에 의한 신호 전극(X2)상의 각 도트에 인가되는 실효 전압의 감소는 조정된다.
T1 및 t1의 기간에서, 비점등 전압이 인가되는데, 이것은 점등 상태(보상 점등 전압 또는 점등 전압이 인가되는 상태)가 비점등 상태(보상 점등 전압 또는 점등 전압이 인가되는 상태)로 변화될때 한 전압군이 다른 전압군으로 동시에 변화되므로, 비선택 전압에 대한 신호 전극(X2)상의 전압이 변화되지 않고 감쇠가 초래되지 않기 때문이다. 따라서, 보상 비점등 전압이 아닌 통상의 비점등 전압이 인가된다.
제6a도 및 제6c도에 도시된 바와같이, 신호 전극(X4)상의, 전압이 주사 전극(Y1 내지 Y6)의 비선택 전압에 대해서 변화되지 않을 때(T3 내지 T5 그리고 t3내지 t5의 기간), 감쇠는 초래되지 않는다. 따라서, 점등 전압 및 비점등 전압이 이 기간에서 인가된다.
T1 및 t1의 기간에서, 보상 비점등 전압이 인가되는데, 이것은 기간 t6에서 T1으로 그리고 기간 T6에서 t1으로 이동될때 여전히 점등 상태이고 전압군은 이 순간에서 한 전압군으로부터 다른 전압군으로 변화되어, 비선택 전압에 대한 신호 전극(X4)상의 전압은 변화되어 감쇠를 초래하기 때문이다. 따라서, 비점등 전압이 아닌 보상 비점등 전압을 인가하므로써 조정된다.
상술된 바와 같이, 각 신호 전극(Y1 내지 Y6)의 전압이 비선택 전압에 대해서 변화될때, 각 신호 전극상의 표시 도트에 인가되는 실효 전압의 감소는 변화되는 신호 전극에만 점등 전압 및 비점등 전압 대신 보상 점등 전압 및 보상 비점등 전압을 인가하므로써 조정되어, 표시상의 불균일을 감소시킨다.
본 예에서, 보상 점등 전압 및 보상 비점등 전압은 일정한 전압으로 규정되어 있으며, 신호 LP에 동기되는 소정의 시간 간격내에서 점등 전압 및 비점등 전압과 다른 전압을 갖는 전압을 보상 점등 전압 및 보상 비점등 전압으로 규정할 수 있다. 또한, 임의의 전압 파형도 가질 수 있다. 즉, 각 신호 전극(X1 내지 X6)상의 전압이 비선택 전압에 대해서 변화될때 감쇠가 초래되는 경우 어떠한 형태의 보상 전압도 사용될 수 있다. 또한, 액정 표시 장치의 액정 패널의 액정의 전기적 물성(예를들면, 유전율)이 본 발명의 액정 표시 장치가 사용되는 주위 온도에 의해 변화되기 때문에, 주위 온도에 따라 보상 점등 전압, 보상 비점등 전압 및 비선택 전압 사이의 차의 절대값을 변화시킬 수 있다.
Claims (2)
- 한쪽의 기판상에 주사 전극군의 형성되어 있으며, 다른쪽의, 기판상에 신호 전극군이 형성되어 있으며, 상기 한쌍의 기판사이에 액정층이 삽입되어 있는 액정 표시 장치에 있어서, 상기 주사 전극군에 주사 전압 파형을 인가하는 제1전압 인가 수단과, 상기 신호 전극군에 신호 전압 파형을 인가하는 제2전압 인가 수단과, 상기 신호 전압 파형의 전압 레벨의 변화에 따라 상기 액정층에 인가되는 실효 전압이 어긋나는 경우에, 이 어긋남을 보상하는 전압을 각 신호 전극상의 인접하는 화소의 표시 상태에 따라서 상기 신호 전극에 인가하는 수단을 구비하는 것을 특징으로 하는 액정 표시 장치.
- 액정층을 삽입하는 한쌍의 기판의 한쪽의 기판에 주사 전극군이 형성되어 있으며, 다른쪽의 기판에 신호 전극군이 형성되어 있는 액정 표시 장치의 구동 방법에 있어서, 상기주사 전극군에 주사 전압 파형을 인가하는 단계와, 상기신호 전극군에 신호 전압 파형을 인가하는 단계와, 각 신호 전극상의 인접하는 화소의 표시 상태에 따라서 상기 액정층에 인가하는 실효 전압의 감쇠분을 보정하는 전압을 상기 신호 전극에 인가하는 단계를 갖는 것을 특징으로 하는 액정 표시 장치의 구동 방법.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1-318335 | 1989-12-07 | ||
JP1318335A JP3020228B2 (ja) | 1989-12-07 | 1989-12-07 | 液晶表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR910012765A KR910012765A (ko) | 1991-08-08 |
KR100204937B1 true KR100204937B1 (ko) | 1999-06-15 |
Family
ID=18098017
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019900019325A KR100204937B1 (ko) | 1989-12-07 | 1990-11-28 | 액정 표시 장치 |
Country Status (6)
Country | Link |
---|---|
EP (1) | EP0431628B1 (ko) |
JP (1) | JP3020228B2 (ko) |
KR (1) | KR100204937B1 (ko) |
DE (1) | DE69021843T2 (ko) |
HK (1) | HK107597A (ko) |
TW (1) | TW212230B (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7911498B2 (en) | 2005-12-12 | 2011-03-22 | Novatek Microelectronics Corp. | Compensation device for non-uniform regions in flat panel display and method thereof |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2906057B2 (ja) * | 1987-08-13 | 1999-06-14 | セイコーエプソン株式会社 | 液晶表示装置 |
DE68922197T2 (de) * | 1988-12-23 | 1995-08-10 | Fujitsu Ltd | Methode und Vorrichtung zum Betrieb einer Flüssigkristallanzeige. |
DE69019196T2 (de) * | 1989-02-23 | 1995-11-02 | Seiko Epson Corp | Flüssigkristallanzeigeeinheit. |
-
1989
- 1989-12-07 JP JP1318335A patent/JP3020228B2/ja not_active Expired - Lifetime
-
1990
- 1990-10-29 TW TW079109140A patent/TW212230B/zh active
- 1990-11-28 KR KR1019900019325A patent/KR100204937B1/ko not_active IP Right Cessation
- 1990-12-06 EP EP90123466A patent/EP0431628B1/en not_active Expired - Lifetime
- 1990-12-06 DE DE69021843T patent/DE69021843T2/de not_active Expired - Lifetime
-
1997
- 1997-06-26 HK HK107597A patent/HK107597A/xx not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR910012765A (ko) | 1991-08-08 |
EP0431628B1 (en) | 1995-08-23 |
EP0431628A2 (en) | 1991-06-12 |
EP0431628A3 (en) | 1992-06-03 |
TW212230B (ko) | 1993-09-01 |
DE69021843D1 (de) | 1995-09-28 |
DE69021843T2 (de) | 1996-03-21 |
JPH03179390A (ja) | 1991-08-05 |
JP3020228B2 (ja) | 2000-03-15 |
HK107597A (en) | 1997-08-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920009028B1 (ko) | 액정 표시 장치 | |
US5864328A (en) | Driving method for a liquid crystal display apparatus | |
US5214417A (en) | Liquid crystal display device | |
KR0158717B1 (ko) | 액티브 매트릭스형 액정표시장치 | |
KR100319039B1 (ko) | 액정표시장치및동장치의구동방법 | |
US5119085A (en) | Driving method for a liquid crystal panel | |
KR19990083591A (ko) | 광변조장치 | |
US5184118A (en) | Liquid crystal display apparatus and method of driving same | |
US5691739A (en) | Driving device for a liquid crystal display which uses compensating pulses to correct for irregularities in brightness due to cross talk | |
US5151690A (en) | Method and apparatus for driving a liquid crystal display panel | |
JPH0412319A (ja) | ドットマトリックス液晶ディスプレイの電源 | |
WO2001024154A1 (en) | Liquid crystal display device with driving voltage correction for reducing negative effects caused by capacitive coupling between adjacent pixel electrodes | |
JP4127249B2 (ja) | 電気光学装置の調整方法、電気光学装置の調整装置および電子機器 | |
KR100204937B1 (ko) | 액정 표시 장치 | |
KR940002294B1 (ko) | 액정 표시 장치 | |
JP3214328B2 (ja) | 液晶表示装置 | |
KR19990023413A (ko) | 단순 매트릭스 액정 구동 방법 | |
KR100477598B1 (ko) | 2도트 인버젼 방식의 액정표시기 구동 방법 및 장치 | |
JP3070605B2 (ja) | 液晶表示装置の駆動方法 | |
KR100343381B1 (ko) | 액정 표시 장치 | |
JPH04360192A (ja) | 液晶表示装置 | |
JP2003036065A (ja) | 液晶表示装置及び液晶表示装置の駆動方法、並びに電子機器 | |
JP2938674B2 (ja) | 液晶表示素子の駆動装置 | |
JPH02287592A (ja) | 表示装置 | |
JP2000039601A (ja) | 液晶表示装置の駆動方法および駆動装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20100323 Year of fee payment: 12 |
|
EXPY | Expiration of term |