KR100190011B1 - Device for discriminating sink polarity - Google Patents

Device for discriminating sink polarity Download PDF

Info

Publication number
KR100190011B1
KR100190011B1 KR1019950069748A KR19950069748A KR100190011B1 KR 100190011 B1 KR100190011 B1 KR 100190011B1 KR 1019950069748 A KR1019950069748 A KR 1019950069748A KR 19950069748 A KR19950069748 A KR 19950069748A KR 100190011 B1 KR100190011 B1 KR 100190011B1
Authority
KR
South Korea
Prior art keywords
sink
polarity
input
bipolar
determination device
Prior art date
Application number
KR1019950069748A
Other languages
Korean (ko)
Other versions
KR970055407A (en
Inventor
강임수
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019950069748A priority Critical patent/KR100190011B1/en
Publication of KR970055407A publication Critical patent/KR970055407A/en
Application granted granted Critical
Publication of KR100190011B1 publication Critical patent/KR100190011B1/en

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

본 발명은 싱크 극성(Sync Polarity) 판별장치에 관한 것으로서, 더 상세하게는 단순한 구성에 의해 싱크 극성을 자동적으로 판별하는 싱크 극성 판별장치에 관한 것이다. 이를 위한 본 발명은, 입력되는 싱크의 극성을 판별하여 양극성의 싱크를 출력하는 싱크 극성 판별장치에 있어서, 상기 입력되는 싱크를 소정 시간 지연시키는 시간지연부, 한 입력단은 상기 입력되는 싱크를 직접 입력받으며, 그 다른 입력단은 상기 시간지연부의 출력을 입력받는 배타적 논리합 연산수단, 및 상기 배타적 논리합 연산수단의 출력을 입력받아 상기 입력되는 싱크의 극성에 상관없이 항상 양극성의 싱크만 출력하는 플립플롭 수단을 구비한다. 이로써, 본 발명에 따른 싱크 극성 판별장치는, 단순한 구성에 의해 입력되는 싱크의 극성을 자동적으로 판별하여 최종적으로 양극성의 싱크를 출력하는 이점을 제공한다.The present invention relates to a sync polarity determination device, and more particularly, to a sync polarity determination device for automatically determining the sync polarity by a simple configuration. To this end, the present invention, in the sink polarity determination device for determining the polarity of the input sink to output a bipolar sink, a time delay unit for delaying the input sink a predetermined time, one input terminal is directly input the input sink And the other input terminal includes an exclusive OR operation means for receiving the output of the time delay unit, and a flip-flop means for receiving an output of the exclusive OR operation means and always outputting only a bipolar sink regardless of the polarity of the input sink. Equipped. Thus, the sink polarity determination device according to the present invention provides the advantage of automatically determining the polarity of the sink input by a simple configuration and finally outputting the bipolar sink.

Description

싱크 극성 판별장치Sync Polarity Discrimination Device

제1도는 종래 싱크 극성 판별장치를 도시한 구성도.1 is a block diagram showing a conventional sink polarity determination device.

제2도는 본 발명에 따른 싱크 극성 판별장치를 도시한 구성도.2 is a block diagram showing a sink polarity determination apparatus according to the present invention.

제3도 및 제4도는 제2도의 동작파형을 도시한 타이밍도.3 and 4 are timing diagrams showing the operation waveforms of FIG.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

20 : 시간지연부 30 : 배타적-OR 게이트20: time delay 30: exclusive-OR gate

40 : D-플립플롭 BF : 버퍼40: D-flip-flop BF: buffer

본 발명은 싱크 극성(Sync Polarity) 판별장치에 관한 것으로서, 더 상세하게는 단순한 구성에 의해 싱크 극성을 자동적으로 판별하는 싱크 극성을 자동적으로 판별하는 싱크 극성 판별장치에 관한 것이다.The present invention relates to a sync polarity determination device, and more particularly, to a sync polarity determination device for automatically determining a sync polarity for automatically determining the sync polarity by a simple configuration.

일반적으로, 모니터 시스템은 입력되는 화상신호를 적절하게 디스플레이하기 위해서 상기 화상 신호와 같이 입력되는 싱크신호(이하, 싱크라 약칭한다)의 극성을 판별한 후, 최종적으로. 양극성의 싱크를 출력하여야 한다.In general, the monitor system finally determines the polarity of the input sync signal (hereinafter, abbreviated as synch) as the image signal in order to properly display the input image signal. The bipolar sink should be output.

상기와 같이, 입력되는 싱크의 극성을 판별하여야 하는 이유는 그래픽 처리장치, 예를 들면 VGA, SVGA, XGA로 입력되는 싱크의 극성이 아래의 표에 나타난 바와 같이 제각각 상이하기 때문이다. 그리고, 싱크의 극성을 최종적으로 양극성으로 하여 출력하여야 하는 이유는 모니터 시스템 내부의 신호처리장치가 양극성의 싱크만을 인식할 수 있도록 되어 있기 때문이다.As described above, the reason for determining the polarity of the input sink is that the polarities of the sinks input to the graphics processing apparatus, for example, VGA, SVGA, and XGA, are different as shown in the following table. The reason why the polarity of the sink is finally made polar is to output the signal processor in the monitor system so that only the polarity of the sink can be recognized.

상술한 바와 같이 싱크의 극성을 판별한 후, 양극성의 싱크를 출력하는 종래의 싱크 극성 판별장치의 일 예를 제1도에 나태내 보였다.After determining the polarity of the sink as described above, an example of a conventional sink polarity determination device for outputting a bipolar sink is shown in FIG.

제1도를 참조하면, 종래의 싱크 극성 판별장치는 입력되는 싱크를 분배하는 분배저항기(R1, R2)와, 상기 분배저항기(R1)(R2)에 의해 분배된 전압과 소정의 바이어스 전압을 비교하는 제1,2비교기(2, 4)를 포함하여 구성되어있다. 또한, 상기 싱크 극성 판별장치는 상기 제1, 2비교기(2, 4)에 소정의 바이어스 전압을 인가하는 제1,2바이어스 전원(3, 5)을 포함한다. 여기서, 부재기호 C, R은 싱크를 적절하게 통과시키기 위한 커패시터와 저항이고, 분배저항기(R1)(R2)는 외부 어플리케이션 (APPLICATlON)용 소자이다.Referring to FIG. 1, the conventional sink polarity discrimination apparatus compares the distribution resistors R1 and R2 for distributing the input sink with the voltage distributed by the distribution resistors R1 and R2 and a predetermined bias voltage. It comprises a first and second comparators (2, 4). In addition, the sync polarity determination device includes first and second bias power sources 3 and 5 for applying a predetermined bias voltage to the first and second comparators 2 and 4. Here, member symbols C and R are capacitors and resistors for properly passing the sink, and distribution resistors R1 and R2 are elements for an external application APPLICAT10.

상기와 같이 구성된 종래 싱크 극성 판별장치의 작용 및 동작을 살펴보면 다음과 같다.Looking at the operation and operation of the conventional sink polarity determination device configured as described above are as follows.

먼저, 제1도의 장치에 소정의 싱크가 입력되면, 상기 싱크는 분배저항기 (R1)(R2)의 저항비에 의해 소정의 값으로 분배되어 제1, 2비교기(2, 4)에 각각 입력된다. 이때, 상기 싱크가 양극성인 경우와 음극성인 경우, 제1, 2비교기(2, 4) 입력단(a)의 DC 바이어스 전압이 상이하게 된다. 따라서, 음극성의 싱크가 입력될 때는 제1비교기(2)가 동작하도록 하고, 양극성의 싱크가 입력될 때는 제2비교기(4)가 동작되도록 제1, 2바이어스 전원(3,5)을 조정하면, 제1도의 싱크 극성 판별장치는 항상 양극성의 싱크만 출력하게 된다.First, when a predetermined sink is input to the apparatus of FIG. 1, the sink is divided into predetermined values by the resistance ratios of the distribution resistors R1 and R2 and input to the first and second comparators 2 and 4, respectively. . In this case, when the sink is positive and negative, the DC bias voltages of the input terminals a of the first and second comparators 2 and 4 are different. Therefore, when the first comparator 2 is operated when a negative sink is input, and the first and second bias power sources 3 and 5 are adjusted to operate the second comparator 4 when a positive sink is input, The sink polarity determination device of FIG. 1 always outputs only the bipolar sink.

그런데, 상기와 같은 종래의 싱크 극성 판별장치는, 외부의 어플리케이션 소자와 별도의 DC 바이어스 전원을 구비하여 싱크의 극성을 판별하기 때문에 그 구성이 복잡해지는 문제점이 있었다. 즉, 종래의 싱크 극성 판별장치는, 외부 어플리케이션 소자인 분배저항기에 의해 싱크의 극성을 판별하기 때문에, 음극성 및 양극성의 멀티-싱크를 필요로 하는 VGA, SVGA, XGA와 같은 그래픽 카드를 갖는 모니터 시스템에서 사용될 때 이용상의 곤란한 점이 많았다.However, the conventional sink polarity determination device as described above has a problem in that its configuration is complicated because the sink polarity is determined by providing a DC bias power source separate from an external application element. That is, the conventional sink polarity discrimination apparatus monitors the polarity of the sink by a distribution resistor, which is an external application element, so that a monitor having a graphics card such as VGA, SVGA, and XGA that requires negative and bipolar multi-sinks. When used in a system, there were many difficulties in use.

본 발명은 상기와 같은 문제점을 해결하기 의하여 창출된 것으로서, 외부 어플리케이션 부품없이 자동적으로 싱크의 극성을 판별하는 싱크 극성 판별장치를 제공함에 그 목적이 있다.The present invention has been made by solving the above problems, and an object thereof is to provide a sink polarity determination device that automatically determines the polarity of a sink without an external application component.

상기 목적을 달성하기 위하여 본 발명에 따른 싱크 극성 판별장치는, 입력되는 싱크의 극성을 판별하여 양극성의 싱크를 출력하는 싱크 극성 판별장치에 있어서, 상기 입력되는 싱크를 소징 시간 지연시키는 시간지연부, 한 입력단은 상기 입력되는 싱크를 직접 입력받으며, 그 다른 입릭단은 상기 시간지연부의 출력을 입력받는 배타적 논리합 연산수단, 및 상기 배타적 논리합 연산수단의 출력을 입력받아 상기 입력되는 싱크의 극성에 상관없이 항상 양극성의 싱크만 출력하는 플립플롭 수단을 구비하는 점에 그 특징이 있다.In order to achieve the above object, a sink polarity determining device according to the present invention comprises: a sink polarity determining device for determining a polarity of an input sink and outputting a bipolar sink, comprising: a time delay unit for delaying the input sink time; One input terminal directly receives the input sink, the other input terminal receives exclusive OR operation means for receiving the output of the time delay unit, and an output of the exclusive OR value regardless of the polarity of the input sink. It is characterized by having a flip-flop means for always outputting only a bipolar sink.

본 발명의 실시예에 있어서, 상기 플립플롭 수단은 D-플립플롭이다.In an embodiment of the invention, the flip-flop means is a D-flip flop.

이하, 첨부된 도면을 참조하면서 본 발명에 따른 싱크 극성 판별장치의 바람직한 일 실시예를 상세하게 설명한다.Hereinafter, with reference to the accompanying drawings will be described in detail a preferred embodiment of the sink polarity determination apparatus according to the present invention.

본 발명 싱크 극성 판별장치는, 단순한 구성에 의해 입력되는 싱크의 극성을 자동적으로 판별하여 최종적으로 양극성의 싱크를 출력하는 것으로서, 그 한 입력단은 입력되는 싱크를 직접 입력받으며, 그 다른 입력단은 상기 싱크가 소정시간 지연된 시간지연 싱크를 입력받는 배타적-OR 게이트(EXCLUSIVE-OR GATE : 30)와, 상기 배타적-OR 게이트(30)의 출력을 입력받아 상기 입력되는 싱크의 극성에 상관없이 항상 양극성의 싱크만 출력하는 D-플립플롭(40)을 구비한다.The sink polarity discrimination apparatus of the present invention automatically determines the polarity of the sink input by a simple configuration and finally outputs a bipolar sink, the input terminal of which receives the input sink directly and the other input terminal of the sink. Is a positive-OR gate (EXCLUSIVE-OR GATE: 30) that receives a time-delayed sink delayed by a predetermined time, and receives an output of the exclusive-OR gate 30 at all times regardless of the polarity of the input sink. D-flip-flop 40 to output only.

또한, 본 발명에 따른 싱크 극성 판별장치는, 상기 배타적-OR 게이트(30)의 다른 입력단에 상기 싱크가 소정시간 지연된 후 입력되도록 하는 시간지연부(20)를 구비하는데, 이 시간지연부(20)는 다수개의 인버터(미도시) 또는 버퍼(BF)로 구성된다.In addition, the sink polarity determining apparatus according to the present invention includes a time delay unit 20 for inputting the sink after a predetermined time delay at the other input terminal of the exclusive-OR gate 30. ) Is composed of a plurality of inverters (not shown) or buffers BF.

상기와 같이 구성된 본 발명에 따른 싱크 극성 판별장치의 작용 및 동작을 제2도 내지 제4도를 참조하면서 상세하게 설명한다.The operation and operation of the sync polarity determination device according to the present invention configured as described above will be described in detail with reference to FIGS. 2 to 4.

먼저, 제3도 (a)와 같은 양극성의 싱크가 시간지연부(20)에 입력되면, 시간지연부(20)는 제3도 (b)와 같이 소정 시간이 지연된 시간지연 싱크를 출력한다. 시간지연부{20)에서 출력된 시간지연 싱크와 입력되는 원래의 싱크가 배타적-OR 게이트(30)에 입력되면, 상기 배타적-OR 게이트(30)는 제3도 (c)와 같은 신호를 출력한다. 그리고, 상기 배타적-OR 게이트(30)의 출력이 D-플립플롭(40)의 CK단자에 입력되면, 상기 D-플립플롭(40)은 제3도 (c) 신호파형의 포지티브(POSITIVE) 에지(EDGE)에서 토글(TOGGLE)되어 제3도 (d)와 같은 양극성의 싱크만 출력한다.First, when the bipolar sink as shown in FIG. 3 (a) is input to the time delay unit 20, the time delay unit 20 outputs the time delay sink delayed by a predetermined time as shown in FIG. When the time delay sink output from the time delay unit 20 and the original sink input to the exclusive-OR gate 30 are input, the exclusive-OR gate 30 outputs a signal as shown in FIG. do. When the output of the exclusive-OR gate 30 is input to the CK terminal of the D-flip flop 40, the D-flip flop 40 has a positive edge of the signal waveform of FIG. 3 (c). It is toggled at EDGE to output only the bipolar sink as shown in FIG.

마찬가지로, 제4도 (a)와 같은 음극성의 싱크가 시간지연부(20)에 입력되면, 시간지연부(20)는 제4도 (b)와 같이 소정 시간이 지연된 시간지연 싱크를 출력한다. 시간지연부(20)에서 출력된 시간지연 싱크와 입력되는 원래의 싱크가 배타적-OR 게이트(30)에 입력되면, 상기 배타적-OR 게이트(30)는 제4도 (c)와 같은 신호를 출력한다. 그리고, 상기 배타적-OR 게이트(30)의 출력이 D-플립플릅(40)의 CK단자에 입력되면, 상기D-플립플롭(40)는 제4도 (c) 신호파형의 포지티브(POSITIVE) 에지(EDGE)에서 토글(TOGGLE)되어 제4도 (d)와 같은 양극성의 싱크만 출력한다.Similarly, when the sink of negative polarity as shown in FIG. 4 (a) is input to the time delay unit 20, the time delay unit 20 outputs the time delay sink delayed by a predetermined time as shown in FIG. When the time delay sink output from the time delay unit 20 and the original sink input to the exclusive-OR gate 30 are input, the exclusive-OR gate 30 outputs a signal as shown in FIG. do. When the output of the exclusive-OR gate 30 is input to the CK terminal of the D flip-flop 40, the D-flip flop 40 is a positive edge of the signal waveform of FIG. It is toggled at EDGE to output only the bipolar sink as shown in FIG.

따라서, 본 발명에 따른 싱크 극성 판별장치는, 입력되는 싱크의 극성에 상관없이 항상 양극성의 싱크만 출력한다.Therefore, the sink polarity determining apparatus according to the present invention always outputs only the bipolar sink regardless of the polarity of the input sink.

상술한 바와 같이 본 발명에 따른 싱크 극성 판별장치는, 단순한 구성에 의해 입력되는 싱크의 극성을 자동적으로 판별하여 최종적으로 양극성의 싱크를 출력하는 이점을 제공한다.As described above, the sink polarity determining device according to the present invention provides an advantage of automatically determining the polarity of the sink input by a simple configuration and finally outputting the bipolar sink.

본 발명은 상기 실시예에 한정되지 않으며, 많은 변형이 본 발명의 기술적 사상 내에서 당 분야에서 통상의 지식을 가진 자에 의하여 가능함은 물론이다.The present invention is not limited to the above embodiments, and many variations are possible by those skilled in the art within the technical spirit of the present invention.

Claims (4)

입력되는 싱크의 극성을 판별하여 양극성의 싱크를 출력하는 싱크 극성 판별장치에 있어서, 상기 입력되는 싱크를 소정 시간 지연시키는 시간지연부, 한 입력단은 상기 입력되는 싱크를 직접 입력받으며, 그 다른 입력단은 상기 시간지연부의 출력을 입력받는 배타적 논리합 연산수단, 및 상기 배타적 논리합 연산수단의 출력을 입력받아 상기 입력되는 싱크의 극성에 상관없이 항상 양극성의 싱크만 출력하는 플립플롭 수단을 구비하는 것을 특징으로 하는 싱크 극성 판별장치.In the sink polarity determination device for determining the polarity of the input sink and outputting a bipolar sink, a time delay unit for delaying the input sink for a predetermined time, one input terminal directly receives the input sink, the other input terminal And an exclusive OR operation means for receiving the output of the time delay unit, and a flip-flop means for receiving an output of the exclusive OR operation means and always outputting only a bipolar sink regardless of the polarity of the input sink. Sink polarity determination device. 제1항에 있어서, 상기 플립플롭 수단은 D-플립플롭인 것을 특징으로 하는 싱크 극성 판별장치,2. The sink polarity discrimination apparatus according to claim 1, wherein the flip-flop means is a D-flip flop. 제2항에 있어서, 상기 시간지연수단은 다수개의 버퍼가 직렬로 접속되어 형성되는 것을 특징으로 하는 싱크 극성 판별장치.3. The sink polarity discrimination apparatus according to claim 2, wherein the time delay means is formed by connecting a plurality of buffers in series. 제2항에 있어서, 상기 지연수단은 다수개의 인버터가 직렬로 접속되어 형성되는 것을 특징으로 하는 싱크 극성 판별장치.The sink polarity determining device according to claim 2, wherein the delay means is formed by connecting a plurality of inverters in series.
KR1019950069748A 1995-12-30 1995-12-30 Device for discriminating sink polarity KR100190011B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950069748A KR100190011B1 (en) 1995-12-30 1995-12-30 Device for discriminating sink polarity

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950069748A KR100190011B1 (en) 1995-12-30 1995-12-30 Device for discriminating sink polarity

Publications (2)

Publication Number Publication Date
KR970055407A KR970055407A (en) 1997-07-31
KR100190011B1 true KR100190011B1 (en) 1999-06-01

Family

ID=19448574

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950069748A KR100190011B1 (en) 1995-12-30 1995-12-30 Device for discriminating sink polarity

Country Status (1)

Country Link
KR (1) KR100190011B1 (en)

Also Published As

Publication number Publication date
KR970055407A (en) 1997-07-31

Similar Documents

Publication Publication Date Title
US3612906A (en) Pulse synchronizer
US5448597A (en) Clock signal switching circuit
US5313154A (en) Apparatus for detecting a frequency deviation between two frequency sources
US6873183B1 (en) Method and circuit for glitchless clock control
KR100190011B1 (en) Device for discriminating sink polarity
US5280628A (en) Interruption controlling system using timer circuits
GB2276509A (en) Video clamp signal generation control circuit discriminates source of sync pulses
GB2225190A (en) Deriving horizontal and vertical sync pulses from a three-level HDTV sync signal
US6999542B1 (en) Data ready indicator between different clock domains
US3935475A (en) Two-phase MOS synchronizer
KR0143309B1 (en) Dynamic static signal conversion system
KR100235563B1 (en) Polarity detector
JPS62159174A (en) Synchronous signal processing circuit
KR200229406Y1 (en) Synchronous signal conversion circuit
KR960010187B1 (en) Clamp signal delaying circuit
KR0163138B1 (en) Discrimination circuit of clock existence
KR900003074Y1 (en) Adapter circuit for mono monitor
KR100599951B1 (en) Data only enable mode circuit of liquid crystal display device
JP3058103B2 (en) Video mute signal generation circuit
KR0127477B1 (en) Inverter control apparatus
JPS6397069A (en) Synchronization separating circuit
KR950000620Y1 (en) Dead time compensation circuit
GB2208321A (en) Logic probe
KR0178892B1 (en) Circuit for clock multiplex
KR0131580Y1 (en) Circuit for automatically changing synchronization signals

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20061221

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee