KR0177105B1 - 대 전력 수평 드라이브 회로 - Google Patents

대 전력 수평 드라이브 회로 Download PDF

Info

Publication number
KR0177105B1
KR0177105B1 KR1019950051334A KR19950051334A KR0177105B1 KR 0177105 B1 KR0177105 B1 KR 0177105B1 KR 1019950051334 A KR1019950051334 A KR 1019950051334A KR 19950051334 A KR19950051334 A KR 19950051334A KR 0177105 B1 KR0177105 B1 KR 0177105B1
Authority
KR
South Korea
Prior art keywords
horizontal
drive
unit
current
circuit
Prior art date
Application number
KR1019950051334A
Other languages
English (en)
Other versions
KR970056806A (ko
Inventor
이승택
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950051334A priority Critical patent/KR0177105B1/ko
Priority to US08/768,716 priority patent/US5808426A/en
Publication of KR970056806A publication Critical patent/KR970056806A/ko
Application granted granted Critical
Publication of KR0177105B1 publication Critical patent/KR0177105B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • H03F3/19High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
    • H03F3/193High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only with field-effect devices
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/27Circuits special to multi-standard receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Details Of Television Scanning (AREA)

Abstract

본 발명은 대 전력 수평 드라이브의 편향주파수에 따라 수평 출력 트랜지스터의 베이스의 적정 전류를 공급할 수 있는 대 전력 수평 드라이브 회로에 관한 것으로서, 대 전력 디스플레이 장치에 있어서 고품질, 고신뢰성을 갖도록, 편향주파수에 따라 수평 출력 트랜지스터의 베이스에 적정 전류를 공급할 수 있는 대 전력 수평 드라이브 회로를 공급함을 목적으로 한다.
또한 수평 출력 트랜지스터의 베이스단에 구동 에너지원을 스위칭하여 전류를 제어함으로써 효율적이고 안전하게 동작하는 대전류, 대전압 및 고속의 스위칭 타임이 필요한 초고해상도 모니터의 수평 드라이브 회로의 설계를 기대할 수 있는 효과가 있는 대 전력 수평 드라이브 회로에 관한 것이다.

Description

대 전력 수평 드라이브 회로
제1도는 종래의 수평 드라이브 회로를 나타내는 회로도이다.
제2도는 본 발명에 따른 대 전력 수평 드라이브 회로를 나타내는 회로도이다.
제3도는 제2도의 각 부의 동작 특성을 나타내는 파형도이다.
본 발명은 대 전력 수평 드라이브 회로에 관한 것으로서, 보다 상세하게는 입력되는 편향주파수에 따라 수평 출력 트랜지스터의 베이스에 적정 전류를 공급할 수 있는 대 전력 수평 드라이브 회로에 관한 것이다.
일반적으로 수평 드라이브 회로는 출력 트랜지스터를 온/오프 시키는데, 충분한 베이스 전류를 공급하고, 파형 보정을 한다. 드라이브 회로 형식에는 드라이브단이 온 상태일 때 출력단도 온 상태로 되는 동위상(동극성) 드라이브 방식과 드라이브단이 온 상태일 때 출력단이 오프가 되는 역위상(역극성) 방식이 있으며, 후자가 많이 이용된다.
출력을 드라이브하는 전압은 펄스 파형으로도 되므로 수평 발진 출력만 충분히 크면 직접 드라이브도 가능하지만 출력 단을 직접 발진회로의 출력부하로 사용하면 전력이 커서 발진 주파수가 영향을 받아 불안정하게 되기 쉬우므로 드라이브단을 완충 증폭기(버퍼 앰프)로서 동작시키는 경우도 있다.
디스플레이 장치에 있어서의 해상도는 수평주파수, 수직주파수의 대역 폭에 의해 결정된다고 볼 수 있는데 고해상도 디스플레이 장치 설계에 있어서 수평주파수 관련 수평 편향부 설계는 매우 중요하다.
특히 수평 출력에 사용되는 트랜지스터는 안전 동작 범위 내에서 동작되어야 하므로 베이스 드라이브의 조건, 콜렉터 전압 및 전류, 스위칭 등을 충분히 고려해야 신뢰성이 높은 동작을 시킬 수가 있게 된다.
한편, 모니터의 해상도가 증가함에 따라 수평주파수가 증가하므로써 수평 출력회로의 디바이스도 대용량의 전류 및 높은 전압과 빠른 상승/하강 타임이 요구되고 있다.
제1도는 종래의 수평 드라이브 회로를 나타내는 회로도이다.
제1도에서, 수평 발진부(10)의 출력 파형은 수평 드라이브 전계 효과 트랜지스터(Field Effect Transistor : Q1)에 인가되어 여진 증폭된 후, 수평 출력 트랜스(T)를 통하여 수평 출력 트랜지스터(Q2)의 베이스에 인가된다.
그리고, 상기 수평 출력 트랜지스터(Q2)의 온/오프에 의해서 트랜지스터(Q2)의 콜렉터에는 전압 및 전류가 흐른다. 이때의 전압 및 전류는 트랜지스터(Q2)의 스펙내에서 사용하여야 한다. 이때 저항(R1)과 캐패시터(C1)는 피크 펄스 제어를 위한 스누버(Snubber)로 사용되고, 다이오드(D1)는 댐핑용 다이오드이며, 캐패시터(C1)는 공진용 캐패시터이다. 그리고, 상기 수평 출력 트랜지스터(Q2)의 콜렉터에 흐르는 전압과 전류가 수평편향요크(LDY)에 인가되므로써 모니터의 화면에 주사선이 형성된다.
한편, 의료 기기와 같은 초고해상도(예를 들어, 20A,2000V)의 수평 출력 회로를 설계하려면 대전압, 대전류 및 고속의 스위칭 타임을 갖는 디바이스가 필요하다. 따라서 상기 수평출력 트랜지스터(Q2)의 스펙을 높여 주어야 하나 상기 수평 출력 트랜지스터(Q2)는 15A,1500V가 최고의 스펙이므로, 20A,2000V이사으이 출력회로를 구성하지 못하는 문제점이 있었다.
그리고, 상기 트랜지스터(Q2)는 전류에 의해 제어되므로 트랜지스터(Q2)의 베이스에 대전류를 공급해야 하는 어려움이 있으며, 또한 상기 트랜지스터(Q2)는 스위칭 타임이 느리므로 빠른 상승/하강 타임이 요구되는 회로에서는 적절하지 못하였다.
따라서, 종래에 사용되고 있는 바이폴라 트랜지스터를 드라이브할 경우에는 수평 출력 트랜지스터가 온 상태일 때 완전히 포화시켜야 하고 이를 위해 오프될때, 스토리지 타임을 최대한 줄여야 하는 등 드라이브 설계에 고도의 기술을 필요로 한다.
또한 해당 디스플레이 장치가 넓은 주파수범위를 갖는 다양한 모드(해상도, 주파수)를 컨트롤할 수 있도록 설계해야 한다면 단순히 트랜지스터와 트랜스의 결합으로 충분한 신뢰성을 갖는 드라이브 회로를 설계하기가 어렵다.
따라서, 본 발명은 이러한 문제점을 해결하기 위한 것으로서, 편향주파수에 따라 수평 출력 트랜지스터의 베이스에 적정 전류를 공급할 수 있는 대 전력 수평 드라이브 회로를 공급함을 목적으로 한다.
위와 같은 목적을 달성하기 위한 본 발명은 수평 발진부에서 만들어진 펄스파를 증폭하는 수평 드라이브부와, 입력되는 주파수에 따라 적정 주파수 범위에서 스위칭하여 충분한 드라이브 전류를 제공하는 드라이브 전압 조절부와, 상기 드라이브 전압조절부의 출력전압에 따라 수평 편향 전류를 출력하는 수평 편향 출력부를 구비하는 대 전력 수평 드라이브 회로에 있어서 상기 드라이브 전압 조절부는 상기 수평 드라이브부의 수평 트랜스의 연결된 저항의 양단 드레인과 소오스단이 연결된 전계효과 트랜지스터와, 상기 전계효과 트랜지스터의 게이트단에 연결된 노이즈 방지용 회로로 구성된 것을 특징으로 한다.
본 발명의 또 다른 구성상의 특징은 수평 발진부에서 만들어진 펄스파를 증폭하는 수평 드라이브부와, 드라이브 전류를 제어하는 베이스 전압 조절부와, 상기 베이스전압조절부의 출력전압에 따라 수평 편향 전류를 출력하는 수평 편향 출력부를 구비하는 대 전력 수평 드라이브회로에 있어서, 상기 베이스 전압 조절부가 수평 출력 트랜지스터의 베이스단에 인가되는 전류를 제어하는 전계효과 트랜지스터와, 상기 전계 효과 트랜지스터의 게이트단에 연결된 노이즈 방지용 회로로 구성된 점에 있다.
또한 본 발명은 수평 발진부에서 만들어진 펄스파를 여진 증폭하는 수평 드라이브부와, 입력되는 주파수에 따라 적정 주파수 범위에서 스위칭하여 충분한 드라이브 전류를 제공하는 드라이브 전압 조절부와, 드라이브 전류를 제어하는 베이스 전압 조절부와, 상기 드라이브전압 조절부와 베이스전압 조절부에 의해 조절된 전압에 따라 수평 편향 전류를 출력하는 수평 편향 출력부로 구성될 수 있다.
이하 첨부된 도면을 참조로 하여 본 발명의 구성 및 동작을 상세히 설명한다. 제2도는 본 발명의 일 실시에 따른 대 전력 수평 드라이브 회로를 나타내는 회로도이다.
도면에서 보는 바와 같이, 본 발명은 수평 드라이브 단(100)과, 드라이브 전압 조절부(110)와, 베이스 전압 조절부(120)와, 수평 편향 출력부(200)로 구성된다. 이때, 상기 수평 드라이브 단 (100)은 수평 발진부(10)의 출력단에 게이트 단이 연결된 전계 효과 트랜지스터(Q1)와, 상기 전계 효과 트랜지스터(Q1)의 드레인 단에 연결된 저항(R1)및 캐패시터(C1)와, 트랜스포머(T)의 2차측 코일에 연결된 저항(R2) 및 저항(R5)으로 구성된다.
상기 드라이브 전압 조절부(110)는 저항(R4)과, 다이오드(D1)및 캐패시터(C3)가 병렬로 연결되고, 그 접점에 게이트단이 연결되고, 드레인단은 상기 수평 드라이브 단(100)의 B공급단의 저항(R2)에 연결되고,소오스단은 저항(R3)을 통해 저항(R2)에 연결되는 전계효과 트랜지스터(Q1)로 구성된다.
상기 베이스 전압 조절부(120)는 저항(R7)과, 다이오드(D2) 및 캐패시터(C5)가 병렬로 연결되고, 그 접점에 게이트단이 연결되고, 드레인단은 캐패시터(C2)를 통해, 소오스단은 저항(R6)을 통해 수평 출력 트랜지스터(Q4)의 베이스 단에 연결되어 구성된다.
또한 수평 편향 출력부는 상기 수평 드라이브 단 (100)의 트랜스포머(T)로부터 검출된 전압을 저항(R5)을 통해 베이스단에 인가받고, 에미터단은 접지 되고, 콜렉터단에 공진용 캐패시터(C4) 및 댐핑용 다이오드(D3)와, 수평 편향 요크(Hdy)가 병렬로 연결된다.
위와 같이 구성된 본 발명은 다음에서 설명하는 바와 같이 동작한다. 수평 주파수 제어 및 수평 발진부(10)에서 만들어진 수평 드라이브 펄스(구형파)는 스위칭 스피드가 빠른 전계효과 트랜지스터(Q1)에 인가되어 수평 드라이브 트랜스(T)의 구동원이 된다. 또한 Vcc1은 수평 출력 트랜지스터(Q4)의 베이스를 구동시키기 위한 에너지원으로서, 드라이브 트랜스포머(T)의 1차측의 조건에 따라 수평 출력 트랜지스터(Q4)의 스위칭이 이루어진다. 수평 출력 트랜지스터(Q4)의 스위칭에 따라 온-타임 일때, 수평 출력 트랜지스터(Q4)가 동작하게 되고 오프-타임일때, 후단에 연결된 댐핑용 다이오드(D3)가 동작하여 톱니파 편향 전류를 생성하게 된다.
특정 주파수 범위에서 하이신호를 입력 받도록 구성된 신호원인 S1 및 S2가 로우 신호를 입력 받게 되면 후단에 연결된 전계효과 트랜지스터(Q2,Q3)가 턴-오프 되어 동작하지 않으므로, 드라이브 전원 컨드롤 저항(R2)과 베이스 컨트롤 저항(R5) 및 캐패시터(C2)가 트랜지스터(Q4)의 베이스 구동을 위한 에너지원으로 작용하게 된다.
그러나 상기 신호원 S1 및 S2에 하이신호가 인가되면, 전계효과 트랜지스터(Q2 및 Q3)가 동작함에 따라 보조 콘트롤 저항(R3 및 R6)이 상기 수평 출력 트랜지스터(Q4)의 베이스 구동을 위한 드라이브 에너지원으로 작용하게 된다. 이때, 저항(R1)및 캐패시터(C1)는 피크 펄스 제어를 위한 스누버로 사용되었고, 다이오드(D1,D2) 및 캐패시터(C3,C5)는 임펄스성 노이즈 방지를 위해 사용되고, 저항(R4,R7)은 라인 노이즈 방지용으로 사용되었다.
여기서 상기 수평 출력 트랜지스터(Q4)의 베이스 단에 인가되는 전류를 제어하기 위해서는 드라이브 전압 조절부(110)를 이용하거나, 베이스 전압 조절부(120)를 사용할 수 있으며, 두 회로를 모두 이용하여도 베이스 단의 드라이브 전류를 제어할 수 있다.
제3도는 상기 제2도의 각 부의 동작 파형도로서, 제3a도는 수평 드라이브 전계효과 트랜지스터 게이트 단의 전압의 파형도이고, 제3b도는 수평 출력 트랜지스터의 베이스단에 흐르는 전류의 파형도이고, 제3c도는 수평 출력 트랜지스터의 콜렉터단에 인가되는 전압의 파형도이다. 제3d도는 수평 출력 트랜지스터의 콜렉터단에 흐르는 전류의 파형도이다.
기본적으로 수평 출력 트랜지스터(Q4)를 턴-온 시키기에 필요한 드라이브 에너지는 WD라 할 때 WD= IB1× VBE× TON으로 나타낼 수 있다. 여기서 IB1은 수평 출력 트랜지스터(Q4)가 턴-온 될 때 충분히 포화시키기 위해 필요한 전류이며 IB2는 수평 출력 트랜지스터(Q4)의 TSTG(스토리지 타임)을 짧게하기 위한 출력 트랜지스터 턴-오프시의 역방향 베이스 전류를 나타낸다. 따라서 디스플레이 장치에서 구동해야 할 전체영역의 주파수에서 IB1과 IB2유지가 드라이브 조건에 큰 영향을미치게 되는 것이다.
이상에서 설명한 바와 같이 본 발명은, 수평 출력 트랜지스터의 베이스단에 구동 에너지원을 스위치아여 전류를 제어함으로써 효율적이고 안전하게 동작하는 대전류, 대전압 및 고속의 스위칭 타임이 필요한 초고해상도 모니터의 수평 드라이브 회로의 설계를 기대할 수 있는 효과가 있다.

Claims (5)

  1. 수평 발진부에서 만들어진 펄스파를 증폭하는 수평 드라이브부와, 입력되는 주파수에 따라 적정 주파수 범위에서 스위칭하여 충분한 드라이브 전류를 제공하는 드라이브 전압 조절부와, 상기 드라이브 전압조절부의 출력전압에 따라 수평 편향 전류를 출력하는 수평 편향 출력부를 구비하는 대 전력 수평 드라이브 회로에 있어서, 상기 드라이브 전압 조절부는 상기 수평 드라이브부의 수평 트랜스에 연결된 저항의 양단 드레인과 소오스단이 연결된 전계효과 트랜지스터와, 상기 전계효과 트랜지스터의 게이트단에 연결된 노이즈 방지용 회로로 구성된 것을 특징으로 하는 대 전력 수평 드라이브 회로.
  2. 제1항에 있어서, 상기 노이즈 방지용 회로가, 임펄스 노이즈 방지용의 캐패시터 및 다이오드와, 라인 노이즈 방지용 저항이 병렬로 연결된 것을 특징으로 하는 대 전력 수평 드라이브 회로.
  3. 수평 발진부에서 만들어진 펄스파를 증폭하는 수평 드라이브부와, 드라이브전류를 제어하는 베이스 전압 조절부와, 상기 베이스전압조절부의 출력전압에 따라 수평편향 전류를 출력하는 수평 편향 출력부를 구비하는 대전력 수평 드라이브회로에 있어서, 상기 베이스 전압 조절부가 수평 출력 트랜지스터의 베이스단에 인가되는 전류를 제어하는 전계효과 트랜지스터와, 상기 전계효과 트랜지스터의 게이트단에 연결된 노이즈 방지용 회로로 구성된 것을 특징으로 하는 대 전력 수평 드라이브 회로.
  4. 제3항에 있어서, 상기 노이즈방지용 회로는 임펄스 노이즈 방지용 캐패시터 및 다이오드에 연결된 라인노이즈방지용 저항으로 구성된 것을 특징으로 하는 데 전력 수평 드라이브 회로.
  5. 수평 발진부에서 만들어진 펄스파를 여진 증폭하는 수평 드라이브부와, 입력되는 주파수에 따라 적정 주파수 범위에서 스위칭하여 충분한 드라이브 전류를 제공하는 드라이브 전압 조절부와, 드라이브 전류를 제어하는 베이스 전압 조절부와, 상기 드라이브전압 조절부와 베이스전압 조절부에 의해 조절된 전압에 따라 수평 편향 전류를 출력하는 수평 편향 출력부를 구비하는 대 전력 수평 드라이브회로.
KR1019950051334A 1995-12-18 1995-12-18 대 전력 수평 드라이브 회로 KR0177105B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019950051334A KR0177105B1 (ko) 1995-12-18 1995-12-18 대 전력 수평 드라이브 회로
US08/768,716 US5808426A (en) 1995-12-18 1996-12-18 Horizontal drive circuit for large current in video display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950051334A KR0177105B1 (ko) 1995-12-18 1995-12-18 대 전력 수평 드라이브 회로

Publications (2)

Publication Number Publication Date
KR970056806A KR970056806A (ko) 1997-07-31
KR0177105B1 true KR0177105B1 (ko) 1999-05-01

Family

ID=19440961

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950051334A KR0177105B1 (ko) 1995-12-18 1995-12-18 대 전력 수평 드라이브 회로

Country Status (2)

Country Link
US (1) US5808426A (ko)
KR (1) KR0177105B1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6002380A (en) * 1996-08-13 1999-12-14 Samsung Electronics Co., Ltd. Circuit for compensating for vertical distortion of image by modes in display
KR100242842B1 (ko) * 1997-05-27 2000-02-01 윤종용 복수의 fet를 이용한 수평편향 드라이브 회로
KR20000067212A (ko) * 1999-04-26 2000-11-15 김영환 모니터의 수평 드라이브 회로
KR100575167B1 (ko) * 1999-09-10 2006-04-28 삼성전자주식회사 다중모드 영상표시기기에 있어서 수평구동트랜스포머의 구동전압 보상회로
US6323606B1 (en) * 2000-12-27 2001-11-27 Philips Electronics North America Corporation Monitor deflection circuit
US7351739B2 (en) * 2004-04-30 2008-04-01 Wellgen, Inc. Bioactive compounds and methods of uses thereof
CN112637656B (zh) * 2020-12-15 2023-02-17 海宁奕斯伟集成电路设计有限公司 通道配置方法、装置、电子设备以及可读存储介质

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2868537A (en) * 1955-09-27 1959-01-13 Stefan J Harvey Shock absorber
NL152733B (nl) * 1973-02-01 1977-03-15 Philips Nv Schakelinrichting voor een van een beeldweergeefbuis voorziene beeldweergeefinrichting voor het opwekken van een zaagtandvormige afbuigstroom door een regelafbuigspoel, alsmede beeldweergeefinrichting voorzien van een dergelijke schakelinrichting.
FR2374801A1 (fr) * 1976-12-20 1978-07-13 Rca Corp Circuit d'attaque pour etage deflecteur a transistor
US4258630A (en) * 1978-07-25 1981-03-31 Northland Aluminum Products, Inc. Portable turntable for use in microwave ovens
US4263615A (en) * 1979-09-20 1981-04-21 Zenith Radio Corporation Horizontal drive circuit for video display
US4712047A (en) * 1986-06-27 1987-12-08 Sperry Corporation Power on demand beam deflection system for dual mode CRT displays
US5438245A (en) * 1992-05-27 1995-08-01 Sony Corporation High-voltage generating circuit
US5614794A (en) * 1995-04-24 1997-03-25 Shamrock Technology Company Limited Horizontal deflection circuit for a multisync monitor

Also Published As

Publication number Publication date
US5808426A (en) 1998-09-15
KR970056806A (ko) 1997-07-31

Similar Documents

Publication Publication Date Title
US4849651A (en) Two-state, bilateral, single-pole, double-throw, half-bridge power-switching apparatus and power supply means for such electronic power switching apparatus
JP2005500680A (ja) Ledドライバ装置
KR0177105B1 (ko) 대 전력 수평 드라이브 회로
US5687067A (en) Low noise controller for pulse width modulated converters
JP3238088B2 (ja) 圧電トランス駆動回路およびこれを用いる冷陰極管照明装置
US6236579B1 (en) Power supply apparatus, its control method and image formation apparatus
US6166923A (en) Switched-mode power supply
KR200150912Y1 (ko) 전력 모스 전계 효과 트랜지스터의 제어회로
US6812919B1 (en) Display device with power interruption delay function
KR950000287B1 (ko) 편향 주사 및 전원 스위칭 장치
KR20000007848A (ko) 디스플레이장치의 서지보호회로
JP3748876B2 (ja) 半導体装置
US4721922A (en) Electric signal amplifiers
JP2000354375A (ja) 電源装置、電子機器、及び電源装置の制御方法
JPH10164385A (ja) 垂直出力回路
JPH069589Y2 (ja) Mos−fet駆動回路
JP2005506030A (ja) モーター制御回路およびそれに組み合わせるフルブリッジ・スイッチング
KR960007539B1 (ko) 모니터의 수평출력회로
JPS6121894Y2 (ko)
JP2650567B2 (ja) 高電圧発生回路
KR970067524A (ko) 수평 편향 출력 회로
JPH08149327A (ja) 高圧制御回路
KR0184973B1 (ko) 모니터의 전원 공급 장치
JPH10151414A (ja) 超音波発振装置
KR19990030271U (ko) 디스플레이장치의 수평 드라이브 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071030

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee