KR0175973B1 - 선정된 극성의 비디오 동기 신호를 제공하는 방법 및 장치 - Google Patents

선정된 극성의 비디오 동기 신호를 제공하는 방법 및 장치 Download PDF

Info

Publication number
KR0175973B1
KR0175973B1 KR1019950036333A KR19950036333A KR0175973B1 KR 0175973 B1 KR0175973 B1 KR 0175973B1 KR 1019950036333 A KR1019950036333 A KR 1019950036333A KR 19950036333 A KR19950036333 A KR 19950036333A KR 0175973 B1 KR0175973 B1 KR 0175973B1
Authority
KR
South Korea
Prior art keywords
polarity
pulse train
input
input pulse
pulses
Prior art date
Application number
KR1019950036333A
Other languages
English (en)
Other versions
KR960015359A (ko
Inventor
카홍폴람
힌 쿠오크 루엔
밍 라이 치
Original Assignee
찰스 알. 루이스
모토롤라, 인크.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 찰스 알. 루이스, 모토롤라, 인크. filed Critical 찰스 알. 루이스
Publication of KR960015359A publication Critical patent/KR960015359A/ko
Application granted granted Critical
Publication of KR0175973B1 publication Critical patent/KR0175973B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/06Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows
    • G09G1/14Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible
    • G09G1/16Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible the pattern of rectangular co-ordinates extending over the whole area of the screen, i.e. television type raster
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals

Abstract

본 발명은 디지탈 극성 결정기(130)을 사용하여 입력 순차 펄스들 중 선정된 수의 펄스들의 극성을 디지탈적으로 결정하고, 디지탈 극성 결정기(130)의 출력에 따라 입력 순차 펄스의 극성이 선정된 극성일 때 극성 스위치(120)에 의해 입력 순차 펄스를 출력(135)에 루팅시키며, 입력 순차 펄스의 극성이 선정된 극성이 아닐때 인버터(125)를 통해 입력 순차 펄스를 출력(135)에 루팅시켜 선정된 극성만을 갖는 출력 순차 펄스를 제공하므로써, 입력(102)에 인가된 입력 순차 펄스(200 또는 300)의 극성을 결정하기 위한 회로(100)에 관한 것이다.

Description

선정된 극성의 비디오 동기 신호를 제공하는 방법 및 장치
제1도는 본 발명의 양호한 실시예에 따른 회로의 기능 블럭도.
제2, 3 및 4도는 본 발명의 양호한 실시예에 따른 제1도의 회로의 입출력 파형을 도시한 도면.
제5도는 본 발명의 양호한 실시예에 따른 제1도의 회로의 동작을 상세히 설명한 플로우차트.
제6도는 본 발명의 양호한 실시예에 따른 제1도의 회로를 이용하는 비디오 모니터를 도시한 화면.
* 도면의 주요부분에 대한 부호의 설명
105 : 검증기 110 : 카운터
115 : 극성 검출기 120 : 극성 스위치
125 : 인버터 130 : 디지탈 극성 결정기
602 : 비디오 모니터 615 : 디스플레이 제어 회로
620 : 사용자 제어 625 : 디스플레이
본 발명은 일반적으로 비디오 동기 신호에 관한 것으로서, 특히 비디오 동기 신호의 극성을 제어하기 위한 방법 및 장치에 관한 것이다.
비디오 모니터는 공지된 기술이다. 종래에, 비디오 모니터는 비디오 모니터의 스크린 상에 디스플레이를 얻기 위하여 비디오 모니터에 다양한 신호를 제공하는 컴퓨터와 같은 장비에 결합된다. 이들 신호들 중 한 신호는 비디오 합성 동기 신호(VCSS)이다. 비디오 모니터에 제공되는 VCSS의 극성은 VCSS를 제공하는 장비에 따라 변하고, 마찬가지로 비디오 모니터에 필요한 VCSS의 극성은 변할 수 있다. 장비 및 비디오 모니터의 VCSS의 극성 변화는 국적, 및 장비 및 비디오 모니터의 여러 제조업자들에 의해 채택된 디자인과 같은 요인들에 의해 좌우될 수 있다. 따라서, VCSS를 비디오 모니터에 제공하는 경우에, 비디오 모니터 상에 적절한 디스플레이를 얻고 가능한 장비 손상을 방지하기 위해서는 VCSS의 극성이 비디오 모니터에서 요구하는 극성과 일치하도록 보장하는 것이 중요하다.
장비를 비디오 모니터에 결합할 때에 정확한 VCSS 극성을 보장하는 것은 사용자에게 있어서 상당히 어렵다. 비디오 모니터에서 이들 어려운 점을 해결하기 위한 한가지 방법은 비디오 모니터를 설치할 때에 사용자가 VCSS의 극성을 선택할 수 있게 하는 선택 가능 VCSS 극성 스위치를 제공하는 것이다. 그러나, 이 방법은 비디오 모니터에서 VCSS의 극성을 선택하는 데에 필요한 단계들을 정통한 전문 사용자에게만 유용하다. 비디오 모니터의 주요 판로는 가정용 컴퓨터 사용자이고, 이러한 사용자를 위한 상기 방법의 주요한 단점은 비디오 모니터를 설치할 때에 설치를 복잡하게 하는 추가 단계들이 필요하다는 것이다.
비디오 모니터에 장비를 결합할 때에 정확한 VCSS 극성을 자동적으로 제공하는 다른 방법이 개발되어 왔다. 이 방법은 일정한 지속시간 동안에 비디오 모니터에 제공된 VCSS를 평균하고 이 평균치를 선정된 값에 비교하며 평균치가 선정된 값 이상인지 이하인지에 따라 VCSS의 극성의 표시(indication)를 제공하는 아날로그 회로를 비디오 모니터에 사용한다. 위의 방법에 설명된 바와 같이, VCSS 극성 스위치를 수동으로 스위칭하는 것과 마찬가지로, 상기 표시는 VCSS의 극성이 선정된 극성인 경우에는 직접 다른 비디오 모니터 회로로, VCSS의 극성이 선정된 극성이 아닌 경우에는 인버터를 통해 상기 다른 비디오 모니터 회로로 VCSS를 스위칭하는 데에 사용된다. 이 방법은 상기 방법보다 명확한 장점을 제공하나, 종래의 바이폴라 소자를 사용하는 아날로그 회로는 몇몇 단점을 갖게 된다. 바이폴라 소자 사용시에 갖게 되는 단점은 전력 소모가 크고, 동작 조건 변화로 인한 소자 성능 변화에 민감하다는 것이다 또한, 비디오 모니터가 디지탈 제어 회로를 사용할 때, 상기 방법의 또 다른 단점은 아날로그 회로와 디지탈 제어 회로를 인터페이싱하여야 한다는 것이다.
따라서, 바이폴라 소자를 가급적 사용하지 않는 비디오 모니터에 선정된 극성의VCSS를 제공하는 비디오 모니터를 설치하기 위한, 사용자에게 편리한 방법이 필요하다.
본 발명의 목적을 실현하기 위한 한가지 형태로서, 비디오 합성 동기 신호(VCSS)의 극성을 결정하고, 이 결정을 이용해서 VCSS를 처리하여 선정된 극성의 VCSS를 비디오 모니터에 제공하기 위한 방법을 제공한다.
본 발명의 목적을 실현하기 위한 다른 형태로서, 입력 신호를 수신하고 이 입력 신호의 극성을 나타내는 출력 신호를 제공하는 디지탈 극성 결정기, 및 상기 디지탈 극성 결정기가 상기 입력 신호가 선정된 극성인 것을 나타낼 때에 상기 입력 신호를 출력으로 루팅(routing)시키고, 상기 입력 신호가 상기 선정된 극성이 아닐 때에는 상기 입력 신호를 인버터를 통해 상기 출력으로 루팅시키는 극성 스위치를 포함하는 장치를 제공한다.
이하, 첨부 도면을 참조하여 본 발명을 상세히 설명한다.
제1도는 입력(102), 디지탈 극성 결정기(130), 극성 스위치(120), 인버터(125) 및 출력(135)를 포함하는 회로(100)의 기능 블럭도를 도시한다. 디지탈 극성 결정기(130)은 입력(102)에 제공된 입력 신호의 극성을 결정하고, 입력 신호의 극성을 나타내는 출력 신호를 극성 스위치(120)에 제공한다. 통상적으로, 입력신호는 적어도 제1 및 제2의 입력 신호 레벨을 포함하며, 제1 극성은 제2 극성에 대해 포지티브이거나, 반대로 제1 극성은 제2 극성에 대해 네가티브일 수 있다.
디지탈 극성 결정기(130)은 검증기(105), 카운터(110) 및 극성 검출기(115)를 포함하다. 검증기(105)는 입력(102)에 제공된 펄스 열이 유효한지를 결정한다. 예를 들면, 검증기(105)는 입력 펄스 열의 각 펄스가 선정된 기준에 따르는지를 결정할 수 있다. 예를 들어, 입력 펄스 열 중 한 펄스의 펄스폭이 최소 펄스폭 기준, 예를 들면 8 마이크로초를 만족할 때, 검증기(105)는 출력 펄스를 카운터(110)에 제공한다. 검증기(105)는 예를 들어, 당해 분야에 공지된 카운터 및 에지 검출기를 포함할 수 있는 디지탈 전자 논리 회로를 포함할 수 있다.
극성 검출기(115)는 입력 펄스 열을 수신하고, 입력 펄스 열의 연속적인 펄스들의 극성이 실질적으로 같은지를 결정하며, 연속 펄스들의 극성이 실질적으로 같다는 것을 나타내는 출력 신호를 제공한다. 그러나, 2개의 연속 펄스가 서로 다른 극성을 가지면, 극성 검출기(115)의 출력 신호는 2개의 연속 펄스들이 극성이 실질적으로 서로 같지 않다는 것을 나타낸다. 극성 검출기(115)는 공지된 래치 및 에지 검출기를 포함할 수 있는 디지탈 논리 회로를 포함할 수 있다.
카운터(110)은 검증기(105)로부터 수신된 각각의 펄스를 카운트한다. 카운터(110)이 선정된 수까지 카운트하면, 카운터(110)은 출력 신호를 극성 스위치(120)에 제공한다. 카운터(110)이 극성 검출기(115)로부터 2개의 연속 펄스들의 극성이 같지 않다는 것을 나타내는 출력 신호를 수신하고 선정된 수까지 카운트한 때, 카운터(110)은 통상 0으로 재설정된다. 이어서, 카운터(110)은 검증기(105)로부터 수신된 각각의 펄스를 카운트하기 시작한다. 카운터(110)은 공지된 카운터 및 래치를 포함할 수 있는 디지탈 논리 회로를 포함할 수 있다.
따라서, 카운터로부터 출력을 트리거하는데 필요한 선정된 펄스 수는 이롭게도 입력 펄스 열의 극성에 대한 소정의 변화가 시작될 수 있기 전에 입력 펄스 열의 극성이 일정하게 유지되어야 하는 지속 시간을 설정한다. 이는 선정된 지속 시간보다 짧은 지속 시간을 갖는 의사(spurious) 변화가 잘못된 입력 펄스 열의 극성 변화를 발생시키지 않도록 보장한다. 또한, 선정된 펄스 수를 적절히 선택하므로써, 통상 입력 펄스 열 중 선정된 수의 펄스의 순간 반전을 포함하는 수직 동기 펄스들이 디지탈 극성 결정기에 의해 입력 펄스 열의 극성 변화로서 해석되지 않게 된다. 따라서, 수직 동기 펄스의 발생이 디지탈 극성 결정기의 동작에 영향을 미치는 것이 방지된다.
극성 스위치(120)은 2개의 입력, 즉 입력(102)를 통해 신호가 인가되는 입력 및 디지탈 극성 결정기(130)의 출력에 결합된 제어 입력과, 상기 인가된 입력 신호가 디지탈 극성 결정기(130)의 출력 신호에 따라 결합될 수 있는 2개의 출력을 구비하고 있다. 예를 들면, 디지탈 극성 결정기의 출력 신호가 제1 극성을 나타낼 때, 극성 스위치(120)은 입력(102)에 인가된 신호를 인버터(125)의 입력에 결합시킬 수 있고, 반대로 디지탈 극성 결정기의 출력 신호가 제2 극성을 나타낼 때는, 극성 스위치(120)은 입력 신호를 출력(135)에 직접 결합시킬 수 있다. 인버터(125)는 단순히 입력에 인가된 신호를 반전시키고 이 반전된 신호를 출력(135)에 제공함으로써, 신호의 극성을 제1 극성에서 제2 극성으로 변경시킨다. 극성 스위치(120)과 인버터(125)의 조합은 공지된 배타적 OR 게이트를 포함할 수 있는 디지탈 논리 회로를 포함할 수 있다.
제2도는 하이 상태 및 로우 상태를 갖는 펄스 열을 포함하는, 입력(102)에 인가될 수 있는 입력 파형(200)을 도시한다. 입력 파형(200)은 파형(200)의 각 펄스가 로우 상태(210)에 있는 지속 시간이 각 펄스가 하이 상태(205)에 있는 지속 시간보다 긴 경우에 포지티브 극성을 갖는 것으로 규정될 수 있다. 예를 들어, 하이 및 로우 상태는 전자 회로 내의 전압 레벨 또는 전류 레벨을 나타낸다.
마찬가지로, 제3도는 하이 상태 및 로우 상태를 갖는 펄스 열을 포함하는, 입력(102)에 인가될 수 있는 또 하나의 입력 파형(300)을 도시한다. 입력 파형(300)은 파형(300)의 각 펄스가 하이 상태(310)에 있는 지속 시간이 각 펄스가 로우 상태(305)에 있는 지속 시간보다 긴 경우에 네가티브 극성을 갖는 것으로 규정될 수 있다. 예를 들어, 파형(300)의 하이 및 로우 상태는 전자 회로 내의 전압 레벨 또는 전류 레벨을 나타낼 수 있다.
제4도는 하이 상태 및 로우 상태를 갖는 펄스 열을 포함하는 출력 파형(400)을 도시한다. 출력 파형(400)은 선정된 극성을 갖는, 출력(135)로부터의 신호를 나타낸다. 상기 파형들(200 및 300)과 마찬가지로, 하이 및 로우 상태는 전자 회로 내의 전압 레벨 또는 전류 레벨을 나타낼 수 있다.
제5도는 회로(100)의 동작을 상세히 나타내는 플로우차트를 도시하는데, 검증기(105)는, 상기 입력 파형들(200 또는 300)에서와 같이, 입력 펄스가 수신되었는지의 여부를 결정하고(단계 505), 또한 입력 펄스의 펄스폭이 선정된 펄스폭보다 큰지의 여부를 결정한다(단계 510). 펄스폭이 선정된 펄스폭보다 작으면, 프로세스는 다른 입력 펄스의 수신(505) 대기 상태로 복귀되지만, 펄스폭이 선정된 펄스폭보다 크면, 검증기(105)는 출력 펄스를 카운터(110)에 제공한다.
극성 검출기(115)는 또한, 상기 입력 파형들(200 또는 300)에서와 같이, 입력(102)로부터 입력 펄스를 수신하고, 입력 파형(200 또는 300)에서와 같이, 입력 펄스의 극성이 선행 펄스의 극성과 실질적으로 같은 것으로 결정된 때(단계 515에서), 극성 검출기(115)는 카운터(110)를 1 카운트 증분시킨다(단계 530). 그러나, 입력 펄스의 극성이 선행 펄스의 극성과 실질적으로 같지 않다면(단계 515에서), 입력 펄스의 극성은 새로운 극성으로서 저장되고(단계 520), 카운터(110)은 재설정되며(단계 525), 카운터(110)은 1 카운트 증분된다(단계 530).
카운터(110)이 선정된 수까지 카운트되지 않은 경우(단계 535에서), 입력(102)로부터 후속 펄스의 수신을 기다린다. 그러나, 카운터(110)이 선정된 수까지 카운트되었다면(535), 앞서 저장된(단계 520에서) 새로운 극성이 선정된 극성과 실질적으로 같은지의 여부에 대한 결정이 이루어진다(단계 540). 새로운 극성이 선정된 극성과 실질적으로 같으면(단계 540에서), 카운터(110)은 재설정되고(단계 550), 입력 펄스가 입력(102)로부터 출력(135)로 루팅되도록 극성 스위치(120)에 출력을 제공하며, 후속 펄스의 수신(505)이 대기된다. 그러나, 새로운 극성이 선정된 극성과 실질적으로 같지 않으면(단계 540에서), 카운터(110)은 극성 스위치(12)에 출력을 제공하고, 입력파형(200 또는 300)에서와 같이, 입력 펄스를 입력(102)로부터 인버터(125)로 루팅시키는데, 여기에서 입력 신호의 극성은 반전되어, 출력(135)에 제공된다. 출력(135)는 예를 들어, 네가티브 극성을 갖는 출력 파형(400)을 생성할 수 있다. 출력 파형은 또한 본 명세서에서 설명되는 장치를 사용하여 포지티브 극성을 가질 수 있다는 것을 알아야 한다.
제6도는 입력(605)를 통해 비디오 합성 동기 신호(VCSS)가 제공되는 디스플레이이 제어 회로(615)를 포함하는 비디오 모니터(602)를 도시한다. VCSS는 컴퓨터 또는 텔레비전 튜너와 같은 다양한 장비에 의해 제공될 수 있는데, 그 결과 VCSS의 극성은 변할 수 있다. 비디오 모니터는 또한 사용자 제어(620) 및 디스플레이(625)를 포함할 수 있다. 비디오 모니터(602)에는 또한 입력(610)을 통해 전력이 제공되는데, 이 전력은 디스플레이 제어 회로(615), 사용자 제어(620) 및 디스플레이(625)를 포함하는 비디오 모니터를 구동시킨다. 입력(605)로부터의 VCSS 외에도, 디스플레이 제어 회로(615)는 또한 사용자 제어(620)으로부터 입력을 수신하고 디스플레이(625)에 출력을 제공한다. 사용자 제어(620)으로부터의 입력은 디스플레이(625)의 다양한 특성 변화를 일으키는 데 사용될 수 있다. 사용자는 예를 들어, 사용자 제어(620)을 사용하여 디스플레이의 밝기 및 콘트라스트를 변화시킬 수 있다.
VCSS가 입력(605)를 통해 수신될 때, 디스플레이 제어 회로(615)는 VCSS의 극성이 선정된 극성인지를 결정한다. VCSS의 극성이 선정된 극성이면, VCSS에는 변화가 생기지 않지만, VCSS의 극성이 선정된 극성이 아니면, 디스플레이 제어 회로(615)는 VCSS의 극성을 변화시켜 선정된 극성과 실질적으로 같게 만든다. 예를 들어, 선정된 극성이 네가티브이고, 입력(605)를 통해 수신된 VCSS의 극성이 포지티프이면, 인버터를 사용하여 VCSS를 반전시켜 VCSS의 극성을 포지티브에서 네가티브로 변화시킬 수 있다. 따라서, 입력(605)를 통해 디스플레이 제어 회로(615)에 제공된 VCSS의 극성에 관계없이, 디스플레이 제어 회로(615)는 선정된 극성의 VCSS를 제공하여, 비디오 모니터가 선명한 디스플레이를 제공할 수 있게 보장한다.
본 발명에 따르면, 동기 펄스들의 입력 스트림 중 선정된 수의 유효 펄스들의 극성을 디지탈 방식으로 결정함으로써 선정된 극성을 갖는 출력 동기 펄스 열이 제공될 수 있으며, 결정된 극성를 사용하여, 입력 펄스 스트림의 극성을 선정된 극성과 실질적으로 같게 되도록 변경시키는 적절한 프로세스를 선택할 수 있다.
이것은 선정된 수의 유효 펄스들의 극성을 결정하기 위해 디지탈 논리 회로를 폭넓게 사용함으로써 달성되어, 아날로그 회로를 사용하는 방법에 비해 다양한 장점을 실현할 수 있다. 이러한 장점은 저전력 요구 및 가변 동작 조건하에서의 안정된 회로 성능을 포함한다. 또한, 이러한 방법이 디지탈 회로를 사용하는 경우, 이 디지탈 회로는 이롭게도 다른 디지탈 제어 회로와 함께 단일 부품 패키지에 집적될 수 있다. 이러한 방식으로, 선정된 극성의 동기 펄스 열을 제공하는 기능 및 기존의 디짙탈 제어 기능이 단일 반도체 칩에 집적될 수 있다. 또한, 이러한 반도체 칩은 이롭게도 비디오 모니터 제조의 복잡성을 감소시켜, 제조 시간을 감소시키며, 신뢰성을 향상시킨다. 또한, 본 발명은 다양한 장비들과 호환 가능한 비디오 모니터를 생산하므로, 비디오 모니터의 설치를 매우 단순화시킬 수 있다.
따라서, 본 발명은 선정된 극성의 비디오 합성 신호(VCSS)를 비디오 모니터에 제공하는 디지탈 회로들을 사용하는 비디오 모니터의 설치를 사용자에게 편리하도록 만들어 주고, 비디오 모니터의 제조의 복잡성 및 시간을 감소시켜 주며, 신뢰성을 향상시킨다.

Claims (6)

  1. 선정된 극성의 비디오 합성 동기 신호(VCSS)- 상기 VCSS는 상기 선정된 극성을 각각 가진 펄스 열을 포함함-를 제공하기 위한 장치에 있어서, 입력 펄스 열을 포함하는 입력 VCSS를 수신하도록 결합된 극성 검출기 -상기 극성 검출기는 상기 입력 펄스 열의 연속적인 펄스들의 극성이 실질적으로 유사하다는 것을 적어도 제1 및 제2 극성을 가짐-; 상기 입력 펄스 열을 수신하고, 상기 입력 펄스 열의 유효성을 나타내기 위하여 상기 입력 펄스 열에 대응하는 출력 펄스 열을 제공하도록 되어 있는 검증기; 상기 극성 검출기의 출력 신호 및 상기 검증기로부터의 출력 펄스 열을 수신하여, 상기 극성 검출기의 출력 신호가 선정된 수의 상기 대응하는 입력 펄스 열의 극성이 실질적으로 유사하다는 것을 나타낼 때에 상기 검증기로부터의 출력 펄스 열 중 상기 선정된 수의 펄스를 계수 (counting)하는 것에 응답하여 상기 입력 펄스 열의 극성을 나타내는 출력 신호를 제공하도록 되어 있는 카운터; 입력 및 출력을 구비한 인버터; 및 상기 입력 펄스 열 및 상기 극성 검출기의 출력 신호를 수신하도록 결합되어, 상기 입력 펄스 열의 제1 극성을 나타내는 상기 극성 검출기의 출력 신호에 응답하여 상기 입력 펄스 열을 상기 인버터의 출력에 결합시키고, 상기 입력 펄스 열의 제2 극성을 나타내는 상기 극성 검출기의 출력 신호에 응답하여 상기 입력 펄스 열을 상기 인버터의 입력에 결합시키는 극성 스위치를 포함하는 장치.
  2. 제1항에 있어서, 상기 극성 검출기, 상기 검증기, 상기 카운터, 상기 인버터 및 상기 극성 스위치는 디지탈 전자 회로를 포함하는 장치.
  3. 선정된 극성의 비디오 합성 동기 신호(VCSS)- 상기 VCSS는 상기 선정된 극성을 각각 가진 펄스 열을 포함함-를 제공하기 위한 디지탈 회로에 있어서, 입력 펄스 열을 포함하는 입력 VCSS를 수신하도록 결합되고 대응하는 출력 펄스 열을 제공하도록 되어 있고, 상기 입력 펄스 열 각각을 검증하기 위한 검증기-상기 입력 펄스 열은 제1 및 제2 극성을 가짐-; 상기 입력 펄스 열을 수신하도록 결합되고, 상기 입력 펄스 열의 연속 펄스들의 실질적으로 유사하다는 것을 나타내기 위한 출력 신호를 제공하도록 되어 있는 극성 검출기; 상기 검증기 및 상기 극성 검출기에 결합되고, 상기 극성 검출기의 출력 신호가 상기 입력 펄스 열 중 선정된 수의 펄스들 각각의 극성이 실질적으로 유사하다는 것을 나타낼 때에 상기 검증기로부터의 출력 펄스 열 중 선정된 수의 대응 펄스들을 계수하는 것에 응답하여 상기 입력 펄스 열 중 상기 선정된 수의 펄스들의 극성을 나타내기 위한 출력 신호를 제공하도록 되어 있는 카운터; 입력 및 출력을 구비한 인버터; 및 상기 입력 펄스 열을 수신하도록 결합되고 상기 카운터에 결합되어, 상기 입력 펄스 열의 제1 극성을 나타내는 상기 카운터의 출력 신호에 응답하여 상기 입력 펄스 열을 상기 인버터의 출력에 결합시킴으로써 상기 선정된 극성의 출력 펄스 열을 제공하고 , 상기 입력 펄스 열의 제2 극성을 나타내는 상기 카운터의 출력 신호에 응답하여 상기 입력 펄스 열을 상기 인버터의 입력에 결합시킴으로써 상기 선정된 극성을 가진 출력 펄스 열을 제공하는 극성 스위치를 포함하는 디지탈 회로.
  4. 선정된 극성의 비디오 합성 동기 신호(VCSS)- 상기 VCSS는 상기 선정된 극성을 각각 가진 펄스 열을 포함함-를 제공하기 위한 장치에 있어서, a) 제1 또는 제2 극성을 각각 가진 펄스들로 구성된 입력 펄스 열을 포함하는 입력 VCSS를 수신하는 단계; b) 상기 입력 펄스 열 중 선정된 숫의 입력 펄스 각각이 제1 극성인 기간을 측정하는 단계; c) 상기 입력 펄스 열 중 상기 선정된 수의 펄스들간의 기간을 측정하는 단계; d) 상기 선정된 수의 펄스 각각이 제1 극성인 기간이 상기 선정된 수의 펄스들간의 기간보다 길 때에 상기 선정된 수의 펄스가 제1 극성인 것으로 판정하는 단계; e) 상기 선정된 수의 펄스들간의 기간이 상기 선정된 수의 펄스들 각각이 제1 극성인 기간보다 길 때에 상기 선정된 수의 펄스가 제2 극성인 것으로 판정하는 단계; 및 상기 선정된 수의 펄스가 제1 극성인 것으로 판정하는 것에 응답하여 상기 입력 펄스 열을 출력으로 제공하고, 상기 선정된 수의 펄스가 제2 극성인 것으로 판정하는 것에 응답하여 상기 입력 펄스 열을 상기 출력으로 제공하기 전에 상기 입력 펄스 열의 극성을 제1 극성으로 바꾸는 단계를 포함하는 방법.
  5. 제4항에 있어서, 상기 단계 (b) 이후의 단계는 상기 각 펄스가 제1 극성인 기간이 선정된 기간보다 길 때에 상기 각 펄스가 유효한 것을 판정하는 단계를 포함하는 방법.
  6. 제4항에 있어서, 상기 단계 (e)에서 상기 입력 펄스 열의 극성을 제1 극성으로 바꾸는 단계는 상기 입력 펄스 열의 각 펄스의 극성을 바꾸는 단계를 포함하는 방법.
KR1019950036333A 1994-10-21 1995-10-20 선정된 극성의 비디오 동기 신호를 제공하는 방법 및 장치 KR0175973B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US08/326,894 1994-10-21
US8/326,894 1994-10-21
US08/326,894 US5706036A (en) 1994-10-21 1994-10-21 Method and apparatus for providing a video synchronising signal of a predetermined polarity

Publications (2)

Publication Number Publication Date
KR960015359A KR960015359A (ko) 1996-05-22
KR0175973B1 true KR0175973B1 (ko) 1999-04-01

Family

ID=23274194

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950036333A KR0175973B1 (ko) 1994-10-21 1995-10-20 선정된 극성의 비디오 동기 신호를 제공하는 방법 및 장치

Country Status (2)

Country Link
US (1) US5706036A (ko)
KR (1) KR0175973B1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW380220B (en) * 1997-08-01 2000-01-21 Winbond Elelctronics Corp Method and apparatus for generating active pulse with expected polarity
US7250980B2 (en) * 2001-12-27 2007-07-31 Broadcom Corporation Automatic detection of sync polarity in video timing and generation of blanking period indicator from sync information
US7110239B2 (en) * 2003-03-24 2006-09-19 Sensormatic Electronics Corporation Polarity correction circuit and system incorporating the same
JP4999301B2 (ja) * 2005-09-12 2012-08-15 三洋電機株式会社 自発光型表示装置
US10582152B2 (en) * 2017-12-28 2020-03-03 Texas Instruments Incorporated Dynamic direction control in active cable

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5394171A (en) * 1992-11-02 1995-02-28 Zenith Electronics Corp. Synchronizing signal front end processor for video monitor

Also Published As

Publication number Publication date
US5706036A (en) 1998-01-06
KR960015359A (ko) 1996-05-22

Similar Documents

Publication Publication Date Title
US20030009307A1 (en) Digital data pattern detection methods and arrangements
US5025496A (en) Odd/even field detector for video signals
US6462726B1 (en) Video signal processor
KR900017389A (ko) 텔레비젼 수상기
KR950005054B1 (ko) 기수/우수의 필드 검출장치
US6819153B2 (en) Semiconductor device for clock signals synchronization accuracy
US4667338A (en) Noise elimination circuit for eliminating noise signals from binary data
KR0175973B1 (ko) 선정된 극성의 비디오 동기 신호를 제공하는 방법 및 장치
WO1992017029A1 (en) Circuit for slicing data
KR19990069339A (ko) 자동 트랙킹 조정 기능을 갖는 평판 디스플레이장치
EP0756799B1 (en) Device for deriving a clock signal from a synchronizing signal and a video recorder provided with the device
KR960007644B1 (ko) 영상표시장치의 라인동기회로
US5631709A (en) Method and apparatus for processing a composite synchronizing signal
US7834933B2 (en) Vertical sync signal generator
CN1044424C (zh) 利用微电脑的同步有效性检测方法
US4845563A (en) Vertical driving pulse generating circuit
KR100197375B1 (ko) 에이브이 기기의 원격제어용 수신기
SU970715A1 (ru) Устройство дл синхронизации приемника телеграфных сигналов
KR0174707B1 (ko) 클럭 발생기
JPS60111577A (ja) 垂直同期装置
KR100196843B1 (ko) 피디피 티브이에서의 샘플링시 오동작 검출장치
KR100208295B1 (ko) 클럭 감시장치
KR100195645B1 (ko) 리모콘신호의 코드데이타 검출방법
Murakami et al. A programmable deflection processor
JPH07319576A (ja) クロック断検出回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121024

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20131024

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20141027

Year of fee payment: 17

EXPY Expiration of term