KR0161274B1 - 노이즈 방지가 개선된 비율측정회로 - Google Patents

노이즈 방지가 개선된 비율측정회로 Download PDF

Info

Publication number
KR0161274B1
KR0161274B1 KR1019900017664A KR900017664A KR0161274B1 KR 0161274 B1 KR0161274 B1 KR 0161274B1 KR 1019900017664 A KR1019900017664 A KR 1019900017664A KR 900017664 A KR900017664 A KR 900017664A KR 0161274 B1 KR0161274 B1 KR 0161274B1
Authority
KR
South Korea
Prior art keywords
voltage
ratio
parameter
circuit
power supply
Prior art date
Application number
KR1019900017664A
Other languages
English (en)
Other versions
KR910010195A (ko
Inventor
제이. 피얼 죠나단
Original Assignee
더글라스 지. 머크나이트
죤 플루크 매뉴팩취링 컴패니 인코퍼레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 더글라스 지. 머크나이트, 죤 플루크 매뉴팩취링 컴패니 인코퍼레이티드 filed Critical 더글라스 지. 머크나이트
Publication of KR910010195A publication Critical patent/KR910010195A/ko
Application granted granted Critical
Publication of KR0161274B1 publication Critical patent/KR0161274B1/ko

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R21/00Arrangements for measuring electric power or power factor
    • G01R21/06Arrangements for measuring electric power or power factor by measuring current and voltage
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/25Arrangements for measuring currents or voltages or for indicating presence or sign thereof using digital measurement techniques

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Measurement Of Current Or Voltage (AREA)
  • Analogue/Digital Conversion (AREA)
  • Measurement Of Resistance Or Impedance (AREA)
  • Testing Electric Properties And Detecting Electric Faults (AREA)
  • Amplifiers (AREA)

Abstract

노이즈 방지회로는 비율측정회로의 신호/노이즈 비를 개선한다. 제1연산증폭기는 낮은 기준전압에 비례하여 스캐일-업 전압을 발생한다. 스캐일-업 전압은 직렬로 연결된 값이 기지인 기준저항과 측정되는 값이 미지인 저항에 인가된다. 저항을 가로질러 형성된 파라메터 전압은 버퍼로서 작용하는 제2연산증폭기에 인가된다. 완충된 파라메터 전압은 분압기에 의해 스캐일-다운 된다. 스캐일-다운된 전압은 비율변환기에 인가되어 미지저항값을 나타내는 출력을 발생한다. 제1저항쌍의 비율은 제1연산증폭기의 이득을 결정하고, 분압기를 형성하는 제2저항쌍의 비율과 같다. 그 결과 낮은 기준전압은 스캐인-업되고 파라케너 전압은 동일 요소에 의해 스캐일-다운된다. 비율변환기는 낮은 전원전압에서 동작하고 전력소모가 적다. 제1 및 제2증폭기는 높은 전원전압에서 동작함에도 불구하고 전력소모가 적은 CMOS연산증폭기이다.

Description

노이즈 방지가 개선된 비율측정회로
제1도는 본 발명의 실시예에 따라 구성된 비율 측정회로도.
본 발명은 측정회로에 관한 것으로, 이중 경사형 A/D 변환기를 수용한 비율측정회로에 관한 것이다.
비율측정기술을 이용하는 저항과 콘덕턴스와 같은 전기회로 파라케터의 측정기술이 잘 알려져 있다. 여러 가지의 비율측정회로들이 파라메터의 미지값을 측정하기 위하여 이중 경사형 A/D 변환기를 사용한다. 이들A/D변환기는 비율측정회로에 사용될 때 비율변환기로서 일반적으로 사용된다. 비율변환기는 상대적으로 전력소모가 적어 휴대용측정기와 같은 축전장치에 널리사용된다.
흔히 측정되는 회로 파라메터에는 예를 들어 전화선과 같은 주위 노이즈가 있게 되고 이 노이즈는 a,c 간섭과 누설 전류로서 존재한다. 잘 알려진 바와 같이, 이러한 노이즈는 측정기의 정밀성을 저하 시킨다. 사실상 비율측정기의 정밀성은 비율측정회로의 노이즈 방지량에서 최소한 일부분에 의해 좌우된다.
종래의 비율측정회로는 하나의 방법으로서 예를 들어 ±3V와 1V와 같은 낮은 전원전압과 기준전압과는 달리 전원 전압이 ±15V, 기준전압이 10V와 같은 상대적으로 높은 전압을 갖고 동작하여 노이즈 방지 개선을 성취하였다. 높은 기준 전압을 사용하는 종래의 측정회로에 의한 노이즈 방지개선을 신호/노이즈 비를 증가시키는 결과를 초래하였다. 높은 기준전압은 큰 동작범위를 갖는 비율변환기의 사용을 필요로 한다. 또한 증가된 동작범위는 비율변환기에 의한 전력소비를 증가시켜 휴대용 측정기와 같은 축전회로에는 매우 바람직하지가 않다.
따라서, 여기에서 충분한 추가 전원의 소모없이 개선된 노이즈방지를 성취할 수 있는 개선된 노이즈 방지를 갖는 비율측정회로를 필요로 한다. 더구나 개선된 노이즈 방지는 아주적은 수의 구성요소를 필요로 하기 때문에 모든 측정회로를 휴대용 축전기에 쉽게 패키지 할 수 있다. 본 발명은 이러한 성과를 성취하기 위하여 설계된 비율측정회로를 보여준다.
본 발명에 따라 노이즈 방지가 개선된 비율측정회로가 제공된다. 이중 경사형 A/D(즉, 비율)변환기는 낮은 전원 전압과 낮은 기준전압에서 동작하고, 미지의 값을 갖는 제1파라메터에 관련된 제1전압에 응답하며 그 결과 비율변환기는 제1파라메터의 미지값을 나타내는 출력을 나타낸다. 노이즈 방지회로는 제1파라메터와 비율 변환기에 연결되어 있다. 이 노이즈 방지회로는 높은 전원전압으로부터 낮은 전원전압에서 동작한다. 이 노이즈 방지회로는 낮은 기준전압과 비례하여 대단히 큰 크기를 갖는 스캐일-업(scaled-up)전압을 발생하고, 제1파라메터에서 파라메터 전압을 형성하기 위하여 제1파라메터로 스캐일-업(scaled-up)전압을 인가한다. 이 파라케너 전압은 제1전압을 형성하기 위해 스캐일-다운(scaled-down)된다.
본 발명에 따라 노이즈 방지회로는 스캐일-업 전압을 발생하는 제1증폭기와 스캐일-다운 전압을 발생하는 제2증폭기를 포함한다. 제1증폭기의 이득과 분압기의 입출력비는 반비례 한다. 제1전압은 비율변환기로 인가된다. 비율변환기는 설정된 시간동안 한방향에서 제1전압을 총화한 다음 먼저 총화된 전업을 변경(즉, 분리)하기 위하여 제1전압의 총화의 반대방향에서 제1전압과 낮은 기준전압 사이의 차를 총화한다. 이것은 제1파라메터의 미지값에 비례하는 미리 설정된 값(즉, 분리시간)으로 먼저 총화된 값을 변경하기 위한 것이다.
본 발명에 따라 제1 및 제2증폭기는 연산증폭기이다. 제1연산 증폭기의 이득은 제1저항쌍에 의해 결정되고 분압기는 제2저항쌍에 의해 형성된다. 제1저항쌍의 저항비는 제2저항쌍의 저항비와 거의 같다.
본 발명에 따른 전압중배기는 낮은 전원전압을 중배하여 비율변환기보다 훨씬 큰 동작영역을 갖는 노이즈 방지회로내의 제1 및 제2연산증폭기의 입력전원에 높은 전원전압을 인가한다. 제1 및 제2연산증폭기는 소전력으로부터 구동할 수 있는 CMOS연산증폭기이다.
본 발명에 따라 개선된 축전지, 휴대용 비율측정기가 제공된다. 비율변환기에 연결된 노이즈 방지회로는 기기의 신호/노이즈 비를 증가시킨다. 스캐일-업 전압은 그 값이 미지인 제1파라메터에 인가되고, 파라메터전압은 제1파라메터에서 형성된다. 노이즈 방지회로는 파라메터 전압을 분할하고, 제1전압을 발생하여 비율변환기로 인가한다. 비율변환기는 제1전압에 반응하여 제1파라메터의 값을 나타내는 출력을 발생한다.
본 발명의 다른 관점에 따라 파라메터 전압은 노이즈 구성요소 밖에서 여과하는 핀터에 인가된다. 이 여과된 파라케너 전압은 스캐일-다운 전압이고 비율변환기로 인가되며, 그 결과 비율측정회로를 위한 신호/노이즈 비는 더욱 증가하게 된다.
앞의 설명에서 쉽게 알 수 있는 바와 같이, 본 발명은 휴대용 축전기에 적당한 비율측정회로를 제공한다. 본 발명의 비율측정회로는 소수개의 구성요소를 사용하고 측정회로의 노이즈 방지를 개선하는 동안에 전력소모가 적은 노이즈 방지회로를 포함한다.
본 발명의 상기 설명한 장점과 다른 장점들은 첨부된 도면과 함께 다음의 상세한 기술을 참조하면 이해가 더욱 쉽게 될 것이다. 이 도면은 본 발명의 실시예에 따라 구성한 비율축정회로의 간단한 구성도이다.
비율측정회로는 기지파라메터값과 미지파라메터값사이의 비율을 측정함으로서 미지파라메터의 값을 결정한다. 종래에 있어서, 이중 경사형 A/D변환기가 비율측정을 위해 사용되었다.
이러한 관계로 사용될 때, 일반적으로 이중 경사형 A/D변환기로 사용되나, 여기에서는 비율변환기로서 사용된다. 비율변환기가 소전력을 사용하므로 휴대용측정기, 축전기와 같이 이용가능전력이 한정된 측정회로에 유용하다.
이 도면은 본 발명의 실시예에 따라 구성된 비율 측정회로를 간단한 구성도로서 설명한다. 이 도면은 측정되는 파라메터가 저항인 경우의 비율측정회로의 상세한 명세를 보여준다. 따라서 기지파라메터와 미지파라메터는 각각 Rref 와 Rx를 나타내는 저항으로 도면에 기술한다. 그러나 이것은 컨덕턴스를 측정해야만 이해할 수가 있다. 따라서 본 발명의 비율측정회로는 제한된 저항측정으로는 구성요소를 분석할 수가 없다.
측정회로는 노이즈 방지회로(12)에 연결된 종래의 비율변환기(10)를 구비한다. 노이즈 방지회로(12)는 상기 표시한 바와 같이 Rref 와 Rx에 연결되고, Rx는 측정될 미지저항이다. 다음의 기술에서 보다 많은 이해를 하게 될 것이다. 노이즈 방지회로(12)는 회로파라메터로 스캐일-업전압을 인가함으로서 비용측정회로의 신호/노이즈 비를 증가시킨 뒤 합성전업을 스캐일-다운시키며, 비율변환기로 스캐일-다운전압을 인가한다. 그 결과 측정회로의 노이즈 방지가 개선된다. 더구나 노이즈 방지회로(12)는 소수개의 구성요소를 사용하고 전력소모가 작아 휴대용 축전기에 적당하다.
노이즈 방지회로(12)는 OA1과 OA2로 표시된 두 개의 연산증폭기와, R1,R2, R3,R4로 표시된 4개의 저항과, 전압 증배기(14)로 이루어져 도면에 도시되었다. 필터(16)는 노이즈 방지회로(12)의 다른 실시예에서 구비할 수도 있다. 필터(16)는 도면에서 실선으로 그려져 있고 아래에서 거론되어진다.
전원(16)은 Vcc전압을 발생한다. Vcc 전압은 비율 변환기(10)에 인가된다. 종래의 방법에서 비율변환기(10)는 Vcc의 값을 조절하여 낮은 전원전압(±Vcc)을 발생하므로 비율변환기(10)는 ±Vcc전압에서 동작한다. 예를 들어 Vcc가 9V이면, V'cc 전압은 3V이다. 본 발명의 실시예에 따라 전압증배기(14)는 양의 Vcc전압(즉, +V'cc)을 증배하며 높은 전원전압VA를 발생한다. VA전압은 OA1과 OA2의 양전원 입력단자에 인가된다.
기준전압 VREF는 비율변환기(10)의 일측의 입력단자와 OA1의 비반전입력단자에 인가된다. VREF는 예를들어 1V와 같은 낮은 전압이다. 낮은 전원전압과 낮은 기준전압은 비율변화기가 낮은 전압을 필요로하기 때문에 비율변화기에 사용된다.
상기 기술하고 도면에 나타낸 바와 같이, VA는 OA1과 OA2의 양전원 입력단자에 인가된다. OA1과 OA2의 음전원 입력단자는 접지에 연결된다. OA1의 출력은 R1과 Rref의 한쪽에 연결된다. R1의 다른쪽은 R2의 한쪽과 OA1의 반전입력단자에 연결된다.
R2의 다른 쪽은 접지에 연결된다. Rref의 다른쪽은 Rx의 한쪽과 OA2의 비반전입력단자에 연결된다. Rx의 다른쪽은 접지에 연결된다. OA2의 출력은 OA2의 반전입력단자와 R3의 한쪽에 연결된다. R3의 다른쪽은 R4의 한쪽과 비율변환기(10)의 타측입력단자에 연결된다. R4의 다른쪽은 접지에 연결된다.
이 도면에서 보여주는 바와 같이 R1과 R2는 OA1의 이득을 결정한다. 분압기를 형성하는 R3와 R4는 OA2의 출력을 분할한다. 본 발명의 실시예에 따라 R1에서 R2의 저항비는 R3에서 R4의 저항비와 실질적으로 거의 같다. 이러한 관계의 중요성은 다음의 기술에서 분명하게 될 것이다.
노이즈 방지회로(12)는 다음의 방법으로 동작한다. OA1은 기준전압 VREF을 증폭하여 스캐일-업 전압 VS1을 발생한다. 예로서 R1과 R2의 값은 OA1의 10배의 이득을 얻도록 선택된다. 이 예에서 VS1의 크기는 VREF의 크기의 10배이다. VS1의 다른값은 R1과 R2의 갖가지의 값에서 얻을 수가 있다. VS1전압은 직렬연결된 저항에 인가되고, 상기 표시된 Rref와 Rx는 측정할 미지값이다. 파라메터전압 Vx는 Rx를 가로질러 형성된다. Vx 전압의 크기는 Rx의 값에 관계된다.
버퍼와 같은 기능의 OA2는 R3와 R4에 의해 구성된 분압기로 완충된 Vx 전압을 인가한다. 분압전압 VS2는 R3와 R4사이의 노드에서 형성된다. 상기 도시에서와 같이 R3에서 R4의 저항비는 R1에서 R2비와 거의 동일하다. 따라서 VS2는 VS1이 스캐일-업하는 것과 동일 요인에 의해 스캐일-다운된다. 여기에서 상기에서와 같은 보존을 위하여 Vx는 스캐일-다운 전압 VS2를 형성하기 위하여 10개의 요인에 의해 스캐일-다운 된다.
종래의 방법에서 비율변환기(10)는 한방향에서 VS2를 총화하고 명백하게 총화된 전압을 변경(or 분리)하기 위하여 반대방향으로 VREF와 VS2사이의 차를 총화한다. 이때 제로와 같은 미리 설정된 값으로 총화된 값을 변경할 수가 있고, 여기에서는 분리시간으로 참조된다. 분리시간은 Rx는 값을 나타낸다. 출력신호 VOUT는 비율변화기(10)의 출력단에서 형성되고 Rx의 값을 의마한다. 비율변환기(즉, 이중경사형 A/D)의 동작은 전기기술분야에서 잘알려져 있기 때문에 여기에서는 더 이상 상세한 기술을 하지 않겠다.
VS1의 크기가 VREF의 크기보다 크기 때문에, Rref와 Rx로 이루어진 회로에서 나타나는 노이즈의 VS1전압비는 VREF가 Rref와 Rx에 인가되더라도 그 비율보다 훨씬 더 크게 된다.
더구나 R3와 R4가 파라메터전압 Vx를 스캐일-다운시키기 때문에 증폭된(즉, 스캐일-업)파라메터 전압은 비율변환기에 인가되지 않고, 오히여 스캐인-다운된 파라메터 전압이 비율변환기(10)에 인가되며, 상기예에서 노이즈 방지지를 위한 측정회로의 개선능력은 20dB이 된다. 따라서, 다음의 기술에서 보다 더 분명하게 이해하게 될 것이다. 이 노이즈 방지회로(12)는 전력소모의 증가없이도 비율측정회로의 노이즈 방지를 증대시킨다.
상기 기술한 바와 같이, 전압증개비(14)는 V'cc전압을 상승하여 높은 전원전압VA을 발생한다. 따라서 OA1과 OA2는 VA보다 작은 동작범위를 갖는다. 다른 한편, 비율변환기(10)내의 연산증폭기(도시생략)는 ±V'cc전압으로부터 동작하므로 ±V'cc보다 작은 동작범위를 갖는다. 그 결과 비율변환기(10)내의 연산증폭기의 동작범위는 OA1과 OA2의 동작범위보다 작다. 이 분야에서 통상의 기술을 가진 사람이면 다 알수 있는 것처럼 구성요소의 전력소모는 구성요소의 동작범위에 관계된다. 구성요소의 전력소모는 증가되는 구성요소의 동작범위에 따라 증가한다. 따라서 본 발명의 실시예에서는 비율변환기(10)가 작은 양의 전력을 소모한다. 더구나 OA1과 OA2가 비율변환기(10)보다 큰 동작범위를 갖는다 할지라도 비율변환기(10)내의 연산증폭기가 훨씬 더 많은 전력을 소모하므로, OA1과 OA2의 CMOS구조는 낮은 전압레벨에서 동작하게 된다. 따라서 비율측정회로에 의한 노이즈 방지는 전력소비의 최소증가로서 증대된다.
본 발명의 다른 실시예에 따라 상기 나타낸 바와 같은 노이즈필터(16)를 노이즈 방지회로(12)에 부가할 수가 있다.
특히 필터(16)는 수동소자이고, 저주파통과필터는 Rref와 Rx와 OA2의 비반전입력단자사이에 연결된다. 파라메터 전압 Vx는 피터(16)의 입력단자에 인가되어 Vx신호의 노이즈 성분의 최소한 부분적인 제거를 위해 Vx신호를 여과한다. Vx전압을 여과한 V'x는 필터(16)의 출력에서 형성되어 OA2의 비반전입력단자에 인가된다. V'x전압은 VS2전압을 발생하기 위해 R3와 R4에 의해 스캐일-다운 되어 상기 기술한 방법으로 비율변환기(10)에 인가된다.
본 발명의 부가된 다른 실시예에 따라, 전압증배기(14)는 두 개의 전압증배기(도시생략)를 포함한다. 하나의 증배기는 양전압(즉, +V'cc)을 증배하고, 다른 하나의 증배기는 음전압(즉,-V'cc)을 증배한다. 바꾸어 말하면, 이 실시예에서 전압증배기(14)는 양전원전압과 음전원전압(즉,±VA)을 발생한다. 양전압VA는 OA1과 OA2의 양전원입력단자에 인가되고 음전압VA는 음전원입력단자에 인가된다. 따라서 OA1과 OA2의 동작범위는 ±VA보다 작게 된다.
확실한 명세에서 이중 전원전압의 사용으로 노이즈 방지회로(12)의 실행을 개선할 수 있다. 예를 들어 Rx,Vx가 낮은 값이고, AC 노이즈 성분의 크기가 크다면, OA2의 출력은 풀네거티브(pulled-negative)이다. 이러한 상황에서 OA2가 이중전원전압(즉, ±VA)대신에 단일 전원전압(즉, VA)에서 동작하면, OA2의 출력이 절단(clip)되어 노이즈 방지회로(12)의 정밀성이 감소하게 된다. 이것으로서 알수 있듯이 노이즈 방지회로(12)의 정밀성이 이중전원전압의 사용으로 증가하게 되는 반면에 노이즈 방지회로(12)의 전력소모 또한 증가하게 된다. 상기 기술한 바와 같이 증가된 전력소모는 측전기, 휴대용 측정기등에는 바람직하지가 않다.
상기 기술된 본 발명의 실시예와 다른 실시예는 본 발명의 범위와 취지에 벗어나지 않게 다양하게 변경할 수 가 있다. 예를 들어 전압증배기(14)를 제거하고 V'cc에 독립적이 높은 전원 전원전압을 OA1과 OA2에 인가해도 된다. 더구나 노이즈 필터를 사용하고, 이중전원전압이 주어진다면 필터는 능동필터로 설계할 수가 있다. 다음에 본 발명은 상기 기술한 것과 다른 방법으로 실시할 수도 있다.

Claims (22)

  1. 비율측정회로에 있어서; (a)낮은 전원전압 및 낮은 기준전압으로 동작하며 제1파라메터의 미지값에 관련된 제1전압에 응답하여 상기 제1파라메터의 미지값을 나타내는 출력을 생성하는 이중 경사형 A/D변환기와; (b)상기 이중 경사형A/D변환기 및 상기 제1파라메터에 접속되어 상기 비율측정회로의 신호/노이즈 비를 증대시키는 한편, 상기 낮은 전원 전압으로 동작하고, 상기 낮은 기준전압에 비례하여 보다 큰 스캐일-업 전압을 생성하며, 상기 스캐일-업 전압을 상기 제1파라메터에 인가하여 상기 제1파라메터에서 형성되는 파라메터 전압을 발생시키며, 상기 파라메터전압을 분할하여 상기 제1전압을 형성하는 노이즈 방지회로를 포함하는 것을 특징으로 하는 비율측정회로.
  2. 제1항에 있어서, 상기 노이즈 방지회로를 상기 낮은 기준전압을 증폭하여 실질적으로 동일한 요소로 상기 파라메터전압을 분할하는 것을 특징으로 하는 비율측정회로.
  3. 제2항에 있어서, 상기 노이즈 방지회로는, (a)상기 이중 경가A/D변환기에 접속되어 상기 낮은 기준전압을 수신하고 상기 스캐일-업 전압을 생성하는 제1증폭기와; (b)상기 제1파라메터에 접속되어 상기 파라메터전압을 수신하고 완충된 파라메터전압을 생성하는 제2증폭기와;(c)상기 제2증폭기 및 상기 이중경사 A/D변환기에 접속되어 상기 완충된 파라메터전압을 분할하고 상기 제1전압을 생성하는 분압기를 포함하는 것을 특징으로 하는 비율측정회로.
  4. 제3항에 있어서, 상기 제1증폭기의 이득은 첫 번째 저항비를 갖는 제1저항쌍에 의해 결정되며, 상기 분압기는 두 번째 저항비를 갖는 제2저항쌍을 포함하는 것을 특징으로 하는 비율측정회로.
  5. 제4항에 있어서, 상기 제1저항쌍의 상기 첫 번째 저항비는 상기 제2저항쌍의 상기 두 번째 저항비와 실질적으로 동일한 것을 특징으로 하는 비율측정회로.
  6. 제5항에 있어서, 상기 제1 및 제2증폭기는 연산증폭기인 것을 특징으로 하는 비율측정회로.
  7. 제6항에 있어서, 상기 연산증폭기는 CMOS연산증폭기인 것을 특징으로 하는 비율측정회로.
  8. 제6항에 있어서, 상기 노이즈 방지회로는, 상기 낮은 전원전압의 크기를 증가시켜 높은 전원전압을 생성하는 한편 상기 전원전압을 상기 연산증폭기에 인가하는 전압수단을 더욱 포함하는 것을 특징으로 하는 비율측정회로.
  9. 제8항에 있어서, 상기 전압수단은 전압증배기를 포함하여 상기 높은 전원전압을 생성하는 것을 특징으로 하는 비율측정회로.
  10. 제9항에 있어서, 상기 연산증폭기는 CMOS연산증폭기인 것을 특징으로 하는 비율측정회로.
  11. 제8항에 있어서. 상기 제1파라메터에 필터가 연결되어 상기 파라메터전압에서 노이즈성분을 여과하는 것을 특징으로 하는 비율측정회로.
  12. 미지값인 제1파라메터와 기지값인 제2파라메터에 전압을 인가하여 상기 제1파라메터을 가로질러 형성되는 파라메터전압을 발생시키고, 낮은 전원전압 및 낮은 기준전압에서 동작하는 비율변환기에 상기 파라메터전압을 인가하여, 상기 비율변환기가 제1파라메터의 미지값을 나타내는 출력을 발생하게 하여 전기회로 파라메터의 비율측정을 행하는 휴대용 비율측정기에 있어서; 상기 비율변환기 및 상기 제1 및 제2전기회로 파라메터에 접속되어 상기 낮은 기준전압을 증폭하여, 상기 낮은 기준전압의 크기에 비례하여 보다 큰 크기의 스캐일-업 전압을 생성하고, 상기 스캐일-업 전압을 상기 제1 및 제2파라메터에 인가하여 상기 제1파라메터에서 형성되는 상기 파라메터전압을 생성하며, 상기 파라메터전압을 분할하여 상기 비율변환기에 상기 제1파라메터의 미지값에 관련된 스캐일-다운 전압을 인가하는 노이즈 방지회로를 포함하는 것을 특징으로 하는 비율측정기.
  13. 제12항에 있어서, 상기 노이즈 방지회로는 상기 낮은 기준전압을 증폭하고 상기 파라메터전압을 실질적으로 동일한 요소에 의해 분할하는 것을 특징으로 하는 비율측정기.
  14. 제13항에 있어서, 상기 노이즈 방지회로는: (a)상기 비율변환기에 접속되어 상기 낮은 기준전압을 수신하고 상기 스캐일-업 전압을 생성하는 제1증폭기와; (b)상기 제1 및 제2파라메터에 접속되어 상기 파라메터전압을 수신하고 완충된 파라메터전압을 생성하는 제2증폭기; 및 (c)상기 제2증폭기 및 상기 비율변환기에 접속되어 상기 완충된 파라메터전압을 분할하여 상기 제1파라메터의 미지값에 비례하는 상기 전압을 생성하는 분압기를 포함하는 것을 특징으로 하는 비율측정기.
  15. 제14항에 있어서, 상기 제1증폭기의 이득은 첫 번째 저항비를 갖는 제1저항쌍에 의해 결정되고, 상기 분압기는 두 번째 저항비를 갖는 제2저항쌍을 포함하는 것을 특징으로 하는 비율측정기.
  16. 제15항에 있어서, 상기 제1저항쌍의 상기 첫 번째 저항비는 상기 제2저항쌍의 상기 두 번째 저항비와 실질적으로 동일한 것을 특징으로 하는 비율측정기.
  17. 제16항에 있어서, 상기 제1 및 제2증폭기는 연산증폭기인 것을 특징으로 하는 비율 측정기.
  18. 제17항에 있어서, 상기 연산증폭기는 CMOS연산증폭기인 것을 특징으로 하는 비율측정기.
  19. 제17항에 있어서, 상기 노이즈 방지회로는, 상기 낮은 전원전압의 크기를 증가시켜 높은 전원전압을 발생기키며 상기 높은 전원전압을 상기 연산증폭기에 인가하는 전압수단을 더욱 포함하는 것을 특징으로 하는 비율측정기.
  20. 제19항에 있어서, 상기 전압수단은 전압증배기를 포함하여 상기 높은 전원전압을 생성하는 것을 특징으로 하는 비율측정기.
  21. 제20항에 있어서, 상기 연산증폭기는 CMOS연상증폭기인 것을 특징으로 하는 비율측정기.
  22. 제17항에 있어서, 상기 제1 및 제2파라메터에 필터가 접속되어 상기 파라메터전압에서 노이즈 성분을 여과하는 것을 특징으로 하는 비율측정기.
KR1019900017664A 1989-11-01 1990-11-01 노이즈 방지가 개선된 비율측정회로 KR0161274B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US7/430,308 1989-11-01
US07/430,308 US5028874A (en) 1989-11-01 1989-11-01 Ratiometric measurement circuit with improved noise rejection
US07/430,308 1989-11-01

Publications (2)

Publication Number Publication Date
KR910010195A KR910010195A (ko) 1991-06-29
KR0161274B1 true KR0161274B1 (ko) 1999-03-20

Family

ID=23706967

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900017664A KR0161274B1 (ko) 1989-11-01 1990-11-01 노이즈 방지가 개선된 비율측정회로

Country Status (6)

Country Link
US (1) US5028874A (ko)
EP (1) EP0426297B1 (ko)
JP (1) JPH06103328B2 (ko)
KR (1) KR0161274B1 (ko)
CN (1) CN1018484B (ko)
DE (1) DE69014831T2 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2252829B (en) * 1991-02-15 1994-10-19 Crystal Semiconductor Corp Method and apparatus for decreasing the interference and noise sensitivity of a ratiometric converter type of circuit
WO1999056085A1 (de) * 1998-04-23 1999-11-04 Siemens Aktiengesellschaft Einrichtung zum ratiometrischen messen von sensorsignalen
KR100477643B1 (ko) * 2002-04-10 2005-03-23 삼성전자주식회사 응답 속도 개선 장치 및 방법
CN102035571B (zh) * 2009-10-03 2014-01-08 瑞昱半导体股份有限公司 信号传收电路以及噪声抑制电路
US8835779B2 (en) * 2012-09-19 2014-09-16 Honeywell International Inc. Coordinated ratiometric compensation for high-precision load-cells
CN105577134B (zh) * 2014-10-09 2019-05-07 瑞昱半导体股份有限公司 用于适应性校正阻抗匹配的传输线驱动电路
CN105548752B (zh) * 2015-12-09 2018-06-26 上海华岭集成电路技术股份有限公司 可提高激励信号信噪比的测试系统
ITUB20160548A1 (it) 2016-02-08 2017-08-08 St Microelectronics Srl Interfaccia di sensore resistivo
DE102017219016A1 (de) * 2017-10-24 2019-04-25 Continental Automotive Gmbh Verfahren zum Betrieb eines Batteriesensors und Batteriesensor

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3895376A (en) * 1971-10-26 1975-07-15 Iwatsu Electric Co Ltd Dual slope integrating analog to digital converter
GB1500695A (en) * 1974-03-06 1978-02-08 Solartron Electronic Group Apparatus for producing an electrical output signal having a parameter which is linearly representative of the value of an unknown resistance
US4187459A (en) * 1978-02-13 1980-02-05 Automatic Systems Laboratories Limited Digital measurement of impedance ratios
US4263653A (en) * 1979-06-04 1981-04-21 Bird Electronic Corporation Digital RF wattmeter
US4608553A (en) * 1981-05-11 1986-08-26 Ormond A Neuman Analog to digital converter without zero drift
US4748399A (en) * 1986-04-21 1988-05-31 The United States Of America As Represented By The Secretary Of The Air Force Multichannel phase noise measurement system
DE3633791A1 (de) * 1986-10-03 1988-04-14 Endress Hauser Gmbh Co Verfahren und anordnung zur messung des widerstandsverhaeltnisses an einer widerstands-halbbruecke

Also Published As

Publication number Publication date
DE69014831T2 (de) 1995-04-27
JPH03209176A (ja) 1991-09-12
US5028874A (en) 1991-07-02
KR910010195A (ko) 1991-06-29
EP0426297B1 (en) 1994-12-07
EP0426297A3 (en) 1992-03-18
CN1018484B (zh) 1992-09-30
JPH06103328B2 (ja) 1994-12-14
EP0426297A2 (en) 1991-05-08
CN1051426A (zh) 1991-05-15
DE69014831D1 (de) 1995-01-19

Similar Documents

Publication Publication Date Title
EP0975983B1 (en) Capacitance detection system and method
KR0161274B1 (ko) 노이즈 방지가 개선된 비율측정회로
KR100654472B1 (ko) 센서 용량 검출 장치 및 센서 용량 검출 방법
ATE80228T1 (de) Kondensator-ueberwachungsschaltung.
CA1041605A (en) Technique and apparatus for measuring the value of a capacitance in an electrical circuit such as a telephone communication line
KR20040041159A (ko) 전위 고정 장치 및 전위 고정 방법
JP3356029B2 (ja) 電気量検出回路
JPS5916835Y2 (ja) 電子機器の入力回路
SU712775A1 (ru) Автоматический измеритель составл ющих комплексного сопротивлени
SU1404961A1 (ru) Преобразователь напр жение-ток с заземленной нагрузкой
SU1647272A1 (ru) Емкостный компенсационный уровнемер
SU614392A1 (ru) Измерительный усилитель посто нного тока
SU1095081A1 (ru) Измеритель логарифма отношени двух токов
SU433363A1 (ru) Измеритель уровн громкости широкополосных звуков
SU991314A1 (ru) Высоковольтный преобразователь напр жени
SU651359A1 (ru) Устройство дл умножени
SU1629879A1 (ru) Преобразователь параметров параллельных R @ С @ цепей в напр жение
RU2117304C1 (ru) Инвариантный измерительный мост
SU1033976A1 (ru) Среднеквадратический детектор
RU2096785C1 (ru) Компенсационный акселерометр
SU836597A1 (ru) Устройство дл измерени переменногоНАпР жЕНи
SU1638658A1 (ru) Преобразователь информативного параметра датчика в частоту
SU1330570A1 (ru) Измерительный повторитель напр жени с фиксацией уровн
SU1023251A1 (ru) Измеритель @ -параметров двухполюсников
SU930589A1 (ru) Имитатор реактивности

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010817

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee