KR0159937B1 - 보조 입력 접속기를 구비한 텔레비젼 수상기 - Google Patents

보조 입력 접속기를 구비한 텔레비젼 수상기 Download PDF

Info

Publication number
KR0159937B1
KR0159937B1 KR1019900005326A KR900005326A KR0159937B1 KR 0159937 B1 KR0159937 B1 KR 0159937B1 KR 1019900005326 A KR1019900005326 A KR 1019900005326A KR 900005326 A KR900005326 A KR 900005326A KR 0159937 B1 KR0159937 B1 KR 0159937B1
Authority
KR
South Korea
Prior art keywords
signal
peaking
circuit
luminance
chroma
Prior art date
Application number
KR1019900005326A
Other languages
English (en)
Other versions
KR900017421A (ko
Inventor
칼 센들웩 진
Original Assignee
피터 엠. 엠마뉴엘
톰슨 컨슈머 일렉트로닉스 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 피터 엠. 엠마뉴엘, 톰슨 컨슈머 일렉트로닉스 인코포레이티드 filed Critical 피터 엠. 엠마뉴엘
Publication of KR900017421A publication Critical patent/KR900017421A/ko
Application granted granted Critical
Publication of KR0159937B1 publication Critical patent/KR0159937B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/641Multi-purpose receivers, e.g. for auxiliary information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/77Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/646Circuits for processing colour signals for image enhancement, e.g. vertical detail restoration, cross-colour elimination, contour correction, chrominance trapping filters

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Picture Signal Circuits (AREA)
  • Television Systems (AREA)
  • Details Of Television Scanning (AREA)
  • Details Of Television Systems (AREA)
  • Burglar Alarm Systems (AREA)
  • Color Television Systems (AREA)

Abstract

내용 없음.

Description

보조 입력 접속기를 구비한 텔레비젼 수상기
제1도는 본 발명을 구체화하는 텔레비젼 수상기의 블록 선도.
제2도는 제1도의 수상기에서 휘도 신호 처리의 특정한 관점을 설명하는 그래프.
제3도는 제1도의 수상기에서 색도 신호 처리의 특정한 관점을 설명하는 그래프.
제4도는 제1도의 수상기에 이용된 보조 휘도 피킹회로의 상세한 블록 선도.
제5도는 제4도의 피킹 회로의 상세한 회로 선도.
제6도는 제1도의 수상기에 이용된 프리-디스토션(pre-distortion)회로 또는 색도 신호 디-피킹 회로의 상세한 블록 선도.
제7도는 제6도의 색도 신호 프리-디스토션 회로의 상세한 회로 선도.
* 도면의 주요부분에 대한 부호의 설명
10 : RF 및 합성 비디오 입력 프로세서 40 : 디스플레이 프로세서
52 : 휘도 피킹 회로 58 : 색도 피킹 회로
70 : 휘도 변조 피킹 회로 80 : 색도 디-피킹 회로
본 발명은 텔레비젼 수상기에 관한 것이며, 특히, 분리된 휘도 및 색도 출력 신호와 신장된 휘도 신호 대역폭을 제공하는 형태의 보조 신호 소스를 이용하는 수상기에 관한 것이다.
비디오 카세트 레코더(VCRs) 및 카메라 레코더(camcorders)가 제시되어 있는데, 그들은 비교적 광대역 휘도 신호 응답(예를 들어, 5㎒)을 제공하고, 출력 접속기(공통적으로 S-단자라고 불리우는 접속기)를 포함하여, 분리된 휘도 및 색도 출력 신호를 제공한다. 이러한 새로운 비디오 상호 접속 포맷의 장점은 수상기의 내부콤 필터를 통과하지 않고 직접 텔레비젼 수상기의 디스플레이 처리 회로에 분리된 휘도 및 색도 신호를 인가하는 것이다. 또한, 이러한 포맷은 휘도 및 색도 신호가 수상기에 적용되는 합성 비디오 신호처럼 조합될 때 발생하게 되는 크로스 칼라 및 크로스 휘도와 같은 간섭 효과를 제거할 수 있다. 일반적으로, 1987년 8월, TV GIJUTSU에 공보된 Hitachi S-VHS Digital Hi-Fi Videotape Recoder TV-Z70의 페이지(24 내지 37)를 참조한다. 또한, 1989년 2월 13일, TV DIGEST에 공보된 SONY Introduces 8mm Hi-Band Products의 Vol. 29, No.7을 참조한다.
상기 제시된 광대역 Y-C 포맷의 비디오 신호의 디스플레이를 용이하게 하기 위해 종래의 텔레비젼 수상기에 보조 입력 접속기를 부가될 수 있다는 점이 바람직하다. 본 발명이 제시할 수 있는 문제는 현존하는 수상기 신호 처리 회로에 대해 중요한 수정안을 제시할 필요없이 종래의 수상기에 Y-C 입력 용량을 부가하는 것이다. 본 발명은 특히 광대역 휘도 입력 신호의 피킹을 제공하는 것에 관계가 있다.
본 발명을 구체화하는 텔레비젼 장치는 제1휘도 피킹 회로를 통해 제1비디오 소스에 결합되고, 회로 경로를 통해 제2비디오 소스에 결합된 입력을 갖는 디스플레이 프로세서를 포함한다. 제2비디오 소스는 제1비디오 소스가 결합된 제1휘도 피킹 회로의 입력에 회로 경로를 통해 결합된다. 이 회로 경로는 피킹 회로에 의해 피킹하고, 디-피킹 회로에 의해 디-피킹하기 위해 제2비디오 소스에 의해 제공된 색도 입력 신호를 수신하는 디-피킹 회로를 포함한다.
본 발명의 다른 관점에 있어서, 디-피킹 회로는 피킹 회로의 측대역 왜곡(side band distortion) 상보된 측대역 왜곡을 나타낸다. 본 발명은 첨부된 도면과 함께 상세히 기술되는데, 동일한 참고부호는 동일한 소자를 나타낸다.
제1도의 수상기는 안테나 또는 케이블 TV 소스와 같은 소스로부터, 혹은 컴퓨터 또는 텔레비젼 게임과 같은 TV 부속품으로부터 표준 RF 변조 비디오 입력 신호를 수신하기 위한 안테나 입력 단자(12)를 갖는 RF 및 합성 비디오 입력 프로세서(10)를 포함한다. 수신하게 될 특정 채널을 선택하는 튜너(14)에 신호(S1)가 인가된다. 이 튜너(14)의 출력 신호(S2)는 중간 주파수 증폭기(IF) 유닛(16)에 인가되어 증폭되고, 증폭된 신호(S3)는 사운드 트랩(trap)(18)에 인가된다. 이 사운드 트랩(18)은 신호(S3)로부터 사운드 캐리어를 제거하고, 합성 비디오 신호(S4)를 비디오 검출기(20)에 인가하는 데, 이 비디오 검출기(20)는 합성 비디오 형태, 즉, 저역 휘도 성분(Y)과 직각 변조된 색도(chrominance) 성분(C)으로 구성된 저역 비디오 출력 신호(S5)를 발생한다. 비디오 스위치(22)는 합성 비디오 신호(S5) 또는 보조 저역 합성 비디오 성분(S6)을 선택적으로 휘도-색도(Y-C) 분리 필터(24)(예를 들어, 콤 필터)에 인가한다. 보조 합성 비디오 신호(S6)는 보조 입력 단자(26)에 의해 VCR, 컴퓨터 또는 다른 적당한 장치와 같은 소스로부터 제공된다. 필터(24)는 선택된 비디오 입력 신호(S5 또는 S6)를 입력 프로세서(10)의 각각의 출력 단자(28 및 30)에 인가되는 휘도(Y1) 및 색도(C1) 성분으로 분리한다.
비디오 스위치(22)를 제외한 프로세서(10)의 모든 소자는 종래의 기술과 동일하게 설계되어 있다. 종래 기술의 설계로 되어 있지 않은 스위치(22)는 합성 비디오 신호(S5 및 S6) 모두가 Y-C 분리 필터(24)에 인가되지 않는 널(null) 또는 디스에이블(disable) 상태의 기능을 적당히 갖고 있다. 이러한 특성은 광대역 신호가 다음에 설명될 디스플레이를 위해 선택될 때 광대역 보조 비디오 입력 신호의 간섭을 방지한다.
프로세서(10)의 출력 신호(Y1 및 C1)를 디스에이블 또는 인터럽트하는 비디오 스위치(22)를 위해 한 스위치가 여러 가지 방법으로 선택될 수 있다. 제1실시예로서, 스위치(22)의 출력과 필터(24)의 입력 사이에 한 스위치를 배치하여 스위치(22)의 출력 신호(S7)를 인터럽트 또는 디스에이블한다. 다른 실시예로서, 필터(24)의 출력과 프로세서(10)의 출력 단자(28 및 30) 사이에 한 스위치가 배치될 수 있다. 또다른 방법으로는 합성 비디오 신호(S5 및 S6)를 전송하는 도선에 스위치를 배치할 수 있다. 어떤 경우에도, 본 발명에 있어서 중요한 점은 분리된 Y-C 포맷의 광대역 비디오 입력 신호(S8)를 디스플레이하기를 원할 때 입력 프로세서(10)에 의해 발생된 휘도(Y1) 및 색도(C1)신호를 디스에이블하기 위해 적당한 수단을 제공하는 것이다.
입력 프로세서(10)에서 선택된 휘도(Y1) 및 색도(C1) 출력 신호가 나타나는 출력 단자(28 및 30)는 각각의 도선(36 및 38)에 의해 디스플레이 프로세서(40)의 각각의 입력(32 및 34)에 결합된다. 디스플레이 프로세서(40)는 종래의 기술로 설계되어 있으며, 디스플레이(46)(예를 들면, 키네스코프)에 처리된 비디오 신호를 제공하기 위해 결합된 출력(44)을 갖는 휘도-색도(Y-C)처리 유닛(42)을 포함한다. 휘도 입력 단자(32)는 휘도 신호 지연 및 등화 회로(50)와 휘도 신호 피킹(peaking)회로(52)를 통해 프로세서(42)의 휘도 입력(48)에 결합된다. 상기 휘도 피킹 회로(52)에는 휘도 신호 피킹 진폭을 제어하기 위해 샤프(sharpness) 제어 회로(54)가 결합되어 있다. 프로세서(40)의 색도 신호 입력(34)은 색도 신호 피킹 회로(58)를 통해 Y-C 프로세서(42)의 색도 신호 입력(56)에 결합되어 있다. Y-C 프로세서(42)는 종래의 기술로 설계되어 있으며, 예를 들어, 색도 신호 복조기[피킹 회로(58)에 의해 제공된 색도 신호를 복조하기 위해], 색조 및 색의 순도 제어 회로, 휘도 입력 신호와 복조된 색차 성분(예를 들어, R-Y, B-Y)을 조합하기 위한 매트릭스 회로를 포함하여, 디스플레이(46)에 의해 표시하기에 적당한 형태(예를 들어, RGB)로 출력 칼라 신호(S9)를 제공한다.
제1도의 나머지 소자들은 최근에 제안된 Y-C 포맷의 보조 비디오 입력 신호(S8)의 디스플레이를 보조하는 데, 그 휘도(Y2) 및 색도(C2) 성분은 분리 형태로 수상기에 제공되고, 그 휘도 성분(Y2)은 방송 표준 비디오 신호와 비교할 때 비교적 광 대역폭(예를 들어, 5㎒)을 나타낸다. 이전에 설명된 것처럼, 상기 최근의 광대역 Y-C 비디오 신호 포맷은 향상된 해상도(약 400 수평 주사선)을 제공한다. 또한, 상기 성분(Y2 및 C2)은 분리형태(합성 형태보다는 다소)로 되어 있기 때문에, 바람직하지 않은 효과, 즉, 크로스-칼라 및 크로스-휘도를 제거한다. 본 명세서에 있어서, 요구되는 광범위한 수정안 없이 Y-C 포맷 비디오신호(S8)를 디스플레이할 수 있으며, 현존하는 수상기 회로의 불필요한 복사(duplication)를 피할 수 있어 바람직하게 되는 것을 알 수 있다.
상세하게, 광대역 Y-C 포맷 비디오 입력 신호(S8)는 신호(S8)의 휘도 성분(Y2)이 인가되는 제1단자(62)와, 신호(S8)의 색도 성분이 인가되는 제 2 단자(64)를 갖는 Y-C 포맷 비디오 입력 접속기(60)에 인가된다. 휘도 성분(Y2)이 인가된 단자(62)는 보조 휘도 피킹 회로(70)에 결합되면서, 회로 경로를 통해 프로세서(40) 내의 휘도 피킹 회로(52)의 입력에 결합된다. 특히, 보조 휘도 피킹 회로(70)의 입력(72)에는 접속기(60)의 단자(62)에 접속되고, 그 출력 단자(74)는 회로 노드(76)에서 도선(36)에 접속된다. 이들 수단을 통해 광대역 휘도 신호(Y2)는 피킹 회로(52 및 70)의 조합에 의해 피킹하게 된다. 종래의 피킹 회로(52)는 신호(Y2)의 대역폭의 보다 낮은 부분을 통해 피킹하게 되고, 피킹 회로(70)는 신호(Y2)의 대역폭의 보다 상부로 부가 피킹이 적용된다. 따라서, 광대역 휘도 신호(Y2)는 수상기 내의 분리 전대역폭 피킹 회로를 필요치 않고 그 전대역폭을 통해 피킹 처리를 받게 된다.
유리하게, 본 발명의 이러한 특징은 피킹 회로(70)가 종래의 수상기 피킹 회로(52)에 의해 제공된 피킹을 보조하는 데만 필요로 하기 때문에 수상기에서 가격면이나, 복잡한 회로 복사를 피할 수 있다. 제2도는 본 발명의 특징의 효과를 설명한다. 응답 곡선(202)은 표준 대역폭 비디오 신호(Y1)를 디스플레이할 때 수상기의 진폭 응답을 설명한다. 이 경우, 최대 피킹은 약 2.5㎒의 주파수에서 나타나고, 상부 대역 엣지는 약 4.0㎒에서 나타난다. 곡선(204)은 피킹 회로(70)에 의해 제공된 보조 피킹을 설명한다. 도시된 것처럼, 피킹의 약 3dB이 약 4㎒의 주파수에 부가된다. 광대역 휘도 신호(Y2)를 이중(doubly) 피킹의 효과는 합성 곡선(206)(점선)으로 설명된다. 도시된 것처럼, Y2 신호 응답은 약 5㎒의 주파수로 신장된다. 유리하게, 종래의 피킹 회로의 피킹 범위의 상단부에서 비교적 작은 양의 부가 피킹은 광대역 휘도 신호(Y2)의 전대역폭 피킹을 얻기 위해 필요하고, 표준 피킹 회로는 표준 대역폭 신호(Y1)와 광대역 신호(Y2) 모두를 이용하기 때문에, 피킹 회로에서의 양호한 세이빙(saving)을 얻을 수 있다.
보조 피킹 회로(70)의 출력을 피킹 회로(52)에 직접 인가하는 것보다 다소 노드(76)에 인가하는 장점은 이중으로 피크된 휘도 신호(Y2)가 지연 및 등화 회로(50)에 의해서도 지연되는 점이다. 이 지연(예를들어, 수백 나노초)은 휘도와 색도 지연의 차이를 보상하는 데, 그들 상이한 대역폭으로 디스플레이(46)에 적당한 휘도/색도 조절(registration)을 얻기 위해서이다. 표준 대역폭 휘도 신호(Y1)의 지연 보상은 광대역 신호에 대해서 휘도 및 색도의 양호한 조절을 얻기 위해 이용되므로, 회로 소자의 복사없이도 회로(50)의 분배를 용이하게 하기 위해 노드(76)의 접속으로 해결된다는 점을 알 수 있다.
본 발명에 따라서, Y-C 포맷 신호(58)의 색도 성분(C2)은 입력 단자(64)를 도선(38)의 회로 노드(86)에 결합된 출력(84)을 갖는 색도 신호 프리-디스토션(pre-distortion) 또는 디-피킹(de-peaking)회로(80)에 결합시켜 처리된다. 회로(80)의 중요한 기능은 휘도 신호(C2)의 상부 및 하부 측대역에 관련된 진폭을 불균형화시킨다는 점이다. 특히, 상부 측대역(uper side band)은 적당한 필터 처리에 의해 하부 측대역에 비해 감소하게 된다. 이 감소의 양은 디스플레이 프로세서(40)의 색도 피킹 회로(58)에서 발생되는 상부 측대역에 비해 하부 측대역의 감소와 서로 보충되도록 선택되어, 회로(58)의 피킹과 회로(80)의 디-피킹후에, Y-C 프로세서(42)의 입력에 나타나는 합성 C2 휘도 신호는 실제로 동일한 진폭 측대역을 나타낸다. 색도 측대역은 이전에 기술된 프로세서(42)가 휘도 신호와 매트릭스 처리(matrixing)를 위해 기저 대역(R-Y, B-Y)으로 그 색도 측대역을 복조하기 때문에 불균형화되지 않고, 그들 측대역 진폭 에러는 매트릭스(RGB)된 출력 신호에서 색조 및 색의 순도 에러를 일으킨다는 점이 중요하다.
상기 내용은 제3도에 설명되어 있는 데, 곡선(302)은 색도 디-피커(80)응답을 설명하고, 곡선(304)은 색도 피커(58) 응답 곡선을 나타내며, 곡선(306)은 조합된 합성 응답을 설명한다. 도시된 것처럼, 곡선(302)은 부반송파 주파수(3.58㎒) 이하의 약 700㎒에서 피크되고, 곡선(304)은 부반송파 주파수 이상의 약 700㎑에서 피크된다. 합성 응답 곡선(306)은 색부반송 주파수에서 피크되고, 대칭되어 직각 변조된 색부반송파 신호의 상부 및 하부 측대역과 관계된 진폭은 왜곡(distortion)되지 않는다.
프로세서(40)내에 색도 피킹 회로(58)가 존재하여, 입력 프로세서(10)의 제한된 IF 대역폭 또는 입력(26)에 결합된 소스의 제한된 대역폭으로 인하여 발생되는 색도 신호(C1)의 측대역 왜곡을 교정할 수 있다는 점을 알 수 있다.
새로운 Y-C 신호 포맷의 색도 신호(C2)가 동일한 측대역을 갖기 때문에, 신호(C2)를 디스플레이할 때 피킹 회로(58)의 스킵(skip)을 고려할 수 있다. 이것은 예를 들어, 프로세서(40)의 색도 입력(56)에 직접 색도 입력 단자(64)를 접속시켜 실행되므로, 회로(80)의 필요성을 제거할 수 있다. 이와 같은 방법은 어떤 다른 문제, 즉, Y-C 오-조절(mis-registration)과 같은 문제없이 측대역 진폭 문제를 해결할 수 있다. 지연 회로(50)가 상이한 대역폭으로 인하여 Y-C 지연 차이를 교정한다는 점을 상기한다. 본 발명의 실시예에 있어서, Y1 및 C1에 관한 Y-C 지연은 Y2 및 C2에 관한 지연과 거의 같게 된다. 따라서, 두 신호에 대해서 적당하게 동일한 보상 지연을 얻을 수 있다. 그러나, 디-피커(80)가 제거되고, C2가 직접 프로세서(42)의 입력(56)에 인가되면, C2 지연은 상이하게 될 것이다. 이것을 교정할 수 있는 데, 예를 들면, 휘도 신호 지연을 스위칭하거나, 지연을 신호(C2)에 인가하여 교정할 수 있다. 이와 같은 복잡화는 두 색도 신호가 피킹 신호(58)를 통해 통과하고, 기술된 것처럼 회로(80)의 디-피킹(de-peaking)에 의해 색도 신호(C2) 측대역 진폭을 교정하여 완전히 해소할 수 있다.
디스플레이를 위한 신호의 선택은 비디오 스위치(22)의 제어 입력(23)에 결합된 한 출력(92)과, 색도 및 휘도 회로(80 및 70)의 각각의 제어 입력(88 및 78)에 결합된 다른 출력(94)를 갖는 제어 유닛(90)을 사용자에 의해 활성화하기 위해 선택된다. 방송 또는 케이블 안테나 입력 신호(S1)를 디스플레이하기 위해 사용자는 제어 유닛(90)을 활성화하여, 디스에이블 신호를 회로(80 및 70)의 제어 입력으로 전송한다. 이들 제어 유닛은 각각의 직렬 접속된 출력 스위치를 개방하여, 도선(36 및 38)으로부터 분리시킨다. 동시에, 유닛(92)는 신호(S5)를 선택하기 위해 스위치(22)로 인에이블 신호를 전송한다. 이러한 동작은, 스위치(22)가 신호(S5)보다 신호(S6)를 선택하는 것을 제외하고, 디스플레이하기 위해 보조 합성 비디오 신호(S6)가 선택될 때와 같이 동작한다. 디스플레이 광대역 Y-C 포맷 신호(S8)를 디스플레이할 때, 제어 유닛(90)은 디스에이블 신호를 스위치(22)로 전송하여, 신호(S5) 혹은 신호(S6) 모두를 선택하지 않는다. 동시에, 인에이블 신호가 유닛(90)의 출력(94)에 발생되어, 회로(70 및 80)의 내부 직렬 스위치를 디스플레이를 하기 위해 디스플레이 유닛(46)에 의해 도선(36 및 38)으로 처리된 Y2 및 C2 신호와 결합 가능하게 한다.
제4도는 휘도 신호 처리의 다른 특성을 설명하는 보조 휘도 피킹 회로(70)의 양호한 실시예를 나타내는 상세한 블록선도이다. 입력 단자(72)는 종속 접속에 의해 종결 네트워크(71), AC 커플링 네트워크(73), 피킹 필터(75) 및 스위치 증폭기(77)순으로 출력 단자(74)에 접속되어 있으며, 또한, 스위치 증폭기(77)에는 공급 입력 단자(79) 및 제어 입력 단자(78)가 접속되어 있다. 제5도는 제4도의 특정 회로 실행을 전형적으로 나타내고, 전형적인 회로 값을 갖는 것을 나타낸다.
제4도의 종결 네트워크(71)는 신호(Y2)의 휘도 입력 케이블을 그 고유 임피던스로 종결하기 위해 제공되어, 신호(Y2)가 디스플레이될 때 이중 영상 또는 고스트(ghosts)로서 나타나는 케이블 반사를 방지한다. 제5도에 있어서의 기능은 입력(72)과 접지 사이에 결합된 저항기(RT)에 의해 제공된다.
AC 커플링 네트워크(73)는 종속 접속(71-73-75-77)으로 피킹 필터(75)이전에 배치되는 점을 주목한다. 유리하게, 이미 설명된 것처럼, 피킹 필터(75)가 증폭기(77)의 바이어스 네트워크의 일부를 형성하여, 증폭기를 수행하는 데 필요한 다수의 부품을 유리하게 감소하기 때문에, 증폭기(77)의 DC 바이어스의 업-셋팅으로부터 저 임피던스 종결 저항기(75 오옴) 및 신호(Y2)가 존재한다면 어떤 DC 성분을 유리하게 보호할 수 있다. 제5도의 실시예에 있어서, 네트워크(73)는 직렬 결합된 캐패시터(33 마이크로 패럿)에 의해 실행된다.
제2도에 도시된 것처럼, 피킹 필터(75)는 비디오 대역(약 4㎒ 부분)의 상단부 근처에 약 3dB의 작은 부스트(small boost)를 제공한다. 이러한 목적을 위해 제5도의 양호한 실시예에서 저항기(R2)를 통해 접지로 DC 경로를 제공하여 증폭기(77)의 바이어스를 설정하기위해 이용되는 것을 제외하고, 어떤 적당한 필터를 이용할 수 있다. 특히, 제5도의 필터(75)는 병렬 공진(L-C)회로 및 전환(shunt)저항기(R2)에 의해 접지에 결합된 입력 직렬 저항기(R1)를 포함한다. 입력 직렬 저항기(R1)와 전환 저항기(R2)의 값은 신호 변화를 결정하는데 중요한 요인이 된다. 보다 낮거나 보다 높은 공진 주파수에서, 필터 감쇠는 약 R2/(R1+R2) 또는 약 3dB이고, 공진 주파수에서는 제2도에 도시된 것처럼 약 제로(0)dB이 된다.
증폭기(77)의 바이어스 전압은 필터 인덕터 및 저항기(R2)를 통해 전류가 통과하여 필터(75)에서 유리하게 발생된다. 이 전류는 공급 단자(79)에 접속된 저항기(R3)에 의해 제공된다. 그렇게 발생된 바이어스 전압은 공급 단자(79) 및 접지에 각각 접속된 콜렉터 및 이미터 저항기(R5 및 R6)를 갖는 증폭기 트랜지스터(Q1)에 저항기(R4)를 통해 인가된다. 증폭기의 이득은 주로 저항기(R6 및 R5)의 비율로 결정되어, 나타낸 값은 약 3 또는 10dB이다. 그러므로, 피킹 회로(70)의 전체 이득 변화는 +7dB의 최소로부터 +13dB의 최대까지 휘도 주파수 범위에 걸쳐 변화한다.
증폭기(77)의 출력 신호는 베이스에는 트랜지스터(Q2)의 콜렉터가 접속되고, 이미터 및 콜렉터 전극에는 단자(74 및 79)가 접속된 이미터 폴로워 트랜지스터(Q2)에 의해 제공된다. 이 출력 신호의 스위칭은 애노드와 캐소드가 각각 트랜지스터(Q2)의 베이스와 제어 단자(78)에 접속된 다이오드(D1)에 의해 제공된다. 단자(78)에서 고 레벨 전압이 다이오드(D1)를 역 바이어스시키면, 증폭기는 인에이블되고, Y2(피크된)는 디스플레이(46)에 의해 디스플레이용 도선(36)의 노드(76)에 결합된다. 역으로, 단자(78)의 저 레벨 전압이 다이오드(D1)를 순바이어스시키면, 이미터 폴로워 트랜지스터(Q2)는 디스에이블되고, 도선(36)으로부터 휘도 피킹 필터(70)를 디커플링하게 된다. 이러한 모드에 있어서, 이미 설명된 것처럼, 비디오 스위치(22)는 프로세서(40)의 디스플레이(46)에 의해 디스플레이를 위해 신호(S5) 또는 신호(S6)중 어느 하나를 선택한다.
제6도는 제1도의 수상기의 색도 신호 처리의 다른 특성을 설명하기 위한 보조 색도 프리-디스토션 또는 디-피킹회로(80)의 양호한 실시예를 나타내는 상세한 블록선도. 입력 단자(82)는 종속 접속으로 종결 네트워크(81), 필터(83), AC 커플링 네트워크(85) 및 스위치 증폭기(87)의 순으로 출력 단자(84)에 결합되어 있으며, 또한 스위치 증폭기(87)에는 공급 단자(89) 및 제어 입력 단자(88)가 접속되어 있다. 제7도는 제6도의 특정 회로 실행을 나타내는 전형적인 도면이고, 전형적인 회로값을 갖는다.
제6도의 종결 네트워크(81)는 신호(C2)의 색도 신호 입력 케이블을 그 고유 임피던스로 종결하기 위해 제공되어, 신호(C2)가 디스플레이될 때 칼라 왜곡으로 나타나는 케이블 반사를 방지한다. 제7도에 있어서의 기능은 단자(82)와 접지 사이에 결합된 저항기(R6)에 의해 제공된다.
제3도에서 설명된 것처럼, 필터(83)는 하부 측대역 보다 더 상부 측대역을 감쇠하여 색도 신호 측대역과 관련된 진폭을 왜곡한다. 감쇠의 정도는, 제3도에 도시된 것처럼, 합성 측대역이 곡선(306)으로 도시된 것처럼 대칭이 되도록 피킹 필터의 응답으로 상보된다. 이러한 목적을 위해, 저역 또는 대역 통과 필터로서 필터(83)를 이용한다. 색도 필터(58)의 양호한 매치(match)(예를 들어, 상보)를 제공하기 위해, 색도 신호 대역(예를 들어, 부반송파 주파수로부터 약 ±700㎑)에서 그 응답 형태(기울기)를 제어하는 필터(83)에 저항기를 포함하여 유리하게 제공할 수 있다. 이러한 목적을 위해, 필터(83)는 인덕터(L1) 및 샤핑(shaping) 저항기(R7)를 포함하는 직렬 브랜치와, 캐패시터(C1) 및 샤핑 저항기(R8)를 포함하는 전환 브랜치를 포함한다. 각각의 인덕터 및 캐패시터는 저역 통과 특성을 제공하는 데, 그 자체로 -12dB/octove의 최대 기울기를 나타낸다. 이것은 약 2.8㎒로부터 약 4.2㎒까지의 영역에서 필터(58)의 기울기를 매칭시키기 위해 필터(83)에 선택적인 저항기(R7 및 R8)를 적용 변경시킨 것이다.
색도 필터(80)에서의 AC 커플링은 휘도 필터(70)와는 다르게 동작하게 되는 데, 종속 접속(81-83-85-87)으로 필터(83)에 의해 처리된다. 이 경우, AC 커플링[예를 들어, 캐패시터(C2)]은 전환 경로(R8-C1)를 통해 접지로 DC 경로가 존재하지 않기 때문에 필터 이전에 배치된다. 그러나, 접지로 절환 경로를 갖도록 하는 필터(83)로 이용하기 위해 어떤 한 필터가 이용된다면, AC 커플링이 필터(83)이전에 배치된 경우의 증폭기(77)와 함께 이용되었던 것처럼 증폭기(83)를 바이어스하기 위한 경로에 이용하는 데 바람직할 것이다.
증폭기(87)는 이전 왜곡된 색도 신호(C2)를 도선(38)과 결합 또는 디커플링하는 스위치 증폭기이다. 증폭기(77)를 이용한 경우와 마찬가지로, 선택된 커플링은 직렬 스위치를 통해 증폭기 출력에 제공된다. 그러나, 직렬 출력 스위치를 이용하여 증가하는 출력 저항을 피하기 위해서는 스위치 증폭기를 이용하는 것이 바람직하다. 이러한 수단들에 의해, 회로 출력 신호 레벨은 도선(38 및 36)의 임피던스와 그들과 관련하여 접속된 소자들에 의해 보다 적은 영향을 받는다. 증폭기(87)(제7도)의 특정 실시예는 커플링 캐패시터의 출력과 공급단자(89) 및 접지 사이에 결합된 한쌍의 저항기(R9,R10)를 포함한다. 그렇게 결합되어 발생된 DC 바이어스 전압과 색도 신호는 저항기(R11)를 통해 공급 및 출력 단자(89 및 84)의 각각의 하나에 접속된 콜렉터 및 이미터 전극을 갖는 이미터 폴로워 트랜지스터(Q3)의 베이스에 인가된다. 증폭기(87)의 스위칭은 애노드 및 캐소드 각각이 트랜지스터(Q3)의 베이스 및 제어 단자(88) 각각에 접속된 다이오드(D2)에 의해 제공된다. 동작에 있어서, 단자(88)의 저 레벨 전압은 다이오드(D2)를 순바이어스시키므로, 도선(38)으로부터 트랜지스터(Q3) 및 절연 증폭기(87)를 디스에이블시킨다. 역으로, 단자(88)의 고 레벨 전압은 다이오드(D2)를 역바이어스시키므로, 프리-디스토션된 색도 신호(C2)를 도선(38)에 인가하기 위해 트랜지스터(Q3)를 인에이블시킨다.
본 명세서에 설명된 휘도 피킹 및 색도 디-피킹의 원리는 분리적으로나 조합적으로 특정 텔레비젼 수상기의 응용에 응용될 것이다. 이전에 보다 상세히 설명된 것처럼, 예를 들어, 색도 프리-디스토션 회로(80)는 스위치에 의해 디스플레이 프로세서(40)의 색도 입력(56)에 C2 입력(64)을 결합하여, 색도 피킹 회로(58)를 바이패스하여 주어진 수상기 응용에서 제거될 수 있다. 설명된 것처럼, 신호(C2 및 Y2)와 관련된 지연의 변화는 C2 신호 경로의 지연을 부가하거나, 휘도 신호(Y2)의 스위칭할 수 있는 지연 회로를 이용하여 교정될 수 있다. 어떤 응용에 있어서, 피킹없이 신호(Y2)를 디스플레이하거나, 완전히 분리된 전대역폭 피킹 회로에 Y2를 제공하여, 회로(70)의 필요성을 제거하는 것이 바람직하다. 예를들어, 휘도 피킹 회로(70)는 Y2를 선택하기 위해 스위치로 대치할 수 있으며, 피킹 회로(52)는 신호(Y2)를 디스플레이할 때 디스에이블될 수 있다. 이것은 플랫(flat)[언피크(unpeaked)] 휘도 응답을 제공하지만, 색도 디-피킹의 이점을 얻을 수 있는 데, 그 이유는 이전에 설명된 것처럼 적당한 Y2-C2 조절이 용이하기 때문이다. 또 다른 양호한 실시예는 전대역폭 피커로서 회로(70)를 대치하여, Y2를 디스플레이할 때 피커(52)를 디스에이블하여 Y1 및 Y2의 독립된 피킹 제어 신호를 제공한다. 또한, Y2-C2의 조정은 회로(70)없이 본 실시예에서도 얻을 수 있다. 이러한 장점, 즉, 휘도 보조 피킹(70)과 색도 프리-디스토션(80)의 조합을 이용한 장점은 이전에 기술되어 있다.

Claims (2)

  1. 텔레비젼 장치에 있어서, 휘도 신호 성분 및 색도 신호 성분을 포함하는 복합 비디오 신호를 공급하는 복합 비디오 신호원 및 상기 복합 비디오 신호로부터 상기 색도 신호 성분을 분리하는 수단을 포함하는 제1휘도 신호원과; 휘도 신호가 동반되지 않는 색도 신호를 제공하는 제2색도 신호원 및; 자신에게 공급된 색도 신호의 하부 측대역에 대해 상부 측대역에 대한 응답과 비교하여 감소된 응답을 제공하는 색도 피킹 회로(58)를 통해 상기 제1색도 신호원(10)에 결합되어 있고 회로 경로를 통해 상기 제2색도 신호원(64)에도 결합되어 있는 색도 입력(56)을 갖는 디스플레이 프로세서(42)를 포함하며; 상기 제2색도 신호원(64)은 상기 제1색도 신호원(10)이 결합되어 있는 상기 색도 피킹 회로의 입력에 상기 회로 경로를 통해 결합되어 있으며; 상기 회로 경로는 색도 디-피킹 회로(80)를 포함하여, 상기 제2색도 신호원(64)에 의해 제공된 색도 입력 신호가 상기 피킹 회로(58)에 의해 피킹이 되고 상기 디-피킹 회로(80)에 의해 디-피킹이 되도록 하며, 이때 상기 색도 디-피킹 회로(80)는 상기 피킹 회로에 의해 제공된 측대역 감소가 사실상 상보될 정도로 상기 하부 측대역에 비해 상기 상부 측대역이 감소되도록 상기 제2신호원에 의해 제공된 상기 색도 신호의 상부 및 하부 측대역의 상대 진폭을 불균형화하는 필터(83)를 포함하는 텔레비젼 장치.
  2. 제1항에 있어서, 상기 디-피킹 회로는 종결 네트워크(81), 측대역 왜곡 필터(83), AC 커플링 네트워크(85) 및 스위치 회로(87)를 포함하는 직렬 접속으로 이루어진 텔레비젼 장치.
KR1019900005326A 1989-04-20 1990-04-17 보조 입력 접속기를 구비한 텔레비젼 수상기 KR0159937B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US07/341,406 US4935807A (en) 1989-04-20 1989-04-20 Television receiver with auxiliary input connector providing a chrominance signal subjected to pre-distortion for video signals of a separated Y-C format
US341,406 1989-04-20

Publications (2)

Publication Number Publication Date
KR900017421A KR900017421A (ko) 1990-11-16
KR0159937B1 true KR0159937B1 (ko) 1999-01-15

Family

ID=23337420

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900005326A KR0159937B1 (ko) 1989-04-20 1990-04-17 보조 입력 접속기를 구비한 텔레비젼 수상기

Country Status (13)

Country Link
US (1) US4935807A (ko)
EP (1) EP0394002B1 (ko)
JP (1) JP2891509B2 (ko)
KR (1) KR0159937B1 (ko)
CN (1) CN1023539C (ko)
AT (1) ATE130720T1 (ko)
CA (1) CA2010667C (ko)
DE (1) DE69023687T2 (ko)
DK (1) DK0394002T3 (ko)
ES (1) ES2079437T3 (ko)
FI (1) FI92785C (ko)
MY (1) MY105273A (ko)
TR (1) TR26396A (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2658688B1 (fr) * 1990-02-22 1992-06-12 Sgs Thomson Microelectronics Systeme de connexion automatique sur une entree s-vhs d'un televiseur couleur.
US5032900A (en) * 1990-04-30 1991-07-16 Thomson Consumer Electronics, Inc. Television receiver with auxiliary input connector for video signals of a separated y-c format
US5298982A (en) * 1992-09-16 1994-03-29 Lagoni William A Television receiver with switchable chrominance signal filter
FR2710808A1 (fr) * 1993-09-29 1995-04-07 Philips Electronics Nv Téléviseur muni d'un dispositif de sélection de différentes sources.
US6330038B1 (en) * 1997-03-31 2001-12-11 Compaq Computer Corporation Video sharpness control device and method
US6384873B1 (en) * 1999-12-03 2002-05-07 Thomson Licensing S.A. Vector magnitude control of a comb filter

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2303546A (en) * 1939-08-08 1942-12-01 Herbert H Greger Method of separating impurities from lubricating oils
US2822320A (en) * 1956-09-28 1958-02-04 Phillips Petroleum Co Reclaiming used lubricating oil
DE2508713C3 (de) * 1975-02-28 1979-04-12 Adolf Schmids Erben Ag, Bern Verfahren zur Aufarbeitung von gebrauchtem Mineralöl
US4029569A (en) * 1975-09-16 1977-06-14 Lubrication Company Of America Process for reclaiming spent motor oil
US4151072A (en) * 1977-05-16 1979-04-24 Phillips Petroleum Company Reclaiming used lubricating oils
GB2064578B (en) * 1979-11-01 1983-08-24 Phillips Petroleum Co De-ashing lubricating oils
JPS58115981A (ja) * 1981-12-29 1983-07-09 Matsushita Electric Ind Co Ltd テレビジヨン受像機
JPS60130992A (ja) * 1983-12-20 1985-07-12 Matsushita Electric Ind Co Ltd テレビジヨン受像機
US4644387A (en) * 1985-04-25 1987-02-17 Rca Corporation Plural input television receiver having peaking circuit and chrominance band reject filter in a video signal channel
JPS6224779A (ja) * 1985-07-25 1987-02-02 Sony Corp テレビジヨン受像機の輝度信号帯域切換回路
US4689663A (en) * 1985-09-27 1987-08-25 Rca Corporation Television receiver with display driver amplifier and input video filter having inversely related bandwidths

Also Published As

Publication number Publication date
TR26396A (tr) 1995-03-15
FI92785C (fi) 1994-12-27
EP0394002A2 (en) 1990-10-24
FI901857A0 (fi) 1990-04-12
KR900017421A (ko) 1990-11-16
US4935807A (en) 1990-06-19
JP2891509B2 (ja) 1999-05-17
CN1046652A (zh) 1990-10-31
FI92785B (fi) 1994-09-15
EP0394002A3 (en) 1992-02-26
JPH02296487A (ja) 1990-12-07
MY105273A (en) 1994-09-30
DE69023687D1 (de) 1996-01-04
ATE130720T1 (de) 1995-12-15
EP0394002B1 (en) 1995-11-22
CA2010667C (en) 2001-01-30
DE69023687T2 (de) 1996-06-27
ES2079437T3 (es) 1996-01-16
CA2010667A1 (en) 1990-10-20
DK0394002T3 (da) 1995-12-18
CN1023539C (zh) 1994-01-12

Similar Documents

Publication Publication Date Title
KR100202349B1 (ko) 텔레비젼 장치
KR0159936B1 (ko) 보조 입력 접속기를 구비한 텔레비젼 수상기
KR0159937B1 (ko) 보조 입력 접속기를 구비한 텔레비젼 수상기
KR100210545B1 (ko) 칼라 텔레비젼 수상기
KR950007899B1 (ko) 보조 비디오 입력을 가진 텔레비젼 수상기용 비디오 신호 처리 및 디스플레이 시스템
US3663745A (en) Compensated television matrix amplifiers
US4112460A (en) Simplified bias and gain adjust system for color cathode ray tube
EP0394000B1 (en) Receiver with correction for comb filter frequency response
US3600514A (en) Solid-state luminance channel for color television receiver
JPH03112209A (ja) ベルフイルタ回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100811

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee