KR0157384B1 - Isdn망 일차군 속도가입자 정합장치 - Google Patents

Isdn망 일차군 속도가입자 정합장치

Info

Publication number
KR0157384B1
KR0157384B1 KR1019930031686A KR930031686A KR0157384B1 KR 0157384 B1 KR0157384 B1 KR 0157384B1 KR 1019930031686 A KR1019930031686 A KR 1019930031686A KR 930031686 A KR930031686 A KR 930031686A KR 0157384 B1 KR0157384 B1 KR 0157384B1
Authority
KR
South Korea
Prior art keywords
pcm
matching
primary group
channel
isdn network
Prior art date
Application number
KR1019930031686A
Other languages
English (en)
Other versions
KR950022429A (ko
Inventor
김철규
Original Assignee
정장호
엘지정보통신주식회사
이준
한국전기통신공사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정장호, 엘지정보통신주식회사, 이준, 한국전기통신공사 filed Critical 정장호
Priority to KR1019930031686A priority Critical patent/KR0157384B1/ko
Publication of KR950022429A publication Critical patent/KR950022429A/ko
Application granted granted Critical
Publication of KR0157384B1 publication Critical patent/KR0157384B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40052High-speed IEEE 1394 serial bus
    • H04L12/40097Interconnection with other networks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/4013Management of data rate on the bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Monitoring And Testing Of Exchanges (AREA)

Abstract

본 발명은 ISDN망 일차군 속도가입자 정합장치에 관한 것으로, 특히 유럽방식을 사용하는 ISDN망에서 신뢰성있는 빠른 속도의 디지탈서어비스를 제공하도록 한 ISDN망 일차군 속도가입자 정합장치에 관한 것이다.
본 발명은 상위 공통제어보드와의 통신을 직렬버스를 통해 수행하여 신호선의 갯수를 감소시키고, HDLC처리수단에 의해 D채널의 데이타를 처리하므로, ISDN망에서 일차군 속도 디지탈가입자를 PSTN망에서 보다 신뢰성있게 정합할 수 있고 속도가 빠른 음성 및 비음성데이타서비스를 제공하고 유지보수의 용이성을 제공한다.

Description

ISDN망 일차군 속도가입자 정합정치
제1도는 종래의 일차군 속도가입자 정합장치구성도.
제2도는 본 발명에 따른 ISDN망 일차군 속도가입자 정합장치.
* 도면의 주요부분에 대한 부호의 설명
10 : 릴레이부 20 : PCM 정합부
30 : 스위칭부 40 : 제어부
50 : 메모리부 60 : HDLC 처리부
70 : SC버스정합부
본 발명은 ISDN망 일차군 속도가입자 정합장치에 관한 것으로, 특히 유럽방식을 사용하는 ISDN망에서 신뢰성있는 빠른 속도의 디지탈서어비스를 제공하도록 한 ISDN망 일차군 속도가입자 정합장치에 관한 것이다.
종래에는 첨부된 도면 제1도에서 알 수 있는 바와 같이, 일차군 속도가입자선로와 정합되며 신호의 유실 및 수신클럭을 추출하는 PCM정합부(1)와, 시스템측과 32채널의 서브하이웨이(Sub Highway)를 통해 연결되며 PCM선로상의 B채널접속을 스위칭하는 스위칭부(2)와, 채널데이타를 처리하여 상위보드와 통신하고 PCM정합부(1)를 감시하여 선로 및 가입자의 상태를 감시하는 제어부(3)와, 이 제어부(3)에서 수행될 프로그램 및 각종 데이타를 저장하는 메모리부(4) 및, 상위공통제어보드와 병렬버스를 통해 정합되며 상위공통제어보드와의 송수신데이타를 저장하는 공통메모리부(5)로 구성된다.
이와 같이 구성되는 종래의 일차군 속도가입자 정합장치는 상위 공통제어보드와의 통신을 병렬버스를 사용하여 수행하므로 어드레스 버스, 데이타 버스와, 제어신호를 위한 많은 신호선이 존재하여 고장발생에 대한 빈도가 높다. 따라서, 이러한 신호선들 중 어느 하나라도 비정상적으로 동작을 하면 전체동작에 영향을 주게 되어 정확한 데이타의 송수신을 확보하지 못하는 문제점이 있으며, 외부신호의 입출력에 대한 필터링동작을 수행하지 못하여 버퍼의 고장이 발생하게 되고, 타보드의 탈장시 유입되는 잡음으로 인하여 동작되는 보드에 영향을 초래하는 문제점이 있다.
본 발명은 전술한 문제점을 감안하여 안출한 것으로, 그 목적은 상위공통제어보드와의 통신에 소요되는 신호선의 수를 대폭 감소시킴으로써 유럽방식(cept)을 사용하는 ISDN망에서 일차군 속도디지탈 가입자를 신뢰성있게 접속하고, 일정보드의 탈장 및 에러발생시 유지보수의 용이성을 제공하도록 함에 있다.
전술한 목적을 달성하기 위한 본 발명의 특징은, ISDN망 일차군 속도가입자 정합장치에 있어서, 일차군속도 가입자선로의 PCM선로와 정합되며 프레임의 정열과 신호의 유실 및 수신클럭을 추출하는 PCM정합 수단과, D채널의 데이타를 LAPD처리하여 상위공통제어보드와의 통신을 수행하고 상기 PCM정합수단을 감시하여 PCM선로 및 가입자의 상태를 판단하는 제어수단과, 상기 제어수단에서 수행될 프로그램 및 각종 데이타를 저장하는 메모리수단과, 일차군속도 가입자에 대한 신호용 D채널을 HDLC형태로 송수신하는 HDLC처리수단과, 교환기시스템측으로부터 인가되는 동기주파수와 시스템클럭에 따라 상기 PCM 선로와 교환기시스템 측 서브하이웨이 사이에 입출력되는 B채널을 스위칭하고 상기 PCM선로와 HDLC처리수단 사이에 입출력되는 D채널을 스위칭하는 스위칭수단과, 상기 PCM정합수단에 접속되는 PCM선로의 상태 및 채널경로를 시험하는 릴레이수단, 상기 제어수단과 상위공통제어보드 사이에 직렬버스를 통해 통신케하는 SC버스정합수단을 구비하는데 있다.
이하 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 설명하면 다음과 같다.
제2도는 본 발명에 따른 ISDN망 일차군 속도가입자 정합장치이다.
도면에서 알 수 있는 바와 같이 본 발명은 릴레이부(10), PCM정합부(20), 스위칭부(30), 제어부(40), 메모리부(50), HDLC처리부(60) 및 SC버스정합부(70)로 구성된다.
스위칭부(30)는 시스템에서 제공되는 동기주파수와 시스템클럭을 공급받아 동작하는데 교환시스템으로부터의 32개 또는 64개의 B채널을 PCM선로에서 30개의 B채널로 스위칭하며, 또한 HDLC처리부(6)에서 보내진 신호용 D채널을 PCM선로상에 해당 채널위치로 스위칭한다. PCM정합부(20)는 일차군 속도 디지탈 가입자와 정합하고 송신데이타를 유럽방식의 전송을 위한 부호화 처리와 복수개의 다중 프레임정렬 및 데이타비트의 체크를 위한 CRC(Cyclic Redundancy Check)처리를 수행한다. 제어부(40)는 시스템의 각부분을 초기화시키며 시스템의 상태를 처리하고 계층 2의 LADP(Link Access Procedure on D-Channel)기능을 수행하여 상위 공통제어보드와 통신한다. 메모리부(50)는 제어부(40)에서 처리되는 프로그램을 저장하는 EPROM과 제어부(40)에서 처리된 각종 데이타를 저장하기 위한 SRAM으로 구성된다.
릴레이부(10)는 PCM선로의 상태 및 시스템의 채널경로를 시험하여 고장부분을 구분하기 위한 시험을 수행한다. HDLC처리부(60)는 일차군 속도가입자와의 신호용 D채널을 HDLC(High-Level Data Link Control)형태로 송수신하기 위한 처리를 수행한다.
이와 같이 구성된 본 발명의 동작을 설명하면 다음과 같다.
일차군 속도디지탈가입자로부터 인가되는 신호용 D채널은 스위칭부(30)의 절환에 의해 HDLC처리부(60)로 스위칭된다. HDLC처리부(60)에서는 순수데이타만을 추출하여 제어부(40)의 LADP처리를 거쳐 상위 공통제어 보드로 송신하고 B채널은 스위칭부(30)에 의해 교환시스템의 서브하이웨이데이타의 속도에 막게 즉 32채널의 2.048Mbps와 64채널의 4.096Mbps 두형태의 데이타를 스위칭 및 속도변환을 담당한다.
이때 제어부(40)는 PCM정합부(20)의 상태를 감시하여 신호와 정렬 손실, 경보신호의 수신, 수신신호없음 등을 스위칭부를 통하여 감시한다. 감시중에 신호의 이상이 발견되면 해당조치 및 상위로의 보고를 담당하며 표시수단의 LED를 구동하여 가시경보로 알려 줌과 동시에 PCM선로상에서 생기는 신호의 유실과 시스템내부의 고장으로 인한 신호의 유실인지를 판별하기 위해서 릴레이부(10)는 신호의 루프를 형성시켜 유실인지를 판별하기 위해서 릴레이부(10)는 신호의 루프를 형성시켜 제어부(40)에서 감시된 경보에 따라 선로시험을 수행할 수 있다.
또한 제어부(40)에서 처리된 신호용 채널의 데이타를 상위 공통제어보드로 송수신하기 위한 SC-버스정합부(70)는 직렬 버스를 사용하였고 타보드와의 충돌을 방지하기 위해서 버스점유확인절차를 거쳐 타보드가 버스를 점유하지 않을시만 버스를 점유하여 사용하고 한 보드의 장시간 점유를 방지하기 위한 점유시부터 타이머를 구동하여 일정시간만 버스를 사용한다.
이상에서 설명한 바와 같이, 본 발명은 상위 공통제어보드와의 통신을 직렬버스를 통해 수행하여 신호선의 갯수를 감소시키고, HDLC처리 수단에 의해 D채널의 데이타를 처리하므로, ISDN망에서 일차군 속도 디지탈가입자를 PSTN망에서 보다 신뢰성있게 정합할 수 있고 속도가 빠른 음성 및 비음성데이타서비스를 제공하고 유지보수의 용이성을 제공한다.

Claims (1)

  1. ISDN망 일차군 속도가입자 정합장치에 있어서, 일차군속도 가입자선로의 PCM선로와 정합되며 프레임의 정열과 신호의 유실 및 수신클럭을 추출하는 PCM정합수단과, D채널의 데이타를 LAPD처리하여 상위공통제어보드와의 통신을 수행하고 상기 PCM정합수단을 감시하여 PCM 선로 및 가입자의 상태를 판단하는 제어수단과, 상기 제어수단에서 수행될 프로그램 및 각종 데이타를 저장하는 메모리수단과, 일차군속도 가입자에 대한 신호용 D채널을 HDLC형태로 송수신하는 HDLC처리수단가, 교환기시스템측으로부터 인가되는 동기주파수와 시스템클럭에 따라 상기 PCM 선로와 교환기시스템측 서브하이웨이 사이에 입출력되는 B채널을 스위칭하고 상기 PCM선로의 HDLC처리수단 사이에 입출력되는 D채널을 스위칭하는 스위칭수단과, 상기 PCM정합수단에 접속되는 PCM선로의 상태 및 채널경로를 시험하는 릴레이수단과, 상기 제어수단과 상위공통제어보드 사이에 직렬버스를 통해 통신케하는 SC버스정합수단을 구비하는 것을 특징으로 하는 ISDN망 일차군 속도가입자 정합장치.
KR1019930031686A 1993-12-30 1993-12-30 Isdn망 일차군 속도가입자 정합장치 KR0157384B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930031686A KR0157384B1 (ko) 1993-12-30 1993-12-30 Isdn망 일차군 속도가입자 정합장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930031686A KR0157384B1 (ko) 1993-12-30 1993-12-30 Isdn망 일차군 속도가입자 정합장치

Publications (2)

Publication Number Publication Date
KR950022429A KR950022429A (ko) 1995-07-28
KR0157384B1 true KR0157384B1 (ko) 1998-11-16

Family

ID=19374622

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930031686A KR0157384B1 (ko) 1993-12-30 1993-12-30 Isdn망 일차군 속도가입자 정합장치

Country Status (1)

Country Link
KR (1) KR0157384B1 (ko)

Also Published As

Publication number Publication date
KR950022429A (ko) 1995-07-28

Similar Documents

Publication Publication Date Title
GB2272602A (en) Telephonic switching network
EP1068714B1 (en) Redundant switching arrangement
US5778003A (en) Loop-back detection using out-of-band signalling
KR0157384B1 (ko) Isdn망 일차군 속도가입자 정합장치
US5610928A (en) Data verification method
CA1282882C (en) Frame checking arrangement for duplex time multiplexed reframing circuitry
JP2637299B2 (ja) 通信システムの外部監視装置
KR0168938B1 (ko) 디채널 패킷호 시험 지그
JPS6151817B2 (ko)
Miller et al. Common channel interoffice signaling: Signaling network
KR940007980B1 (ko) Isdn 기본속도 가입자 정합장치
KR100236828B1 (ko) 시분할 전전자 교환기 디지틀 중계선 테스트 장치 및 그 제어 방법
KR910005467B1 (ko) 전자교환기의 데이터링크 정합장치
KR0135542B1 (ko) 유럽방식 디지털 가입자선로정합장치
KR100342486B1 (ko) 다중화장치에서 종합정보통신망 가입자의 디지털 루프캐리어서비스방법
KR0124526Y1 (ko) Isdn 가입자 정합장치
KR100244782B1 (ko) 전전자 교환기에서 절단 호 검출 장치 및 방법
KR940007983B1 (ko) Idl 버스와 iom 버스를 이용한 선로코드가 2biq인 디지틀 가입자 정합회로
KR100197421B1 (ko) 전전자 교환기의 데이터 링크 처리기를 위한 클럭 선택기
KR19990061879A (ko) 사설 교환유닛간 접속 링크 절체방법
KR940007988B1 (ko) Isdn 일차군 속도 가입자 정합장치
KR100314354B1 (ko) 수요밀집형 광가입자 전송장치에 있어서 종합정보통신망의 기본속도정합장치
KR940007981B1 (ko) Gci 모드를 이용한 선로코드가 2biq인 디지틀 가입자 정합회로
KR890004747B1 (ko) 원격 교환장치의 rlu 고장진단 복구시스템
KR940007554B1 (ko) 프라이머리 라인 터미네이션 보드(Primary Line Terminaion Board)

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010425

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee