KR940007983B1 - Idl 버스와 iom 버스를 이용한 선로코드가 2biq인 디지틀 가입자 정합회로 - Google Patents

Idl 버스와 iom 버스를 이용한 선로코드가 2biq인 디지틀 가입자 정합회로 Download PDF

Info

Publication number
KR940007983B1
KR940007983B1 KR1019910026087A KR910026087A KR940007983B1 KR 940007983 B1 KR940007983 B1 KR 940007983B1 KR 1019910026087 A KR1019910026087 A KR 1019910026087A KR 910026087 A KR910026087 A KR 910026087A KR 940007983 B1 KR940007983 B1 KR 940007983B1
Authority
KR
South Korea
Prior art keywords
bus
matching
data
subscriber
address
Prior art date
Application number
KR1019910026087A
Other languages
English (en)
Other versions
KR930015596A (ko
Inventor
남홍순
이승한
김진태
Original Assignee
한국전기통신공사
이혜욱
재단법인 한국전자통신연구소
경상현
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전기통신공사, 이혜욱, 재단법인 한국전자통신연구소, 경상현 filed Critical 한국전기통신공사
Priority to KR1019910026087A priority Critical patent/KR940007983B1/ko
Publication of KR930015596A publication Critical patent/KR930015596A/ko
Application granted granted Critical
Publication of KR940007983B1 publication Critical patent/KR940007983B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M11/00Telephonic communication systems specially adapted for combination with other electrical systems
    • H04M11/06Simultaneous speech and data transmission, e.g. telegraphic transmission over the same conductors

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Interface Circuits In Exchanges (AREA)
  • Monitoring And Testing Of Exchanges (AREA)

Abstract

내용 없음.

Description

IDL 버스와 IOM 버스를 이용한 선로코드가 2B1Q인 디지틀 가입자 정합회로
제 1 도는 본 발명이 적용도는 ISDN 기본속도 가입자 정합장치의 구성도.
제 2 도는 본 발명의 세부 구성도.
* 도면의 주요부분에 대한 부호의 설명
21 : U-인터페이스부 22 : 버스 변환 회로부
23 : EPIC 24 : IDEC
25 : 메모리 맵 디코더 26 : 인터럽트 처리기
27 : CPU 28 : 타임스위치 연결 정합부
29 : 메모리부 30 : 공통메모리(CM)
31 : L-C 버스 정합부 32 : MMC 포트
33 : 주소, 데이타, 제어버스 34 : IOM버스
33 : IDL버스
본 발명은 전전자 교환기의 ISDN 정합장치에 있어서, 에코 제거(Echo-cancellation) 방식인 2B1Q(2 Bianry 1 Quarternary) 선로 코드를 사용하는 디지틀 가입자 정합회로를 IDL(Interchip Dagital Link) 버스를 사용하는 "U" 트랜시버를 이용하여 구현한 가입자 정합회로에 관한 것이다.
일반적으로, 통신기술에 대한 수요자의 욕구증대에 따라 기존의 전전자 교환기에는 ISDN 기능부가가 요구되었고, 상기 요구에 부응하기 위한 디지틀 가입자 정합 장치의 개발이 절실해 지고 있다.
따라서, 본 발명의 목적은 전전자 교환기에 정합되는 디지틀 가입자에 필요한 서비스를 효과적으로 제공하기 위한 가입자 정합회로를 제공하는데 있다.
상기 목적을 달성하기 위하여 본 발명은, 가입자 선로에 입력이 연결되어 가입자 선로측에서 유입되는 과전압을 억제시키는 과전압 보호소자, 상기 과전압 소자의 출력에 연결되고 시험장치에 연결되어 선로를 절체하는 시험액세스부, 상기 시험액세스부의 출력에 연결되는 U-트랜시버, 및 상기 시험액세스부의 출력일단에 연결되어 가입자에게 비상전원을 공급해 주는 급전회로부를 내부에 구비한 다수의 U-인터페이스 수단과, 상기 U-인터페이스 수단내의 U-트랜시버에 연결되어 ISDN용 모듈 정합버스(IOM버스)와 내부 칩 디지틀 연결버스(IDL버스) 신호를 상호변환해 주는 버스 변환수단과, 상기 버스 변환수단에 상기 IOM버스를 통해 연결되어 가입자측으로부터 입력되는 채널을 시분할 스위칭하여 출력하는 확장 PCM 정합제어수단과, 상기 확장 PCM 정합제어수단에 연결되어 데이타 송수신 레벨을 TTL 레벨로 조정하는 TSL 정합수단과, 상기 버스 변환 회로수단에 상기 IOM버스를 통해 연결되어 D채널 데이타를 처리하는 ISDN D채널 교환 제어수단(IDEC)과, 상기 확장 PCM 정합제어수단(EPIC)과 상기 ISDN D채널 교환 제어수단(IDEC) 및 버스 변환수단에 주소, 데이타, 제어버스를 통해 연결되어 계층 1의 기능을 처리하는 메모리부와, 상기 주소, 데이타, 제어버스를 통해 연결되어 각 기능회로부의 어드레스를 분류하는 메모리 맵 디코딩 수단과, 상기 주소, 데이타, 제어버스를 통해 연결되고 버스 액세스를 제어하는 공통메모리와 LC 버스 정합수단과, 상기 주소, 데이타, 제어버스를 통해 연결되어 중앙제어기능을 담당하는 CPU와, 상기 주소, 데이타, 제어버스를 통해 연결되어 인터럽트의 우선순위를 관리하는 인터럽트 처리수단과, 상기 주소, 데이타, 제어버스를 통해 연결되고 RS-232C 정합부를 구성하여 시험 및 유지보수 기능을 수행하는 MMC 포트를 구비하고 있는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명의 일실시예를 상세히 설명한다.
제 1 도는 본 발명이 적용되는 ISDN 기본속도 가입자 정합장치와 그 주변구성도로서, 도면에서 10은 본 발명인 ISDN 기본속도 가입자 정합장치, 1은 가입자 정합회로, 2는 IDPA 정합회로, 3은 타임스위치(TSW) 정합회로, 4는 FMXP 정합회로, 5는 ISAP 정합회로, 6은 경보장치 정합회로, 7은 시험장치 정합회로, 8은 가입자 선로 정합회로를 각각 나타낸다.
본 발명인 ISDN 가입자 정합회로(1)는 ISDN 가입자 선로 정합회로(8)와 직접 연결되는 부분으로 2선 전이중화(full duplex) 통신을 위한 에코 제거(echo cancellatltion) 방식을 사용하며, 가입자 선로 정합회로(8)로부터 유입되는 과전압 보호기능, 가입자 선로측 및 교환기측을 시험하기 위한 시험기능, 단말기측의 전원 이상시 전원을 공급하는 등의 기능을 수행한다.
또한, 본 발명은 2B1Q 회선코드를 사용한 기본속도 디지틀 가입자(2B+D)를 전전자 교환시스팀에 정합시키며, 2B+D의 신호를 B채널과 D채널로 분리하고, 유지 보수용 채널을 이용하여 교환기와 단말기간의 통신 신뢰도를 증대한다. B채널은 가입자 정합보드 2매 단위로 2.048MHz의 양방향 서브하이웨이 케이블로 타임스위치 정합회로(3)에 연결되며, 타임스위치 정합회로(3)로부터 가입자 정합보드에 필요한 8Khz의 FS신호 및 4.096MHz의 클럭신호를 받는다. D채널 및 가입자 정합보드 제어를 위한 데이타는 가입자 정합보드내의 공통 메모리를 사용하여 IDPA 정합회로(2)로 송/수신하고, 가입자 선로측 및 교환기측을 시험하기 위한 경로를 제공하기 위하여 가입자 정합장치 단위로 시험장치 정합회로(7)와 연결한다.
또한 전원의 on 혹은 수동리셋시 세트 테스트를 수행하여 정상 여부를 CRT 터미널로 출력하고 IDPA(ISDN D-ch. Processing Board Assembly) 정합회로(2)를 통해 ISAP(ISDN Subscriber Access Processor) 정합회로(5)로 보고한다. 보드에 실장된 MMC 포트를 이용하여 휨웨어에 내장된 시험프로그램을 수행할 수 있으며 시스팀 운용시 IDPA 정합회로(2)를 통해 ISAP 정합회로(5)에서 제어할 수도 있다.
한편, 상기 IDPA 정합회로(2)는 가입자 정합회로(1)에서 수신한 D채널을 처리하여 회선교환을 위한 신호(signalling)정보, 가입자 정합장치내의 각종 장애 정보, 상태 정보 및 가입자 정합장치에 대한 각종 유지보수를 위한 제어 정보를 ISAP 정합회로(5)와 TD-bus를 통하여 상호 교환하며, 본 발명인 가입자 정합회로(1)로 부터 수신된 D채널 정보중에서 패킷 메시지 정보들은 D-채널 링크 액세스 처리(LAPD)한 다음 분리되어 서브유니트 단위로 DP-bus를 통하여 FMXP(Frame Malutiplex Processor) 정합회로로 전송되며, FMXP 정합회로(4) 출력으로부터 전송되어 온 패킷 메시지 정보들은 하나의 D채널로 다중화 한다.
또한, IDPA 정합회로(2)는 가입자 정합회로(1)에서 발생된 장애를 하나의 기본 블럭 단위로 수집하여 경보장치(6)로 직접 통보하며, 경보의 종류로는 기능 장애(function fail) 정보, 보드 탈장 정보, 케이블 탈장 정보 등이 있어 유지보수를 용이하게 한다.
그리고, 본 발명이 적용되는 ISDN 기본속도 가입자 정합장치는 하나의 백보드에 DC/DC 변환기, IDPA, 가입자 정합회로 보드 및 케이블을 실장하여, ISDN 기본속도 가입자를 128 가입자까지 수용할 수 있다.
제 2 도는 본 발명의 세부 구성도로서, 도면에서 21은 U-인터페이스부, 211은 과전압 보호소자, 212은 시험액세스부, 213은 U-트랜시버, 214는 급전회로부, 22는 버스 변환 회로부, 23은 확장 PCM 정합제어기(이하, EPIC라함), 24는 ISDN D채널 교환 제어기(이하, IDEC라 함), 25는 메모리 맵 디코더, 26은 인터럽트 처리기, 27은 CPU, 28은 타임스위치 연결 정합부(이하, TSL이라 함), 29는 메모리부, 30은 공통메모리(CM), 31은 L-C 버스 정합부, 32는 MMC 포트, 33은 주소, 데이타, 제어버스, 34는 ISDN용 모듈 정합버스(이하, IOM버스라 함), 35는 내부 칩 디지틀 연결버스(이하, IDL버스라 함)를 각각 나타낸다.
본 발명인 가입자 정합회로(1)는 교환기와 NT1(Network Terminator 1) 사이의 정합기능을 수행하는 회로로써, 상기 NT1과 2선으로 전이중 방식의 통신을 위한 ECH(Echo Cancellation with Hybrib) 방식과 2B+D 기본속도를 전송하기 위하여 2B1Q 선로 코드를 이용한다. 그리고 가입자에게 들어오는 데이타에서 2B+D채널를 분리하여 2B채널은 IDPA(2)를 통하여 TSL(Time Switch Link) 블럭으로 전송하며, D채널 데이타는 IDEC(24)를 거쳐 LC-버스(Line Controller Bus)를 통하여 상기 IDPA(2)로 전송된다.
도면을 참조하여 본 발명의 일실시예에 따른 구성 및 동작을 상세히 살펴보면 다음과 같다.
U-인터페이스부(21)내의 U-트랜시버(213)는 공지된 범용IC칩(모토롤라(MOTOROLA)사의 MC145472 IC)으로서, 2B+D 송수신을 위한 IDL버스(35)를 버스변환 회로부(13)에서 IOM(ISDN Onented Modular Interface)으로 변환하여 EPIC(23)와 IDEC(24)로 송수신하도록 하였으며, U-트랜시버(213)를 제어하기 위한 SCP(Serial Conned Port)는 버스 변환 회로부(13)에서 직병렬 변환하여 프로세서와 인터페이스를 하도록 구현하였다. 이 소자는 20.48MHz의 출력을 받아 사용하며, 교환기측의 클럭과 타이밍을 보상하여 주는 회로가 내장되어 있으며, 활성화 및 비활성화에 관한 절차는 CCTTT I.430에 따르며 정합회로 보드내에는 8회로가 실장되도록 설계되어 있다.
버스 변환 회로부(13)는 IDL버스(35)신호와 IOM버스(34) 신호를 상호 변환하며, U-트랜시버(213)와 EPIC(23) 및 IDEC(24)를 인터페이스 하도록 구현하였고, U-트랜시버(213) 제어를 위한 SCP는 프로세서와 인터페이스할 수 있는 직병렬 변환회로로 설계하였다.
EPIC(23)는 지멘스사의 PEB 2055를 사용하였으며, EPIC(23)에서는 가입자 측으로부터 들어오는 2B 채널은 32채널 타임슬롯(Time Slot)에 할당된 다음 시분할 스위칭을 위해 TSL 정합부(28)로 연결되며, 2.048Mbps의 데이타는 IOM버스(34)의 B1, B2로 스위칭을 한다. 또한 C/I 채널을 이용하여 가입자로부터의 활성화 요구 상태를 CPU(27)가 감시할 수 있도록 하였으며, CPU(27)로부터 요구된 가입자의 활성화/비활성화 요구 및 각종 루프 백(Loopback) 요구 신호는 C/I 채널로 스위칭이 되며, 모니터 채널을 이용하여 가입자의 동기 상태 및 사용 가능 여부를 판단할 수 있도록 하였다.
IDEC(24)는 지멘스사의 PEB 2075를 사용하여 구현하였으며, D채널 데이타를 처리할 수 있으며, 본 발명에는 2개를 실장하며, 0-3번 가입자는 첫번째의 IDEC가, 4-7번 가입자는 두번째의 IDEC가 D채널 데이타를 처리한다. 4개의 D채널 콘트롤러는 다중화되어 한개의 IOM버스(34)에 접속되는 단일 접속 모드로 설계되어 있으며, 역다중화기 버스 구조를 가지며, 신호 및 패킷 데이타는 모두 D채널로 처리하도록 설계되어 있다.
CPU(27)는 자일로그사의 8bit인 Z-180 프로세서를 사용하였으며, 정합회로의 초기화, D채널 송·수신 및 유지보수 기능을 수행하며, 또한 I/O 포트를 이용하여 LED제어, 급전회로부(214) 제어, 정합회로 보드 선택 리드(read), 타임슬롯 지정을 위한 보드 실장위치 구분 등을 할 수 있도록 하였다. 또한 사용자 측으로부터 들어오는 2B+D채널중 D채널을 분리하여 IDPA(2) 정합회로로 전송하며, IDPA(2)로부터 수신한 D채널을 해당 가입자에게 전송하도록 구현되어 있으며, 상위로부터의 입출력 시험요구, 전원공급 및 정합회로 리셋 등을 수행하도록 구성되어 있다.
공통메모리(30)와 LC-버스 정합부(31)는 각각 2Kbyte의 이중 포트 램(Dual Port RAM) 2개와, 게이트 어레이 로직(GAL)으로 구현하였으며, 두개의 포트중 상위인 IDPA(2)가 항상 높은 우선순위를 가지며, IDPA(2)가 엑세스 중이면, 비지(BUSY) 신호에 의해 내부 버스는 대기 상태가 되고 이후에 엑세스가 가능하도록 구현되어 있다.
메모리 맵 디코더(7) 회로는 GAL로 구현하였으며, 정합회로 자제 기능을 수행하기 위하여 각각의 회로의 초기화, 제어 및 2B+D 채널의 분리등의 기능을 수행하며, 각각의 회로를 엑세스 할 수 있도록 디코더회로를 사용하여 각각 회로의 어드레스를 분류하였다.
급전회로(214)는 하이브리드 IC로 설계하였으며, 가입자측의 상용전원에 이상이 발생할 시, 비상전원을 공급할 수 있도록 하였으며, 급전전류는 외부 저항으로 프로그램 가능하도록 하였다.
메모리부(29)는 ROM과 RAM으로 구성되어 각각 32Kbyte 영역을 제공토록 하였으며, 휨웨어(F/W)로 계층 1의 기능을 처리하도록 구현하였다.
TSL 정합부(28)는 RS-422 드라이버/리시버로 구현하여 TTL 레벨로 데이타를 송·수신할 수 있도록 설계하였다.
인터럽트 처리기(26)는 AM 9519 IC로 구현하였으며, 이 소자는 7레벨의 인터럽트 우선순위를 지원하며, 인터럽트가 발생하면, CPU(27)는 ACK신호를 보내며 이때, 인터럽트 처리기(26)에서 들어오는 데이터에 따라서 인터럽트 서비스를 하도록 하였다.
U-인터페이스부(21)의 시험엑세스부(212)는 가입자 선로측 혹은 교환기측으로 선로를 절제할 수 있는 릴레이로 구현하였고, 과전압 보호회로(211)는 가입자 선로측에서 유입되는 과전압을 억제하여 여타의 가입자 정합회로를 보호할 수 있도록 CCTTT K.20을 만족하도록 하였다.
MMC 포트(23)는 RS-232C 인터페이스를 구성하여 CRT를 이용한 시험 및 유지 보수 기능을 수행하도록 하였다.
따라서, 상기와 같이 구성되어 동작하는 본 발명은, ISDN 가입자 정합회로에서 많은 비중을 차지하는 U-트랜시버의 의존성을 줄이고 호환성을 증대시키는 효과가 있다. 또한, 가입자의 전원 이상시 원거리 가입자에게도 비상전원을 공급할 수 있는 효과가 있다.

Claims (1)

  1. 가입자 선로에 입력이 연결되어 가입자 선로측에서 유입되는 과전압을 억제시키는 과전압 보호소자(211), 상기 과전압 소자(211)의 출력에 연결되고 시험장치(7)에 연결되어 선로를 절체하는 시험액세스부(213), 상기 시험액세스부(212)의 출력에 연결되는 U-트랜시버(213), 및 상기 시험액세스부(212)의 출력일단에 연결되어 가입자에게 비상전원을 공급해 주는 급전회로부(214)를 내부에 구비한 다수의 U-인터페이스 수단(21)과, 상기 U-인터페이스 수단(21) 내의 U-트랜시버(213)에 연결되어 ISDN용 모듈 정합버스(34 : IOM버스)와 내부 칩 디지틀 연결버스(35 : IDL버스) 신호를 상호변환해 주는 버스 변환수단(22)과, 상기 버스 변환수단(22)에 상기 IOM버스(34)를 통해 연결되어 가입자측으로부터 입력되는 채널을 시분할 스위칭하여 출력하는 확장 PCM 정합제어수단(23 : EPIC)과, 상기 확장 PCM 정합제어수단(23)에 연결되어 데이타 송수신 레벨을 TTL 레벨로 조정하는 TSL 정합수단(28)과, 상기 버스 변환 회로수단(22)에 상기 IOM버스(34)를 통해 연결되어 D채널 데이타를 처리하는 ISDN D채널 교환 제어수단(24 : IDEC)과, 상기 확장 PCM 정합제어수단(23 : EPIC)과 상기 ISDN D채널 교환 제어수단(24 : IDEC) 및 버스 변환수단(22)에 주소, 데이타, 제어버스(33)를 통해 연결되어 계층 1의 기능을 처리하는 메모리부(29)와, 상기 주소, 데이타, 제어버스(33)를 통해 연결되어 각 기능회로부의 어드레스를 분류하는 메모리 맵 디코딩 수단(25)과, 상기 주소, 데이타, 제어버스(33)를 통해 연결되고 버스 액세스를 제어하는 공통 메모리(30)와 LC 버스 정합수단(31)과, 상기 주소, 데이타, 제어버스(33)를 통해 연결되어 중앙제어기능을 담당하는 CPU(27)와, 상기 주소, 데이타, 제어버스(33)를 통해 연결되어 인터럽트의 우선순위를 관리하는 인터럽트 처리수단(26)과, 상기 주소, 데이타, 제어버스(33)를 통해 연결되고 RS-232C 정합부를 구성하여 시험 및 유지보수 기능을 수행하는 MMC 포트(32)를 구비하고 있는 것을 특징으로 하는 가입자 정합회로.
KR1019910026087A 1991-12-30 1991-12-30 Idl 버스와 iom 버스를 이용한 선로코드가 2biq인 디지틀 가입자 정합회로 KR940007983B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910026087A KR940007983B1 (ko) 1991-12-30 1991-12-30 Idl 버스와 iom 버스를 이용한 선로코드가 2biq인 디지틀 가입자 정합회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910026087A KR940007983B1 (ko) 1991-12-30 1991-12-30 Idl 버스와 iom 버스를 이용한 선로코드가 2biq인 디지틀 가입자 정합회로

Publications (2)

Publication Number Publication Date
KR930015596A KR930015596A (ko) 1993-07-24
KR940007983B1 true KR940007983B1 (ko) 1994-08-31

Family

ID=19327501

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910026087A KR940007983B1 (ko) 1991-12-30 1991-12-30 Idl 버스와 iom 버스를 이용한 선로코드가 2biq인 디지틀 가입자 정합회로

Country Status (1)

Country Link
KR (1) KR940007983B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100389138B1 (ko) * 2001-03-15 2003-06-25 (주)다보링크 다기능 단말 정합장치의 제어 채널 설정 방법

Also Published As

Publication number Publication date
KR930015596A (ko) 1993-07-24

Similar Documents

Publication Publication Date Title
US5301050A (en) Subscriber loop testing in a fiber-to-the-curb communications network
US5161152A (en) High-speed synchronous transmission line access terminal
JPS61195041A (ja) 通信サブシステム
CA2058286C (en) Maintenance communication control system in an isdn service
EP0374231A4 (en) Isdn traffic generator adaptor
US4510596A (en) Time slot assignment facilities
KR940007983B1 (ko) Idl 버스와 iom 버스를 이용한 선로코드가 2biq인 디지틀 가입자 정합회로
KR940007980B1 (ko) Isdn 기본속도 가입자 정합장치
CA2095514C (en) Digital switching system interconnecting buses with incompatible protocols
KR940007982B1 (ko) Peb2091를 이용한 선로코드가 2biq방식의 디지틀 가입자 정합회로
KR940007981B1 (ko) Gci 모드를 이용한 선로코드가 2biq인 디지틀 가입자 정합회로
KR940007984B1 (ko) 4b3t 방식의 가입자 정합회로
US6070213A (en) Telecommunications terminal
US5706287A (en) Communication system
KR940007915B1 (ko) Isdn 기본접속 가입자 보드
WO2003101145A1 (en) Isdn interface apparatus
US5475678A (en) Signalling processing system for circuit mode systems of a telecommunications installation
KR100251782B1 (ko) 자체 진단 기능을 가지는 종합정보통신망 가입자 인터페이스회로 및 그 진단방법
KR100342486B1 (ko) 다중화장치에서 종합정보통신망 가입자의 디지털 루프캐리어서비스방법
KR100267067B1 (ko) 전전자 교환기에서 내부 버스를 이용한 브이5.2 링크 수용장치
KR0168938B1 (ko) 디채널 패킷호 시험 지그
KR100315688B1 (ko) 교환시스템에서의 사용자 망 인터페이스의 채널정합방법
IES83249Y1 (en) ISDN interface apparatus
JPH07123313B2 (ja) 遠隔加入者線多重化装置
KR940007985B1 (ko) Isdn 일차군 기본액세스 다중 가입자 정합장치

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070730

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee