KR0149234B1 - 모니터의 스포트 킬러회로 - Google Patents

모니터의 스포트 킬러회로

Info

Publication number
KR0149234B1
KR0149234B1 KR1019950036087A KR19950036087A KR0149234B1 KR 0149234 B1 KR0149234 B1 KR 0149234B1 KR 1019950036087 A KR1019950036087 A KR 1019950036087A KR 19950036087 A KR19950036087 A KR 19950036087A KR 0149234 B1 KR0149234 B1 KR 0149234B1
Authority
KR
South Korea
Prior art keywords
output
transistor
spot killer
circuit
resistor
Prior art date
Application number
KR1019950036087A
Other languages
English (en)
Other versions
KR970024855A (ko
Inventor
최현칠
Original Assignee
배순훈
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자주식회사 filed Critical 배순훈
Priority to KR1019950036087A priority Critical patent/KR0149234B1/ko
Publication of KR970024855A publication Critical patent/KR970024855A/ko
Application granted granted Critical
Publication of KR0149234B1 publication Critical patent/KR0149234B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F38/00Adaptations of transformers or inductances for specific applications or functions
    • H01F38/42Flyback transformers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/24Blanking circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Details Of Television Scanning (AREA)

Abstract

본 발명은 모니터의 스포트 킬러회로에 관한 것으로서, 특히 스포트 킬러 동작시 그리드단자에 인가되는 음전원을 큰 폭으로 낮춤으로써 스포트 킬러 동작이 정확하게 수행되도록 하는 모니터의 스포트 킬러회로에 관한 것이다.
이를 위하여 플라이백 트랜스포머의 출력전압에 포함된 음전원만을 추출하여 그리드단자에 인가하는 고전압 처리부, 상기 고전압 처리부의 출력을 귀환시켜 플라이백 트랜스포머의 출력을 일정하게 유지시키는 귀환회로, 상기 그리드단자에 병렬 접속되어 시스템을 제어하는 마이콤을 구동시키기 위한 드라이브를 구비한 모니터에 있어서, 상기 귀환회로 일측과 고전압 처리부의 출력단 사이에 접속되어 파워 오프시 그리드단자의 전압을 큰 폭으로 낮추는 스포트 킬러부, 상기 드라이브의 일측에 접속되어 스포트 킬러부 동작시 음전원이 그라운드로부터 충전되어 빨리 사라지는 것을 방지하여 상기 마이콤의 오동작을 방지하는 보호회로를 구비하여서 된 것이다.

Description

모니터의 스포트 킬러회로
제1도는 일반적인 종래 모니터의 회로 구성도.
제2도는 본 발명에 따른 모니터의 블럭도.
제3도는 본 발명에 따른 모니터의 스포트 킬러회로의 상세 회로도.
* 도면의 주요부분에 대한 부호의 설명
1 : 플라이백 트랜스포머(FBT) 2 : 고전압 처리부
3 : 귀환회로 4 : 마이콤
5 : 드라이브 6 : 스포트 킬러부
7 : 보호회로
본 발명은 모니터 의 스포트 킬러회로에 관한 것으로서, 특히 스포트 킬러 동작시 그리드단자에 인가되는 음전원을 큰 폭으로 낮춤으로써 스포트 킬러 동작이 정확하게 수행되도록 하는 모니터의 스포트 킬러회로에 관한 것이다.
일반적으로 모니터에 있어 전원 오프시 짧은 순간동안 고압 트래스포머로부터 출력되는 고전압에 의해 비디오신호가 화면의 중심으로 집중 주사되고, 이러한 과정이 반복될 경우 비디오신호가 주사되는 중앙 부분의 음극선관에 코팅된 형광 물질만이 발광되어 모니터의 수명을 현저히 단축시키는 스포트(Spot) 현상이 발생하게 된다.
즉, 종래 일반적인 모니터의 구성은 제1도에 도시된 바와 같이 플라이백 트랜스포머(1)에서 출력되는 고전압에 포함된 네가티브 성분을 인출하여 음극선관의 그리드단자(G1)에 인가시키는 고전압 처리부(2), 상기 고전압 처리부(2)의 출력단에 연결되어 출력전압을 플라이백 트랜스포머(1)로 귀환시켜 항시 일정한 전압이 출력되도록 하는 귀환회로(3), 상기 그리드단자(G1)와 병렬 접속되어 모니터 시스템을 제어하는 마이콤(4)과, 상기 마이콤(4)의 일측에 접속되어 마이콤(4)을 구동하는 드라이브(5)로 구성되어 있다.
또한 상기 고전압 처리부(2)는 플라이백 트랜스포머(1)의 출력전압에 포함된 전압중 네가티브 성분만을 통과하는 다이오드(D21)와, 상기 다이오드(D21)의 출력전압을 충전시켜 음극선관의 그리드단자(G1)에 소정레벨이 음전원을 공급하는 콘덴서(C21)로 이루어진다.
그리고 상기 귀환회로(3)는, 상기 고전압 처리부(2)의 출력측에 저항(R32)과 다이오드(D11)가 직렬 접속되어 있고, 상기 저항(R32)과 다이오드(D11) 사이에 콘덴서(C31)를 통하여 플라이백 트랜스포머(1)의 일측에 연결된 다이오드(D32)와 저항(R31) 및 콘덴서(C31)가 각각 병렬 접속되어 있다.
이와 같이 이루어진 종래 모니터는, 정상 동작시 플라이백 트랜스포머(1)의 출력전압은 고전압 처리부(2)의 다이오드(D21)에 인가되어 플라이백 트랜스포머(1)의 출력전압중 네가티브 전압만을 출력시키게 된다.
따라서 상기 다이오드(D21)의 네가티브 출력전압은 콘덴서(C21)에 의해 충전된 후 음극선관의 그리드단자(G1)에 약 -80V 정도의 전압으로 인가된다.
또한 고전압 처리부(2)의 음전원 출력은 귀환회로(3)의 저항(R32)을 통해 콘덴서(C31)에 충전된 후 다이오드(D32)를 거쳐 플라이백 트랜스포머(1)에 인가됨으로서 이 귀환된 전압에 의해 고전압 처리부(2)의 출력을 항시 일정하게 유지시키게 된다.
이때 모니터의 파워 오프시 고전압 처리부(2)의 콘덴서(C21)에 충전된 음전원이 순간적으로 방전되게 되어 그리드단자(G1)에 소정시간 동안 -80V를 공급함과 동시에 귀환회로(3)의 콘덴서(C31)에 충전된 음전원이 저항(R32)을 통해 순간적으로 방전이 이루어져 그리드단자(G1)에 약 -80V∼-100V 가량만이 인가됨에 따라 스포트 킬러의 기능을 제대로 수행할 수 없을 뿐만 아니라 상기 콘덴서(C3)의 방전시간이 극히 짧아 스포트 킬러가 제대로 이루어지지 않게 되어 모니터의 수명이 현저히 단축되는 문제점이 있는 것이다.
본 발명은 상기와 같은 문제점을 해소하기 위해 귀환회로의 일측에 파워 오프시 음극선관의 그리드단자(G1)에 인가되는 음전원을 급격히 저하시키는 스포트 킬러회로를 부가하여 스포트 킬러 동작을 정확하게 실행하여 음극선관을 보호할 수 있도록 함은 물론 스포트 킬러 작동시 그리드단자(G1)에 인가되는 음전원으로 인해 발생할 수 있는 마이콤의 오동작을 방지하여 모니터의 신뢰성 향상에 기여토록 하는 모니터의 스포트 킬러회로를 제공하는데 본 발명의 목적이 있는 것이다.
이와 같은 목적을 실현하기 위한 본 발명은, 플라이백 트랜스포머의 출력전압에 포함된 음전원만을 추출하여 그리드단자에 인가하는 고전압 처리부, 상기 고전압 처리부의 출력을 귀환시켜 플라이백 트랜스포머의 출력을 일정하게 유지시키는 귀환회로, 상기 그리드단자에 병렬 접속되어 시스템을 제어하는 마이콤을 구동시키기 위한 드라이브를 구비한 모니터에 있어서, 상기 귀환회로 일측과 고전압 처리부의 출력단 사이에 접속되어 파워 오프시 그리드단자의 전압을 큰 폭으로 낮추는 스포트 킬러부, 상기 드라이브의 일측에 접속되어 스포트 킬러부 동작시 음전원이 그라운드로부터 충전되어 빨리 사라지는 것을 방지하여 상기 마이콤의 오동작을 방지하는 보호회로를 구비하여서 된 것이다.
이하 첨부된 도면에 의해 상세히 설명하면 다음과 같다.
제2도는 본 발명에 따른 모니터의 블록도로서, 플라이백 트랜스포머(1)의 출력단에는 고전압 처리부(2)를 통하여 그리드단자(G1)에 연결되고, 상기 고전압 처리부(2)의 출력측에는 귀환회로(3)를 거쳐 플라이백 트랜스포머(1)의 입력단에 접속되어 출력전압을 일정하게 유지시키게 된다.
또한 상기 귀환회로(3)와 그리드단자(G1) 사이에는 스포트 킬러부(6)가 접속되고, 상기 그리드단자(G1)에는 드라이브(5)가 연결되어 마이콤(4)을 구동하도록 되어 있으며, 상기 드라이브(5)의 일측에는 파워 오프시 스포트 킬러부(6)의 동작으로 인해 마이콤(4)이 오동작되는 것을 방지하기 위한 보호회로(7)가 연결되어 있다.
제3도는 본 발명에 따른 스포트 킬러회로의 상세 회로도로서, 상기 고전압 처리부(2)와 귀환회로(3)의 구성은 종래 모니터인 제1도에 도시된 바와 동일하게 이루어진다.
또한 상기 스포트 킬러부(6)는, 소정레벨의 전원(24V)을 충전하는 콘덴서(C61), 상기 콘덴서(C61)의 전단에 연결되어 역방향으로 흐르는 전압을 차단하는 다이오드(D61), 전원 오프시 콘덴서(C61)의 방전전압에 의해 스위칭하는 제1트랜지스터(Q61), 상기 다이오드(D61)의 전단에 연결되어 입력전원(Vcc)를 제한하여 제1트랜지스터(Q61)에 바이어스 전압을 인가하는 저항(R61), 상기 트랜지스터(Q61)의 출력전류를 제한하는 저항(R62), 상기 저항(R62)의 출력에 의해 스위칭되어 상기 고전압 처리부(2)의 콘덴서(C21) 방전전압과 귀환회로(3)의 콘덴서(C31) 방전전압을 충첩시켜 그리드단자(G1)에 인가하는 제2트랜지스터(Q62)로 구성된다.
그리고 상기 보호회로(7)는, 소정레벨의 전원(24V)을 분압하는 저항(R71)(R72), 상기 저항(R71)(R72)의 분압된 출력전원에 의해 스위칭되는 제4트랜지스터(Q71), 상기 제4트랜지스터(Q71)의 콜렉터단에 연결되어 출력전류를 제한하는 저항(R73), 상기 제4트랜지스터(Q71)의 콜렉터단과 저항(R73) 사이에 병렬 접속되어 전원(24V)에 포함된 DC 성분을 차단하는 콘덴서(C71)로 이루어져 있다.
또한 상기 드라이브(5)는, 상기 보호회로(7)인 제4트랜지스터(Q71)의 출력에 의해 스위칭되는 제3트랜지스터(Q51), 상기 제3트랜지스터(Q51)와 그리드단자(G1) 사이에 병렬 접속되어 마이콤(4)의 그라운드로 레벨이 음전원으로 흐르는 것을 방지하는 저항(R51)(R52)으로 구성되어 있으며, 상기 두 저항(R51)(R52)값의 차이가 매우 높도록 설정되어 있다.
이와 같이 이루어진 본 발명은 먼저 전원이 공급되어 모니터가 정상 동작할 경우 플라이백 트랜스포머(1)의 출력전압은 고전압 처리부(2)의 다이오드(D21)에 인가되어 플라이백 트랜스포머(1)의 출력전압중 네가티브 전압만을 출력시키게 된다.
따라서 상기 다이오드(D21)의 네가티브 출력전압은 콘덴서(C21)에 의해 충전된 후 음극선관의 그리드단자(G1)에 약 -80V 정도의 전압으로 인가되며, 상기 고전압 처리부(2)의 음전원 출력은 귀환회로(3)의 저항(R32)을 통해 콘덴서(C31)에 충전된 후 다이오드(D32)를 거쳐 플라이백 트랜스포머(1)에 다시 인가됨으로서 이 귀환된 전압에 의해 고전압 처리부(2)의 출력을 항시 일정하게 유지시키게 된다.
이때 정상 동작시의 스포트 킬러부(6)의 동작 과정은, 파워 온시 24V의 전원이 다이오드(D61)를 통해 콘덴서(C61)에 충전이 이루어짐과 동시에 저항(R61)을 거쳐 제1트랜지스터(Q61)의 베이스에 바이어스 전압을 공급하게 되나 바이어스 전압 자체가 고전위가 되어 상기 제1트랜지스터(Q61)는 오프 상태를 유지하게 됨으로서 그리드단자(G1)에는 아무런 영향을 주지 않게 되는 것이다.
또한 정상 동작시 드라이브(5)와 보호회로(7)의 동작과정은, 파워 온시 24V의 전원이 보호회로(7)의 저항(R71)(R72)에 의해 분압된 후 제4트랜지스터(Q71)의 베이스에 바이어스 전압으로 인가됨에 따라 턴온 상태로 되어 상기 제4트랜지스터(Q71)는 로우 레벨의 신호를 출력하게 된다.
이때 상기 제4트랜지스터(Q71)의 로우 신호에 의해 드라이브(5)의 제3트랜지스터(Q51)를 턴온 시킴으로서 마이콤(4)과 그리드단자(G1)를 약 5.6KΩ의 값을 갖는 저항(R51)으로 연결시키게 됨으로서 그리드단자(G1)에 인가되는 음전원에 마이콤(4)은 아무런 영향을 받지 않게 되는 것이다.
한편 모니터의 파워 오프시에는 고전압 처리부(2)의 콘덴서(C21)와, 귀환회로(3)의 콘덴서(C31)에 충전된 음전원이 순간적으로 방전하게 되며, 스포트 킬러부(6)에 인가되던 24V의 전원이 차단된다.
따라서 파워 오프시 제1트랜지스터(Q61)의 베이스에 저레벨의 바이어스 전압이 인가되어 턴온 상태로 전환됨에 따라 콘덴서(C61)에 충전된 전원이 제1트랜지스터(Q61)와 저항(R62)을 통하여 제2트랜지스터(Q62)의 베이스에 바이어스 전압으로 인가되어 상기 제2트랜지스터(Q62)는 턴온 상태로 전환시키게 된다.
그러므로 상기 제2트랜지스터(Q62)가 턴온 상태로 전환되면 귀환회로(3)의 콘덴서(C31)와, 고전압 처리부(2)의 콘덴서(C21)가 서로 병렬 접속됨에 따라 상기 귀환회로(3)의 콘덴서(C31)와, 고전압 처리부(2)의 콘덴서(C21)의 방전되는 음전압이 서로 중첩되어져 그리드단자(G1)에 순간적으로 -180V의 음전원이 인가됨으로서 전원 오프시 짧은 순간동안 고압 트랜스포머로부터 출력되는 고전압에 의해 비디오신호가 화면의 중심으로 집중 주사되는 스포트(Spot) 현상을 방지할 수 있게 되는 것이다.
또한 모니터의 파워 오프시 스포트 킬러부(6)의 동작에 의해 그리드단자(G1)에 -180V의 음전원이 공급되어 스포트 현상을 방지하게 될 경우 이 음전원에 의해 마이콤(4)의 그라운드로부터 충전되어 빨리 사라지는 현상이 발생함으로서 마이콤(4)의 오동작이 발생하게 되나, 이러한 현상은 보호회로(7)와 드라이브(5)에 의해 방지될 수 있다.
즉, 파워 오프시 드라이브(5)와 보호회로(7)의 동작과정은, 파워 오프시 24V의 전원공급이 차단됨에 따라 보호회로(7)인 제4트랜지스터(Q71)는 턴오프 상태로 되어 상기 제4트랜지스터(Q71)는 하이 레벨의 신호를 출력하게 된다.
이때 상기 제4트랜지스터(Q71)의 하이 신호에 의해 드라이브(5)의 제3트랜지스터(Q51)는 턴 오프 상태로 전환시킴으로서 마이콤(4)과 그리드단자(G1)를 저항(R51)값 보다 매우 높은 약 300KΩ의 값을 갖는 저항(R52)으로 연결시키게 됨으로서 마이콤(4)의 그라운드 레벨이 그리드단자(G1)에 인가되는 음전원으로 등화되는 것을 억제하게 되어 마이콤(4)은 음전원에 의한 아무런 영향을 받지 않게 되는 것이다.
이상에서 상술한 바와 같이 본 발명은, 귀환회로의 일측에 파워 오프시 음극선관의 그리드단자(G1)에 인가되는 음전원을 급격히 저하시키는 스포트 킬러회로를 부가하여 스포트 킬러 동작을 정확하게 실행하여 음극선관을 보호할 수 있도록 함은 물론 스포트 킬러 작동시 그리드단자(G1)에 인가되는 음전원으로 인해 발생할 수 있는 마이콤의 오동작을 방지함으로서 모니터의 신뢰성 향상에 기여할 수 있는 것이다.

Claims (4)

  1. 플라이백 트랜스포머(1)의 출력전압에 포함된 음전원만을 추출하여 그리드단자(G1)에 인가하는 고전압 처리부(2), 상기 고전압 처리부(2)의 출력을 귀환시켜 플라이백 트랜스포머(1)의 출력을 일정하게 유지시키는 귀환회로(3), 상기 그리드단자(G1)에 병렬 접속되어 시스템을 제어하는 마이콤(4)을 구동시키기 위한 드라이브(5)를 구비한 모니터에 있어서, 상기 귀환회로(3) 일측과 고전압 처리부(2)의 출력단 사이에 접속되어 파워 오프시 그리드단자(G1)의 전압을 큰 폭으로 낮추는 스포트 킬러부(6), 상기 드라이브(5)의 일측에 접속되어 스포트 킬러부(6) 동작시 음전원이 그라운드로부터 충전되어 빨리 사라지는 것을 방지하여 상기 마이콤(4)의 오동작을 방지하는 보호회로(7)를 구비하여서 된 모니터의 스포트 킬러회로.
  2. 제1항에 있어서 상기 스포트 킬러부(6)는, 소정레벨의 전원을 충전하는 콘덴서(C61), 상기 콘덴서(C61)의 전단에 연결되어 역방향으로 흐르는 전압을 차단하는 다이오드(D61), 전원 오프시 콘덴서(C61)의 방전전압에 의해 스위칭하는 제1트랜지스터(Q61), 상기 다이오드(D61)의 전단에 연결되어 전원을 제한하여 제1트랜지스터(Q61)에 바이어스 전압을 인가하는 저항(R61), 상기 트랜지스터(Q61)의 출력전류를 제한하는 저항(R62), 상기 저항(R62)의 출력에 의해 스위칭되어 상기 고전압 처리부(2)의 콘덴서(C21) 방전전압과 귀환회로(3)의 콘덴서(C31) 방전전압을 충첩시켜 그리드단자(G1)에 인가하는 제2트랜지스터(Q62)로 구성된 모니터의 스포트 킬러회로.
  3. 제1항에 있어서 상기 보호회로(7)는, 소정레벨의 전원(24V)을 분압하는 저항(R71)(R72), 상기 저항(R71)(R72)의 분압된 출력전원에 의해 스위칭되는 제4트랜지스터(Q71), 상기 제4트랜지스터(Q71)의 콜렉터단에 연결되어 출력전류를 제한하는 저항(R73), 상기 제4트랜지스터(Q71)의 콜렉터단과 저항(R73) 사이에 병렬 접속되어 입력전원에 포함된 DC 성분을 차단하는 콘덴서(C71)로 구성된 모니터의 스포트 킬러회로.
  4. 제1항에 있어서 상기 드라이브(5)는, 상기 보호회로(7)인 제4트랜지스터(Q71)의 출력에 의해 스위칭되는 제3트랜지스터(Q51), 상기 제3트랜지스터(Q51)와 그리드단자(G1) 사이에 병렬 접속되어 마이콤(4)의 그라운드로 레벨이 음전원으로 흐르는 것을 방지하는 저항(R51)(R52)으로 구성된 모니터의 스포트 킬러회로.
KR1019950036087A 1995-10-19 1995-10-19 모니터의 스포트 킬러회로 KR0149234B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950036087A KR0149234B1 (ko) 1995-10-19 1995-10-19 모니터의 스포트 킬러회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950036087A KR0149234B1 (ko) 1995-10-19 1995-10-19 모니터의 스포트 킬러회로

Publications (2)

Publication Number Publication Date
KR970024855A KR970024855A (ko) 1997-05-30
KR0149234B1 true KR0149234B1 (ko) 1998-10-15

Family

ID=19430625

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950036087A KR0149234B1 (ko) 1995-10-19 1995-10-19 모니터의 스포트 킬러회로

Country Status (1)

Country Link
KR (1) KR0149234B1 (ko)

Also Published As

Publication number Publication date
KR970024855A (ko) 1997-05-30

Similar Documents

Publication Publication Date Title
JP2876093B2 (ja) 映像管用グリッドバイアス制御回路
CA1122663A (en) Protection circuit for transistorized switch
US7061480B2 (en) Image display
KR0149234B1 (ko) 모니터의 스포트 킬러회로
US4485311A (en) Drive circuit for at least one light-emitting diode
CN111405702B (zh) 灯光系统
US7796098B2 (en) Light emitting device
US20060250091A1 (en) Lighting circuit for light-emitting diode and control method thereof
CN109729613B (zh) 一种恒流驱动保护电路、保护装置和电视机
US4105927A (en) Device for adjusting the level of brightness emitted by a lamp
US5258667A (en) Logic circuit for controlling a supply on drive pulses to regulate an output level
US5621632A (en) Switch mode power supply circuit
US4345275A (en) High voltage protection circuit for a television receiver
CN220822629U (zh) 一种过压防反接电路
US7224709B2 (en) Electrical circuit for a directly modulated semiconductor radiation source
CN214101191U (zh) 双输出变压器的控制电路及显示设备的电源电路
KR0149260B1 (ko) 전원 공급 회로
CN218550242U (zh) 光控电源电路以及led灯具
CN210404730U (zh) 一种用于板载供电端口的短路过载保护电路
JP4372271B2 (ja) El発光装置およびこのel発光装置を内蔵した電子機器
JPH0467724A (ja) 電源出力遮断装置
KR930001704Y1 (ko) Crt 보호회로
KR100302196B1 (ko) 소자회로
JPH03231567A (ja) スポットキラー回路
JPH02197213A (ja) 過大電流防止回路を備えた負荷駆動装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020530

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee