KR0147548B1 - Eeprom을 이용한 라스트 값 메모리 회로 및 라스트값 인출방법 - Google Patents

Eeprom을 이용한 라스트 값 메모리 회로 및 라스트값 인출방법

Info

Publication number
KR0147548B1
KR0147548B1 KR1019900019732A KR900019732A KR0147548B1 KR 0147548 B1 KR0147548 B1 KR 0147548B1 KR 1019900019732 A KR1019900019732 A KR 1019900019732A KR 900019732 A KR900019732 A KR 900019732A KR 0147548 B1 KR0147548 B1 KR 0147548B1
Authority
KR
South Korea
Prior art keywords
eeprom
power cord
last value
unit
data
Prior art date
Application number
KR1019900019732A
Other languages
English (en)
Other versions
KR920011036A (ko
Inventor
김인수
Original Assignee
강진구
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 강진구, 삼성전자주식회사 filed Critical 강진구
Priority to KR1019900019732A priority Critical patent/KR0147548B1/ko
Publication of KR920011036A publication Critical patent/KR920011036A/ko
Application granted granted Critical
Publication of KR0147548B1 publication Critical patent/KR0147548B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/148Details of power up or power down circuits, standby circuits or recovery circuits
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/22Conversion of dc power input into dc power output with intermediate conversion into ac
    • H02M3/24Conversion of dc power input into dc power output with intermediate conversion into ac by static converters
    • H02M3/28Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac
    • H02M3/325Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal
    • H02M3/335Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Power Sources (AREA)
  • Read Only Memory (AREA)

Abstract

이 발명은 텔레비젼, 비디오 테이프 레코더, 오디오등의 전자기기에 관한 것으로서, 파워코드가 빠지면 마이콤이 인터럽트를 발생시켜 저장하고자 하는 데이타를 EEPROM 내부에 저장한 후 파워코드가 다시 연결되면 EEPROM에 저장된 데이타를 읽어올 수 있도록 한 것이며 특히 파워코드가 얼마동안 빠져있는가에 대한 시간 제약이 없도록 한 것이다.

Description

EEPROM을 이용한 라스트 값 메모리 회로 및 라스트 값 인출방법
제1도는 이 발명에 따른 EEPROM을 이용한 라스트 값 메모리 회로도.
제2도는 이 발명에 따른 EEPROM으로부터의 라스트 값 인출방법을 실시하기 위한 흐름도.
* 도면의 주요부분에 대한 부호의 설명
T1 : 트랜스 D1,D2 : 다이오드
C1,C2 : 콘덴서 R1,R2 : 저항
Q1 : 트랜지스터 10 : 마이콤
20 : EEPROM
이 발명은 텔레비젼, 비디오 테이프 레코더, 오디오등의 전자기기에 관한 것으로서, 더욱 상세하게는 EEPROM과 마이콤을 이용하여 파워코드를 뽑은 후에도 램 영역의 데이타가 지워지지 않도록 한 EEPROM을 이용한 라스트 값 메모리 회로 및 라스트 값 인출방법에 관한 것이다.
일반적으로 텔레비젼, 비디오 테이프 레코더 혹은 오디오는 파워코드가 빠지면 마이콤의 정전압원(이하 Vdd라 한다.)이 로우로 되어 램 영역의 값들이 모두 사라지므로 이를 방지하기 위하여 파워코드가 빠지더라도 마이콤의 Vdd를 유지시키기 위해 백-업 밧데리나 백-업 콘덴서를 사용하였다. 그러나 이 방법도 밧데리나 콘덴서의 차아지 양이 방전되어 버리면 더 이상 마이콤에 Vdd를 인가할 수 없으므로 시간상 제약이 있다. 즉, 파워코드를 뽑은 후 일정시간이 경과하면 마이콤의 램 영역의 값들이 모두 사라진다는 문제점이 있었다.
이 발명은 이러한 문제를 해결하기 위한 것으로서, 이 발명의 목적은 파워코드가 빠지면 마이콤이 인터럽트를 발생시켜서 저장하고자 하는 데이타를 EEPROM 내부에 저장한 후 파워코드가 다시 연결되면 EEPROM에 저장된 데이타를 읽어올 수 있도록 한 EEPROM을 이용한 라스트 값 메모리 회로 및 라스트 값 인출방법을 제공하고자 함에 있다.
이러한 목적을 달성하기 위한 이 발명의 특징은 파워코드가 연결되면 2차측에 정전압을 유기시키는 변압부와 상기 변압부의 2차측에 유기된 정전압을 정류하는 정류부와 파워코드의 연결 여부에 따라 상기 정류부에서 출력되는 신호 및 인터럽트 발생 신호를 각각 스위칭하는 스위칭부와 상기 스위칭부의 스위칭에 따라 데이타 라인을 통하여 데이타의 입출력을 제어하는 제어부와, 상기 정류부의 출력 신호를 입력으로 하고 상기 제어부와 데이타 라인으로 접속되어 파워코드가 오프되어도 데이타를 유지하는 EEPROM으로 구성되는 EEPROM을 이용한 라스트 값 메모리 회로에 있다.
이 발명의 다른 특징은 파워코드가 연결되면 EEPROM에 이전의 라스트 값이 셋팅되어 있는지 조사하는 스텝을 수행하고, 상기 스텝 수행결과 이전의 라스트 값이 셋팅되어 있으면 EEPROM으로부터 이전의 라스트 값을 인출하는 스텝을 수행하고, 상기 스텝 수행결과 이전의 라스트 값이 셋팅되어 있지 않으면 초기값을 셋팅하는 스텝을 수행하고, 상기 스텝을 수행한 후 메인 프로그램을 실행시키는 스텝을 수행하도록 이루어지는 EEPROM을 이용한 라스트 값 인출방법에 있다.
이하, 이 발명의 바람직한 일실시예를 첨부도면에 참조로하여 상세히 설명한다.
제1도는 이 발명에 따른 EEPROM을 이용한 라스트 값 메모리 회로도로서 파워코드가 연결되면 정전압이 유기되는 트랜스(T1)의 2차측(L2)에 정류용 다이오드(D1),(D2) 및 충·방전용 콘덴서(C1),(C2)를 연결시킨다. 본 발명에서 정류용 다이오드(D1),(D2) 및 콘덴서(C1),(C2)를 정류부라 한다.
그리고 스위칭용 트랜지스터(Q1)는 상기 트랜스(T1)의 1차측(L1)에 콜렉터측을 상기 다이오드(D1),(D2) 사이에 베이스측을 연결시킨다. 한편, 상기 다이오드(D2)의 캐소우드측에 정전압 입력단자(1)가 연결되고, 상기 트랜지스터(Q1)의 에미터측에 인터럽트 단자(2)가 연결된 마이콤(10)에 데이타 라인을 통하여 EEPROM(20)을 연결시키며, 상기 인터럽트 단자(2)는 로우 상태일 때 인터럽트가 발생되도록 하였다.
그리고 상기 EEPROM(20)의 정전압 입력단자(3)는 상기 다이오드(D2)캐소우드측에 연결된다.
제2도는 이 발명에 따른 EEPROM으로부터의 라스트 값 인출방법을 실시하기 위한 흐름도로서, 파워코드가 연결되면, EEPROM(20)에 이전의 라스트 값이 셋팅되어 있는지 조사하는 스텝(S1)을 수행하고 상기 스텝(S1) 수행결과 이전의 라스트 값이 셋팅되어 있으면 EEPROM(20)으로부터 이전의 라스트 값을 인출하는 스텝(S2)을 수행한다.
그리고 상기 스텝(S1) 수행결과 이전의 라스트 값이 셋팅되어 있지 않으면 초기값을 셋팅하는 스텝(S3)을 수행하고, 상기 스텝(S2),(S3)을 수행한 후 메인 프로그램을 실행시키는 스텝(S4)을 수행한다.
상기와 같은 이 발명에서 파워코드가 연결되면 트랜지스터(Q1)가 턴온이 되어 마이콤(10)의 정전압 입력단자(1) 및 인터럽트 단자(2)가 모두 하이가 된다.
상기와는 달리 파워코드가 빠지면 트랜지스터(Q1)가 오프되어 마이콤(10)의 인터럽트 단자(2)가 로우가 되어 인터럽트가 발생한다. 이때 콘덴서(C1),(C2)의 용량을 조절하여 정전압 입력단자(1)가 로우로 되기전에 인터럽트 단자(2)가 먼저 로우가 되도록 한다.
상기 인터럽트 단자(2)가 로우가 된 후 정전압 입력단자(1)가 로우로 떨어지기까지의 시간은 마이콤(10)이 원하는 데이타를 EEPROM(20)에 모두 쓸 수 있을 만큼의 충분한 시간이 되어야 한다. 이 타이밍은 콘덴서(C1),(C2)을 조절하여 상황에 따라 값을 정해야 한다.
그리고 파워코드가 다시 연결되면 마이콤(10)의 정전압 입력단자(1), 인터럽트 단자(2), EEPROM(20)의 정전압 입력단자(3)가 모두 하이가 된다. 이때 EEPROM(20)에 저장된 데이타를 인출하여 파워 오프 이전의 상태를 그대로 유지할 수 있게 되며 상기 데이타의 인출은 제3도와 같은 흐름도로서 가능하다. 즉 파워코드가 연결되면 EEPROM(20)에 이전의 라스트 값이 셋팅되어 있는지 조사하는 스텝(S1)을 수행하고 상기 스텝(S1) 수행결과 이전의 라스트 값이 셋팅되어 있으면 EEPROM(20)으로부터 이전의 라스트 값을 인출하는 스텝(S2)을 수행한다.
그리고 이전의 라스트 값이 셋팅되어 있지 않으면 초기값을 셋팅하는 스텝(S3)을 수행하여 상기 스텝(S2),(S3)을 수행한 후 메인 프로그램을 실행시키는 스텝(S4)을 수행함으로써 EEPROM(20)으로부터 이전의 데이타 값의 인출을 완료하여 파워코드가 빠지기전의 상태를 유지할 수 있게 된다.
한편, 이 발명의 다른 실시예로서 마이콤의 인터럽트를 이용하지 않고 원하는 라스트 값이 변할때마다 EEPROM에 저장하는 방법이 있다. 그러나 현재 EEPROM에 기록할 수 있는 싸이클이 10,000번 정도이므로 라스트 값이 자주 변하지 않는 시스템에서는 이 방법이 회로가 간단하므로 편리하나 라스트 값이 자주 변하는 시스템에서는 이 발명의 일실시예인 마이콤의 인터럽트를 이용하는 방법이 효율적이다.
이상에서와 같이 이 발명은 백-업 밧데리나 백-업 콘덴서를 이용하지 않고 EEPROM을 이용하여 라스트 값을 저장함으로써 파워코드가 빠져도 시간 제약없이 데이타가 계속 유지되므로 사용자에게 편리함을 제공한다.

Claims (2)

  1. 파워코드가 연결되면 2차측에 정전압을 유기시키는 변압부와, 상기 변압부의 2차측에 유기된 정전압을 정류하는 정류부와, 파워코드의 연결 여부에 따라 상기 정류부에서 출력되는 신호 및 인터럽트 발생 신호를 각각 스위칭하는 스위칭부와, 상기 스위칭부의 스위칭에 따라 데이타 라인을 통하여 데이타의 입출력을 제어하는 제어부와, 상기 정류부의 출력 신호를 입력으로 하고 상기 제어부와 데이타 라인으로 접속되어 파워코드가 오프되어도 데이타를 유지하는 EEPROM으로 구성되는 EEPROM을 이용한 라스트 값 메모리 회로.
  2. 파워코드가 연결되면 EEPROM(20)에 이전의 라스트 값이 셋팅되어 있는지 조사하는 스텝(S1)을 수행하고, 상기 스텝(S1) 수행결과 이전의 라스트 값이 셋팅되어 있으면 EEPROM(20)으로부터 이전의 라스트 값을 인출하는 스텝(S2)을 수행하고, 상기 스텝(S1) 수행결과 이전의 라스트 값이 셋팅되어 있지 않으면 초기값을 셋팅하는 스텝(S3)을 수행하고, 상기 스텝(S2),(S3)을 수행한 후 메인 프로그램을 실행시키는 스텝(S4)을 수행하도록 이루어지는 EEPROM을 이용한 라스트 값 인출방법.
KR1019900019732A 1990-11-30 1990-11-30 Eeprom을 이용한 라스트 값 메모리 회로 및 라스트값 인출방법 KR0147548B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900019732A KR0147548B1 (ko) 1990-11-30 1990-11-30 Eeprom을 이용한 라스트 값 메모리 회로 및 라스트값 인출방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900019732A KR0147548B1 (ko) 1990-11-30 1990-11-30 Eeprom을 이용한 라스트 값 메모리 회로 및 라스트값 인출방법

Publications (2)

Publication Number Publication Date
KR920011036A KR920011036A (ko) 1992-06-27
KR0147548B1 true KR0147548B1 (ko) 1998-10-01

Family

ID=19306936

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900019732A KR0147548B1 (ko) 1990-11-30 1990-11-30 Eeprom을 이용한 라스트 값 메모리 회로 및 라스트값 인출방법

Country Status (1)

Country Link
KR (1) KR0147548B1 (ko)

Also Published As

Publication number Publication date
KR920011036A (ko) 1992-06-27

Similar Documents

Publication Publication Date Title
CN100405331C (zh) 在断电状态下保持使能电可擦除可编程只读存储器的系统
JPS6321936B2 (ko)
JP3474587B2 (ja) マイクロコンピュータ・システムのリセット制御装置
US4580248A (en) Electronic apparatus with memory backup system
KR0147548B1 (ko) Eeprom을 이용한 라스트 값 메모리 회로 및 라스트값 인출방법
US5831347A (en) Apparatus for determining if the duration of a power failure exceeded predetermined limits
EP0697791B1 (en) Apparatus for determining if the duration of a power failure exceeded predetermined limits
CN110943720B (zh) 一种设备的自动关机电路及设备
CN101193241B (zh) 一种电视机定时任务控制方法及电视机
KR0138768B1 (ko) 소멸성 메모리 보존 시스템
JPH01255019A (ja) マイクロコンピュータの電源回路
JPH0357077Y2 (ko)
CN1335664A (zh) 稳压及电源电压侦测保护电路装置
EP4283470A1 (en) Electronic system and determination method capable of determining reason of cold boot event
US5724298A (en) Low leakage data retention power supply circuit
JP3010775U (ja) テレビジョン受像機の電源回路
CN110941319B (zh) 一种设备的自动开机电路及设备
KR100196842B1 (ko) 전자 기기의 전원 공급 방법
CN210257714U (zh) 遥控式电子翻书一体机
KR890003751B1 (ko) 마이크로프로세서를 이용한 시스템에 있어서의 리세트, 데이타보호 및 자동 지스타트회로
KR920009810B1 (ko) Isdn 전화기의 전원인터럽트 발생시 복구회로 및 방법
JP2655766B2 (ja) 情報カード
KR920002337Y1 (ko) 축전지를 사용한 타이머 리셋트회로
JPS609377B2 (ja) 番組予約装置
CN114024537A (zh) 一种按键长短按识别及开关机控制电路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080429

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee