KR0140373B1 - Automatic frequency oscillation controller - Google Patents

Automatic frequency oscillation controller

Info

Publication number
KR0140373B1
KR0140373B1 KR1019920006361A KR920006361A KR0140373B1 KR 0140373 B1 KR0140373 B1 KR 0140373B1 KR 1019920006361 A KR1019920006361 A KR 1019920006361A KR 920006361 A KR920006361 A KR 920006361A KR 0140373 B1 KR0140373 B1 KR 0140373B1
Authority
KR
South Korea
Prior art keywords
oscillation
output
horizontal
buffer
signal
Prior art date
Application number
KR1019920006361A
Other languages
Korean (ko)
Other versions
KR930022731A (en
Inventor
임남규
Original Assignee
강진구
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 강진구, 삼성전자주식회사 filed Critical 강진구
Priority to KR1019920006361A priority Critical patent/KR0140373B1/en
Publication of KR930022731A publication Critical patent/KR930022731A/en
Application granted granted Critical
Publication of KR0140373B1 publication Critical patent/KR0140373B1/en

Links

Landscapes

  • Details Of Television Scanning (AREA)

Abstract

모니터류의 수평 발진 주파수를 제어하기 위한 회로에 관한 것으로, 입력되는 신호의 소스에 따라 자동으로 수평발진 주파수로 제어하는 것이다.The present invention relates to a circuit for controlling the horizontal oscillation frequency of monitors, which automatically controls the horizontal oscillation frequency according to the input signal source.

Description

자동 주파수 발진 제어회로Automatic Frequency Oscillation Control Circuit

제1도는 본 발명에 따른 회로도.1 is a circuit diagram according to the present invention.

*도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

10: F/V 변환기 20: 버퍼10: F / V converter 20: Buffer

30: 제어신호발생부 40: 발진정수변환부30: control signal generator 40: oscillation constant converter

50: 수평발진부50: horizontal oscillation unit

본 발명은 모니터류의 발진제어 회로에 관한 것으로, 특히 멀티싱크용 발진제어회로의 수평발진 주파수의 발진을 자동으로 조절하는 회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an oscillation control circuit for monitors, and more particularly, to a circuit for automatically adjusting oscillation of a horizontal oscillation frequency of a multi-sink oscillation control circuit.

최근들어 영상 디스플레이 장치는 점차적으로 화면의 대형화 추구와 다양한 수평주파수를 가진 비디오 소스를 디스플레이할 기기가 요구됨으로 인하여 기존의 단일 싱크에서 향후 HD(High Dencity)신호까지 디스플레이할 수 있도록 요구되고 있다.Recently, video display devices have been increasingly required to display high-density (HD) signals in a single sink due to the demand for a larger screen and a device for displaying a video source having various horizontal frequencies.

즉 현재의 NTSC 소스부터 컴퓨터 CAD/CAM HD소스까지 다양하게 디스플레이되는 제품이 요구되고 있다.In other words, products that are displayed in various ways from the current NTSC source to the computer CAD / CAM HD source are required.

따라서 본 발명의 목적은 보다 다양한 입력소스에 대해 싱크 및 수평발진 주파수를 자동으로 변환 제어할 수 있는 회로를 제공함에 있다.Accordingly, an object of the present invention is to provide a circuit capable of automatically converting and controlling sink and horizontal oscillation frequencies for a variety of input sources.

이하 첨부한 도면을 참조로 본 설명을 상세히 설명한다.Hereinafter, the present description will be described in detail with reference to the accompanying drawings.

제1도는 본 발명에 따른 회로도로서, 입력신호(HS)의 주파수에 대응된 소정 직류 전압을 생성 출력하는 F/V 변환기(10)와, 상기 F/V변환기(10)의 출력을 버퍼링하는 버퍼(20)와, 상기 버퍼(20)의 출력을 받아 그에 대응하여 소정 제어신호들을 발생하는 제어신호발생부(30)와, 상기 버퍼(20)의 출력을 받아 상기 제어신호발생부(30)에서 발생시킨 제어신호의 상태에 추종하여 조절함으로서 소정 발진정수 변환 신호를 발생 출력하는 발진 정수변환부(40)와, 상기 발진 정수변환부(40)의 발진 정수변환 신호와 플라이백 펄스를 받고 그에 추종하는 수평 발진 주파수를 갖는 수평 발진신호를 생성한 후 여진하여 출력하는 수평발진부(50)로 구성한다.FIG. 1 is a circuit diagram according to an embodiment of the present invention, wherein an F / V converter 10 generates and outputs a predetermined DC voltage corresponding to a frequency of an input signal HS, and a buffer buffers an output of the F / V converter 10. 20, the control signal generator 30 receiving the output of the buffer 20 and generating predetermined control signals corresponding thereto, and the control signal generator 30 receiving the output of the buffer 20. The oscillation integer conversion unit 40 for generating and outputting a predetermined oscillation constant conversion signal and the oscillation integer conversion signal and the flyback pulse of the oscillation integer conversion unit 40 are received and followed by adjusting to the state of the generated control signal. After generating a horizontal oscillation signal having a horizontal oscillation frequency is configured to comprise a horizontal oscillator 50 for exciting and output.

이하 첨부한 제1도를 참조로 본 발명을 상세히 설명한다.Hereinafter, the present invention will be described in detail with reference to the accompanying FIG. 1.

입력신호(HS)의 수평 주파수가 예를 들어 31.5KHZ-64KHZ가 되는 다양한 수평 주파수가 입력될 때 비디오 파트에서 싱크를 검출한다. 이때 F/V변환기(10)는 상기 입력신호(HS)를 받아 그 주파수에 대응된 DC전압을 발생 출력한다. 그리고 일정한 주파수 범위를 얻기 위하여 버퍼(20)를 통해 상한과 하한을 제한한 다음 버퍼링하여 출력한다.The sync is detected in the video part when various horizontal frequencies of which the horizontal frequency of the input signal HS is, for example, 31.5KHZ-64KHZ are input. In this case, the F / V converter 10 receives the input signal HS and generates and outputs a DC voltage corresponding to the frequency. In order to obtain a constant frequency range, the upper and lower limits are limited through the buffer 20 and then buffered and output.

이때 상기 버퍼(20)의 출력은 제어신호발생부(30)와 발진 정수변환부(40)에 입력된다.At this time, the output of the buffer 20 is input to the control signal generator 30 and the oscillation integer converter 40.

그러면 제어신호발생부(30)에서는 상기 버퍼(20)의 출력을 받아 그 전압의 레벨에 따라 트랜지스터Q1-Q3를 아래의 표1과 같은 상태로 동작시켜 그들에 대응된 제어신호들을 발생 출력한다.Then, the control signal generator 30 receives the output of the buffer 20 and operates the transistors Q1 to Q3 in the state shown in Table 1 below according to the voltage level, and generates and outputs control signals corresponding thereto.

한편 상기 발진 정수변환부(40)에서는 상기 버퍼(20)의 출력을 받을 때, 상기 제어신호발생부(30)에서 발생한 제어신호들의 상태에 추종하여 스위치들(SWA1, SWA2, SWB, SWC, SWD, SWD2)의 스위칭 상태가 변화되는데, 이로써 발진 정수변환부(40)에 입력된 신호는 소정 상태로 조절되어 출력된다.On the other hand, when the oscillation integer conversion unit 40 receives the output of the buffer 20, the switches SWA1, SWA2, SWB, SWC, SWD in accordance with the state of the control signals generated in the control signal generator 30 , The switching state of the SWD2 is changed, whereby the signal input to the oscillation constant conversion unit 40 is adjusted to a predetermined state and output.

이때 상기 출력된 신호는 발진 정수변환 신호로서 수평발진부(50)에 공급되고, 이는 상기 수평발진부(50)의 발진상태를 변환시키는 원인이 된다.At this time, the output signal is supplied to the horizontal oscillator 50 as an oscillation integer conversion signal, which causes the oscillation state of the horizontal oscillator 50 to be converted.

상기 수평발진부(50)는 상기 발진 정수변환부(40)에서 공급된 발진 정수변환 신호를 받아 소정 플라이백 펄스(FBP)와 혼합하고 그 값에 대응하여 수평발진한다. 그리고 최종적으로 상기 발진한 수평 발진신호를 여전하여 출력한다. 결국 상기 수평발진부(50)가 발진 출력하는 수평발진 출력은 입력신호의 상태에 따라 자동으로 제어되게 된다.The horizontal oscillator 50 receives the oscillation integer conversion signal supplied from the oscillation integer conversion unit 40, mixes it with a predetermined flyback pulse FBP, and horizontally oscillates corresponding to the value. Finally, the oscillated horizontal oscillation signal is still output. As a result, the horizontal oscillation output generated by the horizontal oscillator 50 is automatically controlled according to the state of the input signal.

따라서 본 발명은 입력신호가 다양하다고 할지라도 항시 그에 자동적으로 추종될 수 있으므로 사용자를 보다 편리하게 하는 이점이 있다.Therefore, the present invention has an advantage of making the user more convenient since the input signal may be automatically followed even at all times.

Claims (1)

전자 디스플레이 장치의 수평발진 제어회로에 있어서, 입력신호(HS)의 주파수에 대응된 소정 직류 전압을 생성 출력하는 F/V변환기(10)와, 상기 F/V변환기(10)의 출력을 버퍼링하는 버퍼(20)와, 상기 버퍼(20)의 출력을 받아 그에 대응하여 소정 제어신호들을 발생하는 제어신호발생부(30)와, 상기 버퍼(20)의 출력을 받아 상기 제어신호발생부(30)에서 발생시킨 제어신호의 상태에 추종하여 조절하므로서 소정 발진 정수 변환 신호를 발생 출력하는 발진 정수변환부(40)와, 상기 발진 정수변환부(40)의 발진 정수변환 신호와 플라이백 펄스를 받고 그에 추종하는 수평 발진 주파수를 갖는 수평 발진신호를 생성한 후 여진하여 출력하는 수평발진부(50)로 구성함을 특징으로 하는 자동 주파수 발진 제어회로.In the horizontal oscillation control circuit of the electronic display device, the F / V converter 10 for generating and outputting a predetermined DC voltage corresponding to the frequency of the input signal (HS), and buffers the output of the F / V converter (10) A buffer 20, a control signal generator 30 receiving the output of the buffer 20 and generating predetermined control signals corresponding thereto, and the control signal generator 30 receiving the output of the buffer 20. The oscillation integer conversion unit 40 for generating and outputting a predetermined oscillation integer conversion signal, and receiving the oscillation integer conversion signal and the flyback pulse of the oscillation integer conversion unit 40 by following and adjusting the state of the control signal generated by An automatic frequency oscillation control circuit comprising a horizontal oscillation unit (50) for generating and outputting a horizontal oscillation signal having a horizontal oscillation frequency to follow.
KR1019920006361A 1992-04-16 1992-04-16 Automatic frequency oscillation controller KR0140373B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920006361A KR0140373B1 (en) 1992-04-16 1992-04-16 Automatic frequency oscillation controller

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920006361A KR0140373B1 (en) 1992-04-16 1992-04-16 Automatic frequency oscillation controller

Publications (2)

Publication Number Publication Date
KR930022731A KR930022731A (en) 1993-11-24
KR0140373B1 true KR0140373B1 (en) 1998-07-15

Family

ID=19331870

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920006361A KR0140373B1 (en) 1992-04-16 1992-04-16 Automatic frequency oscillation controller

Country Status (1)

Country Link
KR (1) KR0140373B1 (en)

Similar Documents

Publication Publication Date Title
KR960030008A (en) Power distribution multiprocessor using device processor and multiple device processors
KR980009427U (en) LCD monitor vertical display device
KR0140373B1 (en) Automatic frequency oscillation controller
CA2229765A1 (en) Synchronize processing circuit
JPH0787391A (en) Device and method for diplaying signal waveform
US6469699B2 (en) Sample hold circuit
GB2277240A (en) Image display apparatus
KR200148510Y1 (en) Apparatus for displaying with oneself clamp pulse generation circuit
JPH0830221A (en) Display device
KR100341705B1 (en) Method, device, control circuit for power synchronization
KR950010496A (en) TV receiver with caption display
KR0123835B1 (en) Horizontal drive duty control circuit in multi mode monitor
KR950033792A (en) Data bus controller of video display controllable without data bus
KR0130157B1 (en) Free running frequency control circuit of a monitor
KR0178183B1 (en) Operation control method for clamp signal generation
KR0139595B1 (en) Voltage stabilizing circuit for horizontal frequency voltage changer
KR930022731A (en) Automatic Frequency Oscillation Control Circuit
KR200173057Y1 (en) An apparatus for delaying a synchronous signal of a monitor
KR910003459Y1 (en) Character combining circuit in vtr
KR960016526A (en) Image display system
KR0173269B1 (en) Generating device of synchronous signal
KR910008284Y1 (en) Vertical retrace line voltage generation device
JPS62234189A (en) Image phase circuit
JPH03107199A (en) Operation mode switching device
KR0128090Y1 (en) Osd-driving circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050228

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee