KR0140032B1 - 엑스 터미널에서의 피시엠시아이에이 카드 제어기 접속 장치 - Google Patents
엑스 터미널에서의 피시엠시아이에이 카드 제어기 접속 장치Info
- Publication number
- KR0140032B1 KR0140032B1 KR1019940033770A KR19940033770A KR0140032B1 KR 0140032 B1 KR0140032 B1 KR 0140032B1 KR 1019940033770 A KR1019940033770 A KR 1019940033770A KR 19940033770 A KR19940033770 A KR 19940033770A KR 0140032 B1 KR0140032 B1 KR 0140032B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- output
- pcmcia card
- main processor
- pcmcia
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/385—Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Credit Cards Or The Like (AREA)
- Information Transfer Systems (AREA)
Abstract
이 발명은 엑스 터미널에서의 피시엠시아이에이 카드 제어기 접속 장치에 관한 것으로 클락 신호를 출력하는 클락 신호 발생부와; PCMCIA 카드와; 상기 클락 신호 발생부에서 출력되는 클락 신호에 따라 상기 PCMCIA 카드를 읽고 쓰기 위한 어드레스와 제어 신호 및 데이터 트렌젝션 신호를 출력하는 메인 프로세서와; 인가되는 구동 신호에 따라 메인 프로세서에서 출력되는 명령어 및 어드레스에 따라 해당하는 PCMCIA 카드의 데이터 읽기/쓰기 동작을 수행한 다음, 인가되는 종료 신호에 따라 수행하는 동작을 종료하는 PCMCIA 카드 제어부와; 그리고 상기 메인 프로세서에서 출력되는 어드레스를 해독하여 PCMCIA 카드의 해당 영역을 선택하기 위한 신호를 출력하는 어드레스 디코더와, 상기 메인 프로세서에서 인가되는 데이터 트렌젝션 신호에 따라 제1스테이트 동안 구동 신호를 출력하는 제1스테이트 발생부와, 제2스테이트 동안 종료 신호를 출력하는 제2스테이트 발생부로 이루어진 버스 접속부로 이루어지며, 엑스 터미널상에서 PCMCIA 카드를 접속시켜, 다양한 I/O 기능을 용이하게 지원할 수 있으며 PCMCIA 메모리 카드를 이용하여 보다 편리하고 다양한 소프트웨어 지원을 할 수 있다.
Description
제1도는 이 발명의 실시예에 따른 엑스 터미널에서의 메인 프로세서와 피시엠시아이에이 카드 제어기의 접속 상태를 나타낸 구성 블록도이고,
제2도는 이 발명의 실시예에 따른 엑스 터미널에서의 피시엠시아이에이 카드 제어기 접속 장치의 버스 접속 장치의 내부 구성도이고,
제3도는 이 발명의 실시예에 따른 엑스 터미널에서의 피시엠시아이에이 카드 제어기 접속 장치의 제어 신호의 동작 타이밍도이다.
이 발명은 엑스 터미널(X-terminal)에서의 피시엠시아이에이(PCMCIA:Personal Computer Memory Card International Assoclation, 이하 PCMCIA라 명명함) 카드 제어기 접속 장치에 관한 것으로 더욱 상세하게 말하자면, 현재 개인용 컴퓨터에서 널리 사용되고 있는 PCMCIA 카드를 엑스-터미널에서 지원하기 위한 것으로, 엑스터미널의 메인 프로세서와 PCMCIA 카드 제어기를 접속하기 위한 MCMCIA 카드 제어기 접속 장치에 관한 것이다.
노트 PC(notebook size Personal Computer)와 같은 휴대형 컴퓨터나 휴대형 워드 프로세서 등에서는 사용자가 휴대하기에 편하도록 하기 위하여 컴퓨터의 모든 구성 요소들을 소형화시키고 있다.
이러한 소형화 추세에 따라 휴대형 컴퓨터에서 사용되는 구성 요소들에 대한 새로운 규격이 제정되고 있으며, 이러한 새로운 규격을 적용한 새로운 구성 요소들이 상품화되어 시판되고 있다.
상기한 바와 같은 추세의 일종으로 PCMCIA에서는, 휴대형 컴퓨터에서 커넥터를 통해 외부에서 연결시키기만 하면 기능이 확장되는 새로운 PCMCIA카드들에 대한 규격을 제정하였으며, 이에 따라 새로운 PCMCIA 카드들과 이러한 PCMCIA 카드를 구동하기 위한 카드 인터페이스 컨트롤러들이 제작되어 휴대형 컴퓨터에서 적용되고 있는 실정이다.
상기한 PCMCIA 카드의 종류에는 확장 메모리 카드와, 모뎀(MODEM, Modulator Demodulator) 카드와, LAN(Local Area Network) 카드와, HDD(Hard Disk Driver) 카드 등이 있다.
그러나, 워크스테이션상의 x-원도우를 사용하는 엑스 터미널상에 점점 다양한 I/O 기능과 좀 더 편리하고 신축성 있는 메모리 사용이 요구되고 있으나, 현재 상기와 같은 기능들이 제공되고 있지 않고 있다.
그러므로, 이 발명의 목적은 엑스 터미널상에서 다양한 기능을 구현하기 위하여, 서로 다른 데이터 억세스 규격을 가지는 PCMCIA 카드를 엑스 터미널에 접속시켜 다양한 I/O 기능을 제공하고 다양한 소프트웨어 지원을 용이하게 하도록 하기 위한 엑스 터미널에서의 PCMCIA 카드 제어기 접속 장치를 제공하고자 하는데 있다.
상기의 목적을 달성하기 위한 이 발명의 구성은, 클락 신호를 출력하는 클락 신호 발생부와; 다수의 메모리 카드 및 입출력 카드로 이루어진 PCMCIA 카드와; 상기 클락 신호 발생부에서 출력되는 클락 신호에 따라 상기 PCMCIA 카드를 읽고 쓰기 위한 어드레스와 제어 신호 및 데이터 트렌젝션 신호를 출력하는 메인 프로세서와; 인가되는 구동 신호에 따라 메인 프로세서에서 출력되는 명령어 및 어드레스에 따라 해당하는 PCMCIA 카드의 데이터 읽기/쓰기 동작을 수행한 다음, 인가되는 종료 신호에 따라 수행하는 동작을 종료하는 PCMCIA 카드 제어부와; 그리고, 상기 메인 프로세서에서 출력되는 어드레스를 해독하여 PCMCIA 카드 제어부를 읽고 쓰는 칩선택 영역과, 메모리 카드를 읽고 쓸 때 사용하는 메모리 원도우 영역과, 입출력 카드에서 사용되는 입출력 원도우 영역을 선택하기 위한 신호를 출력하는 어드레스 디코더와, 상기 어드레스 디코더의 출력단에 연결되어 메인 프로세서에서 인가되는 데이터 트렌젝션 신호에 따라 제1스테이트 동안 PCMCIA 카드 제어부를 작동시키기 위한 구동 신호를 출력하는 제1스테이트 발생부와, 상기어드레스 디코더의 출력단에 연결되어 상기 PCMCIA 카드 제어부의 데이터 수신 또는 전송 동작을 종료시키기 위하여 제2스테이트 동안 종료 신호를 출력하는 제2스테이트 발생부로 이루어진 버스 접속부로 이루어진다.
상기 구성에 의한 이 발명을 용이하게 실시할 수 있는 가장 바람직한 실시예를 첨부된 도면을 참조로하여 설명하면 다음과 같다.
제1도는 이 발명의 실시예에 따른 엑스 터미널에서의 메인 프로세서와 피시엠시아이에이 카드 제어기의 접속 상태를 나타낸 구성 블록도이고,
제2도는 이 발명의 실시예에 따른 엑스 터미널에서의 피시엠시아이에이 카드 제어기 접속 장치의 버스 접속 장치의 내부 구성도이고,
제3도는 이 발명의 실시예에 따른 엑스 터미널에서의 피시엠시아이에이 카드 제어기 접속 장치의 신호의 동작 타이밍도이다.
첨부한 제1도에 도시되어 있듯이 이 발명의 실시예에 따른 엑스 터미널에서의 PCMCIA 카드 제어기 접속 장치의 구성은, 터미널의 메인 프로세서(10)와, PCMCIA 카드 제어기(30)와, 상기 메인 프로세서(10)와 PCMCIA 카드 제어기(30)에서 출력되는 제어신호 및 데이터를 접속시키기 위한 버스 접속부(20)와, 상기 메인 프로세서(10)와 PCMCIA 카드 제어기(30)와 버스 접속부(20)를 작동시키기 위한 클락 신호를 발생하는 클락 신호 발생부(40)와, 상기 클락 신호 발생부(40)에서 출력되는 신호를 N 분주로 나누어 출력하는 분주기(41)와, 다수의 PCMCIA 카드가 장착되는 PCMCIA 커넥터(50)로 이루어진다.
이 발명의 실시예에 따른 상기 버스 접속부(20)는 첨부한 제2도에 도시되어 있듯이, 상기 메인 프로세서(10)에서 출력되는 어드레스를 해독하여 PCMCIA 카드 제어기(30)의 레지스터를 읽고 쓰는 칩선택 영역과, 메모리 카드를 읽고 쓸 때 사용하는 메모리 윈도우 영역과, I/O 카드에서 사용되는 I/O 윈도우 영역을 선택하기 위한 신호를 출력하는 어드레스 디코더(21)와, 상기 어드레스 디코더(21)에서 출력단에 연결되어 메인 프로세서(10)에서 인가되는 명령에 따라 메모리 카드를 억세스(access)할 때 사용되는 명령어(MEMR, MEMW)와, I/O 카드와 PCMCIA 카드 제어기(30)를 억세스할 때 사용되는 명령어(IOR, IOW)를 출력하는 버스 제어 신호 발생부(23)와, 상기 어드레스 디코더(21)의 출력단에 연결되어 메인 프로세서(10)에서 인가되는 메모리 트렌젝션 스타트(memory transaction start) 신호 (MXSTART)에 따라 PCMCIA 카드 제어기(30)를 작동시키기 위한 구동 신호(BALE:Bus Address Latch Enable)를 출력하는 제1스테이트 발생기(25)와, 상기 어드레스 디코더(21)의 출력단에 연결되어 종료 신호(DRDY)를 출력하는 제2스테이트 발생기(27)로 이루어 진다.
이 발명의 실시예에 따른 상기 메인 프로세서(10)는 LR33120으로 이루어지며, PCMCIA는 8 또는 16비트로 동작하고 메인 프로세서(10)는 32비트로 동작하기 때문에, 메인 프로세서(10)의 하위데이타 8비트를 PCMCIA 카드 제어기(30)에 연결하여 8비트 동작을 지원한다.
상기 구성에 의한 이 발명의 실시예에 따른 엑스 터미널에서의 PCMCIA 카드 제어기 접속 장치의 작용을 설명하면 다음과 같다.
사용자가 PCMCIA 커넥터(50)에 필요한 다수의 PCMCIA 카드를 장착시키면 PCMCIA 카드 제어기(30)가 작동된다.
첨부한 제3도에 도시되어 있듯이 클락신호 발생부(40)가 구동 클락신호(MCLK)를 출력하면, 출력된 클락신호(MCLK)는 메인 프로세서(10)와 버스 접속부(30)로 입력된다.
그리고 분주기(41)의 동작 주기는 입력되는 클락신호(MCLK)의 주기보다 N배 길게 설정된다. 상기 분주기(41)는 클락신호(MCLK)가 입력되면 동작되고, 동작 주기 동안에는 클락신호(CLK)가 입력되어도 신호를 출력하지 않다가, 입력되는 클락 신호(MCLK)의 1/N 주파수에 동작하여 분주된 신호를 출력한다. 상기 분주기(41)에서 출력되는 신호는 PCMCIA 카드 제어기(30)로 입력된다.
상기 메인 프로세서(10)는 입력되는 클락 신호(MCLK)에 따라 PCMCIA 커넥터(50)에 장착된 PCMCIA 메모리 카드를 읽고 쓰기 위하여, 메모리 동작 시작을 알리는 메모리 트렌젝션 신호(MXSTART)를 버스 접속부(20)로 한 클락동안 로우 레벨로 출력한다.
상기 메인 프로세서(10)는 메모리 카드를 읽고 쓰기 위한 메모리 트렌젝션 신호(MXSTART)를 출력한 다음, 읽고자 하는 메모리 영역에 해당하는 어드레스 스트로브(address strobe) 신호(AS)와, 메모리를 읽기 위한 리드 스트로브(read strobe) 신호(RD)와 리드 트렌젝션(read transaction) 신호(RT)를 제3도에 도시되어 있는 바와 같이 동작시킨다.
상기에서 버스 접속부(20)로 출력되는 로우 레벨의 메모리 트렌젝션 신호(MXSTART)가 제1스테이트 발생기(25)로 입력이 되면, 상기 제1스테이트 발생기(25)는 다음과 같이 설정된 다이어그램에 따라 S2, S3 스테이트에서 PCMCIA 카드 제어기(30)를 구동시키기 위한 신호(BALE)를 하이레벨로 출력하여 액티브시킨다.
state IDLE : IF(MXSTART) THEN S1
ELSE IDLE ;
state S1 : GOTO S2 ;
state S2 : IF(MXSTART) THEN S1
ELSE S3
state S3 : IF(MXSTART) THEN S1
ELSE IDLE
상기 버스 접속부(20)의 어드레스 디코더(21)는 메인 프로세서(10)에서 출력되는 어드레스를 해독하여 PCMCIA 카드 제어기(30)의 레지스터를 읽고 쓸 때 사용하는 칩선택 영역과, PCMCIA 메모리 카드를 읽고 쓸 때 사용되는 메모리 윈도우 영역과, PCMCIA I/O 카드에서 사용되는 I/O 윈도우 영역에 해당하는 어드레스를 PCMCIA 카드 제어기(30)로 출력한다.
이 발명의 실시예에 따라 메모리 윈도우를 통하여 메모리 카드를 최대 64MB까지 억세스가 가능하며, 메모리 윈도우 크기는 최소 4MB에서 최대 16MB까지 열 수 있으며, I/O 윈도우 영역은 64KB의 어드레스가 할당된다.
또한, 버스 제어 신호 발생부(23)는 메인 프로세서(10)에서 출력되는 제어 신호(AS, RD, RT)에 따라 메모리 카드를 억세스할 때 사용하는 명령어(MEMR, MEMW)와, I/O 카드와 PCMCIA 카드 제어기(30)를 억세스할 때 사용되는 명령어(IOR, IOW)를 출력한다.
상기 PCMCIA 카드 제어기(30)는, 버스 제어 신호 발생부(23)에서 출력되는 제어 신호에 따라, 제1스테이트 발생기(25)에서 출력되는 하이 레벨의 구동 신호(BALE)에 따라 메인 프로세서(10)에서 출력되는 어드레스를 래치시켜 시스템 어드레스를 출력하는 어드레스 디코더(21)로부터 출력되는 어드레스에 해당하는 메모리의 임의 영역의 데이터 읽기/쓰기 동작을 수행한다.
상기의 PCMCIA 카드 제어기(30)의 PCMCIA 커넥터(50)에 장착되는 PCMCIA 카드를 읽고 쓰는 동작은 첨부한 제3도에 도시되어 있는 신호의 동작 타이밍에 따라 수행된다.
상기 제2스테이트 발생기(27)는 현재 진행중인 동작을 종료하기 위한 종료 신호(DRDY)를 다음의 스테이트 다이아그램에 따라 적절하게 생성하여, 메인 프로세서(10)의 웨이트를 조절하여 PCMCIA 카드를 억세스 한다.
state IDLE : IF(BALE) THEN S1
ELSE IDLE
state S1 : GOTO S2;
state S2 : IF(BALE) THEN S3
ELSE IDLE;
state S3 : IF(BALE) THEN S4
ELSE IDLE;
state Sn : IF(BALE) THEN Sn+1
ELSE IDLE;
state Sm : IF(BALE) THEN Sm+1
ELSE IDLE
state Sm+1 : GOTO IDLE
상기 메인 프로세서(10)는 클락신호 발생부(40)에서 출력되는 메인 클락의 폴링에지(falling edge)에서 샘플링하여, 샘플링한 값이 하이이면 계속하여 다음 사이클을 추가하면서, 상기 제2스테이트 발생기(27)에서 출력되는 신호(DRDY)가 로우 상태가 될 때까지 지연시키다가, 상기 신호(DRDY)가 로우 상태가 되면 현재의 동작을 종료한다.
상기 PCMCIA 카드 제어기(30)는 크게 메모리 카드 동작과 I/O 카드 동작에 따라 타이밍을 조절할 수 있는데, 메모리 카드를 읽거나 쓸 때 상기한 스테이트 다이아그램에서처럼 스테이트 Sn 상태에서 종료 신호(DRDY)를 어서트함으로써, 메모리 사이클을 종료하고, I/O 카드와 PCMCIA 카드 제어기 레지스터를 읽거나 쓸 때에는 스테이트 Sm 상태에서 현재 동작을 종료한다.
상기 스테이트 Sm과 Sn은 메인 프로세서(10)의 클락 속도에 따라 조절 가능하며, 상기 스테이트 Sn은 Sm보다 작거나 같아야 한다.
33MHz 시스템인 경우 한 클락당 처리 속도를 30㎱가 되는데 보통 PCMCIA 메모리 카드의 억세스 속도가 200∼250㎱ 정도 되므로, Sn값은 최소 9∼10 이상이 되어야 타이밍 마진이 있다. 상기 Sm값은 I/O 카드에 따라 타이밍 조절이 가능하다.
상기 PCMCIA 카드 제어기(30)는 버스 접속부(20)에서 출력되는 구동 신호(BALE)에 따라, PCMCIA 커넥터(50)에 장착된 메모리 카드 및 I/O 카드를 읽고 쓰는 동작을 수행한 다음, 종료신호(DRDY)에 의하여 상기 동작을 종료한다.
이상에서와 같이 이 발명의 실시예에서, 엑스 터미널상에서 다양한 기능을 제공하기 위하여 개인용 컴퓨터에 사용되는 PCMCIA 카드를 접속시켜, 다양한 I/O 기능을 용이하게 지원할 수 있으며 PCMCIA 메모리 카드를 이용하여 보다 편리하고 다양한 소프트웨어 지원을 할 수 있는 효과를 가지는 엑스 터미널에서의 PCMCIA 카드 제어기 접속 장치를 제공할 수 있다.
Claims (1)
- 클락 신호를 출력하는 클락 신호 발생부와; 다수의 메모리 카드 및 입출력 카드로 이루어진 PCMCIA 카드와; 상기 클락 신호 발생부에서 출력되는 클락 신호에 따라 상기 PCMCIA 카드를 읽고 쓰기 위한 어드레스와 제어 신호 및 데이터 트렌젝션 신호를 출력하는 메인 프로세서와; 인가되는 구동신호에 따라 메인 프로세서에서 출력되는 명령어 및 어드레스에 따라 해당하는 PCMCIA 카드의 데이터 읽기/쓰기 동작을 수행한 다음, 인가되는 종료 신호에 따라 수행하는 동작을 종료하는 PCMCIA 카드 제어부와; 그리고 상기 메인 프로세서에서 출력되는 어드레스를 해독하여 PCMCIA 카드 제어부를 읽고 쓰는 칩선택 영역과, 메모리 카드를 읽고 쓸 때 사용하는 메모리 윈도우 영역과, 입출력 카드에서 사용되는 입출력 윈도우 영역을 선택하기 위한 신호를 출력하는 어드레스 디코더와, 상기 어드레스 디코더의 출력단에 연결되어 메인 프로세서에서 인가되는 데이터 트렌젝션 신호에 따라 제1스테이트 동안 PCMCIA 카드 제어부를 작동시키기 위한 구동 신호를 출력하는 제1테이트 발생부와, 상기 어드레스 디코더의 출력단에 연결되어 상기 PCMCIA 카드 제어부의 데이터 수신 또는 전송 동작을 종료시키기 위하여 제2스테이트 동안 종료 신호를 출력하는 제2스테이트 발생부로 이루어진 버스 접속부로 이루어지는 것을 특징으로 하는 엑스 터미널에서의 카드 제어기 접속 장치.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940033770A KR0140032B1 (ko) | 1994-12-12 | 1994-12-12 | 엑스 터미널에서의 피시엠시아이에이 카드 제어기 접속 장치 |
US08/512,761 US5715410A (en) | 1994-12-12 | 1995-08-09 | Interface circuit for supporting PCMCIA cards in an X-terminal |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940033770A KR0140032B1 (ko) | 1994-12-12 | 1994-12-12 | 엑스 터미널에서의 피시엠시아이에이 카드 제어기 접속 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960025077A KR960025077A (ko) | 1996-07-20 |
KR0140032B1 true KR0140032B1 (ko) | 1998-07-01 |
Family
ID=19401078
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940033770A KR0140032B1 (ko) | 1994-12-12 | 1994-12-12 | 엑스 터미널에서의 피시엠시아이에이 카드 제어기 접속 장치 |
Country Status (2)
Country | Link |
---|---|
US (1) | US5715410A (ko) |
KR (1) | KR0140032B1 (ko) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6023147A (en) * | 1989-04-14 | 2000-02-08 | Intermec Ip Corp. | Hand held computerized data collection terminal with rechargeable battery pack sensor and battery power conservation |
JPH096548A (ja) * | 1995-06-22 | 1997-01-10 | Fujitsu Ltd | ディスクアレイ装置 |
KR100247952B1 (ko) * | 1997-04-11 | 2000-03-15 | 윤종용 | 이동단말시스템의부팅제어장치및방법 |
US5928347A (en) * | 1997-11-18 | 1999-07-27 | Shuttle Technology Group Ltd. | Universal memory card interface apparatus |
US6038616A (en) | 1997-12-15 | 2000-03-14 | Int Labs, Inc. | Computer system with remotely located interface where signals are encoded at the computer system, transferred through a 4-wire cable, and decoded at the interface |
US6886055B2 (en) * | 1997-12-15 | 2005-04-26 | Clearcube Technology, Inc. | Computer on a card with a remote human interface |
US6012101A (en) * | 1998-01-16 | 2000-01-04 | Int Labs, Inc. | Computer network having commonly located computing systems |
US6119146A (en) * | 1998-05-04 | 2000-09-12 | Int Labs, Inc. | Computer network having multiple remotely located human interfaces sharing a common computing system |
US6115248A (en) | 1999-05-17 | 2000-09-05 | Palm, Inc. | Detachable securement of an accessory device to a handheld computer |
US6708247B1 (en) | 1999-07-21 | 2004-03-16 | Clearcube Technology, Inc. | Extending universal serial bus to allow communication with USB devices at a remote location |
US6519670B1 (en) * | 2000-02-04 | 2003-02-11 | Koninklijke Philips Electronics N.V. | Method and system for optimizing a host bus that directly interfaces to a 16-bit PCMCIA host bus adapter |
US6754759B1 (en) * | 2000-03-08 | 2004-06-22 | Intel Corporation | Transfer of information between devices on different buses |
US6490155B2 (en) | 2000-07-07 | 2002-12-03 | Palm, Inc. | Detachable coupling for handheld computer and peripheral attachment scheme |
US6735658B1 (en) | 2000-10-06 | 2004-05-11 | Clearcube Technology, Inc. | System and method for combining computer video and remote universal serial bus in an extended cable |
US7069368B2 (en) * | 2000-12-01 | 2006-06-27 | Clearcube Technology, Inc. | System of co-located computers in a framework including removable function modules for adding modular functionality |
US7328261B2 (en) * | 2001-11-21 | 2008-02-05 | Clearcube Technology, Inc. | Distributed resource manager |
US20040158627A1 (en) * | 2003-02-11 | 2004-08-12 | Thornton Barry W. | Computer condition detection system |
BR112021002437A8 (pt) * | 2018-08-09 | 2023-02-14 | Avery Dennison Retail Information Services Llc | Dispositivo para colocação em um pacote de itens etiquetados por rfid para aperfeiçoar a legibilidade e método relacionado |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4507732A (en) * | 1981-10-05 | 1985-03-26 | Burroughs Corporation | I/O subsystem using slow devices |
US4530069A (en) * | 1982-08-20 | 1985-07-16 | Universal Data, Inc. | Expandable data communication system utilizing hand-held terminal |
US5515303A (en) * | 1989-04-14 | 1996-05-07 | Norand Corporation | Hand-held computerized data collection terminal with rechargeable battery pack sensor and battery power conservation |
US5488575A (en) * | 1989-05-02 | 1996-01-30 | Norand Corporation | Portable work station and data collection terminal including switchable multi purpose touch screen display |
US5487161A (en) * | 1992-11-25 | 1996-01-23 | Norand Corp. | Computerized data terminal with switchable memory address for start-up and system control instructions |
US5500517A (en) * | 1994-09-02 | 1996-03-19 | Gemplus Card International | Apparatus and method for data transfer between stand alone integrated circuit smart card terminal and remote computer of system operator |
-
1994
- 1994-12-12 KR KR1019940033770A patent/KR0140032B1/ko not_active IP Right Cessation
-
1995
- 1995-08-09 US US08/512,761 patent/US5715410A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US5715410A (en) | 1998-02-03 |
KR960025077A (ko) | 1996-07-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR0140032B1 (ko) | 엑스 터미널에서의 피시엠시아이에이 카드 제어기 접속 장치 | |
US5701417A (en) | Method and apparatus for providing initial instructions through a communications interface in a multiple computer system | |
US5289584A (en) | Memory system with FIFO data input | |
US6216191B1 (en) | Field programmable gate array having a dedicated processor interface | |
US5341494A (en) | Memory accessing system with an interface and memory selection unit utilizing write protect and strobe signals | |
US5678064A (en) | Local bus-ISA bridge for supporting PIO and third party DMA data transfers to IDE drives | |
US5748945A (en) | Method for slave DMA emulation on a computer system bus | |
US5649162A (en) | Local bus interface | |
JPH0715665B2 (ja) | パーソナルコンピユータ | |
US5509139A (en) | Circuit for disabling an address masking control signal using OR gate when a microprocessor is in a system management mode | |
EP0398189B1 (en) | Noncacheable address random access memory | |
KR100319331B1 (ko) | 버스제어장치및버스제어방법 | |
KR960042321A (ko) | 버스팅 직접 기억 접근 방식의 디스플레이 제어 장치를 가지는 데이타 처리 시스템 | |
CN100432970C (zh) | 流水线化的ata设备初始化平台和装置 | |
EP0088618B1 (en) | Byte-oriented line adapter system | |
JPH07508115A (ja) | エンハンス型並列ポート | |
EP0754319B1 (en) | Dasd capacity in excess of 528 megabytes apparatus and method for personal computers | |
US5537664A (en) | Methods and apparatus for generating I/O recovery delays in a computer system | |
US5537600A (en) | Personal computer with alternate system controller | |
US5823871A (en) | Interface control device for use with TV game equipment | |
US5264850A (en) | Hand-held sound digitizer system | |
JP2982839B2 (ja) | パーソナルコンピュータシステム | |
EP1248201A1 (en) | Interface device and information processing system comprising it | |
US5748944A (en) | Apparatus for slave DMA emulation on a computer system bus | |
JP2848622B2 (ja) | Icメモリカード |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120228 Year of fee payment: 15 |
|
LAPS | Lapse due to unpaid annual fee |