KR0131580Y1 - 동기신호 자동절환회로 - Google Patents

동기신호 자동절환회로 Download PDF

Info

Publication number
KR0131580Y1
KR0131580Y1 KR2019930017445U KR930017445U KR0131580Y1 KR 0131580 Y1 KR0131580 Y1 KR 0131580Y1 KR 2019930017445 U KR2019930017445 U KR 2019930017445U KR 930017445 U KR930017445 U KR 930017445U KR 0131580 Y1 KR0131580 Y1 KR 0131580Y1
Authority
KR
South Korea
Prior art keywords
signal
horizontal
synchronous signal
input
vertical
Prior art date
Application number
KR2019930017445U
Other languages
English (en)
Other versions
KR950007547U (ko
Inventor
김차배
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR2019930017445U priority Critical patent/KR0131580Y1/ko
Publication of KR950007547U publication Critical patent/KR950007547U/ko
Application granted granted Critical
Publication of KR0131580Y1 publication Critical patent/KR0131580Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)

Abstract

본 고안은 동기신호 자동절환회로에 관한 것으로, 특히 외부의 스위치조작없이 자동적으로 동기신호를 절환하는 동기신호 자동절환회로에 관한 것이다.
이를 위하여 외부로부터 수평동기신호 또는 수직동기신호 또는 상기 수평동기신호와 수직동기신호가 혼합하여 입력될 경우, 상기 신호들을 파형정형하여 항상 부펄스신호로 출력함과 동시에 수직동기신호레벨을 출력하는 파형정형처리부와, 외부로부터 복합동기신호가 입력될 경우 또는 파형정형처리부에서 출력하는 신호를 수평동기신호레벨로 스위칭하는 스위칭부를 포함한다.
따라서 입력되는 동기신호를 극성에 상관없이 자동으로 절환할 수 있는 효과가 있다.

Description

동기신호 자동절환회로
제1도는 본 고안에 따른 동기신호 자동절환회로도.
본 고안은 동기신호 자동절환회로에 관한 것으로, 특히 외부의 스위치조작없이 자동적으로 동기신호를 절환하는 동기신호 자동절환회로에 관한 것이다.
종래의 텔레비젼, 컴퓨터 모니터와 같은 전자기기는 복합적인 동기신호를 가지고 있기 때문에 서로 인터페이스를 하기 위해서는 동기신호를 맞춰 주어야 한다. 그런데 동기신호를 맞춰 주기 위해서는 동기신호의 정펄스신호 또는 부펄스신호의 극성에 따라 외부에 동기절환스위치를 구비하여 사용자가 직접 조작해야 하는 불편함이 있었다.
따라서 본 고안의 목적은 상술한 종래의 불편함을 해결하기 위하여 외부의 동기신호를 자동으로 수평동기신호와 수직동기신호로 분리하여 동기신호가 정펄스신호 또는 부펄스신호에 상관없이 안정된 동기신호를 공급하는 동기신호 자동절환회로를 제공하는데 있다.
상기 목적을 달성하기 위하여 동기신호 자동절환회로에 있어서, 외부로부터 수평동기신호 또는 수직동기신호 또는 상기 수평동기신호와 수직동기신호가 혼합하여 입력될 경우, 상기 신호들을 파형정형하여 항상 부펄스신호로 출력함과 동시에 수직동기신호레벨을 출력하는 파형정형처리부; 외부로부터 복합동기신호가 입력될 경우, 분리된 동기신호를 입력하여 배타논리합에 의하여 수평동기신호를 출력하거나 상기 파형정형처리부에서 출력하는 수평동기신호 또는 수평/수직 혼합동기신호를 스위칭하여 수평동기신호를 출력하는 스위칭부를 포함함을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 고안에 대하여 상세히 설명하기로 한다.
제1도는 본 고안에 따른 동기신호 자동절환회로도를 도시한 것이다.
제1도에 있어서, 동기신호입력을 위한 버퍼(b1~b3)와, 동기신호 분리를 위한 동기신호 분리부(10)와, 동기신호 파형처리를 위한 파형정형처리부(40)와, 수평동기신호 스위칭을 위한 스위칭부(50)로 구성한다.
그리고 파형정형처리부(40)는 복수의 다이오드(D1~D4)와 콘덴서(C1~C4)와 제1~4인버터(I1~I4)와 제1, 제2배타논리합소자(EOR1, EOR2)와 저항(R1~R11)로 구성한다.
스위칭부(50)는 동기검출부(20)와 스위치(SW1)와 트랜지스터(Q1)와 제3배타논리합소자(EOR3)와 수직동기신호분리부(30)로 구성한다.
다음은 제1도의 동작에 대하여 설명하기로 한다.
먼저, 입력되는 수평동기신호가 부극성(Negative)일 경우 다이오드(D1,D2)에서 파형정형된 후 제1, 제2인버터(I1,I2)로 입력된다. 제1인버터(I1)로 입력되는 신호는 임계치 레벨(Threshold level)이상이므로 출력신호는 반전되어 정극성이 된다. 또한 제2인버터(I2)로 입력되는 신호는 임계치 레벨에 거의 일치하므로 인버터(I2)의 출력신호는 정극성이 된다. 그러므로 제1배타논리합소자(EOR1)의 출력은 로우레벨이 된다.
그리고 입력되는 수평동기신호가 정극성일 경우 제1인버터(I1)의 출력은 부극성이 되고, 제2인버터(I2)의 출력도 부극성이므로 제1배타논리합소자(EOR2)의 출력은 로우레벨이 된다.
만약, 수직동기신호가 입력되는 경우 상술한 수평동기신호인 경우와 동일하게 출력한다.
즉, 파형정형처리부(40)는 입력되는 동기신호를 파형정형하여 수직동기신호를 출력하고 수평동기신호 또는 수평/수직 혼합동기신호는 스위칭부(50)로 출력한다.
스위치(SW1)의 제1선택단자(S1)에는 동기신호에 분리된 동기신호를 접속하고 제1선택단자(S2)에는 파형정형처리부(40)에서 출력한 수평동기신호 또는 수평/수직 혼합동기신호를 접속한다. 스위치(SW1)의 기준선택단자(S0)는 제3배타논리합소자(EOR3)의 일측입력단자에 접속된다. 그리고 수평동기신호 또는 수평/수직 혼합동기신호는 동기검출부(20)로 입력되고 동기검출부(20)의 출력신호는 트랜지스터(Q1)의 베이스측과 접속된다.
입력되는 동기신호가 복합동기신호형태일 경우 스위치(SW1)의 기준선택단자(S0)는 제1선택단자(S1)에 접속이 되고 수평동기신호 또는 수평/수직 혼합동기신호일 경우는 제2선택단자(S2)에 접속이 된다.
여기서, 스위칭부(50)로 입력되는 동기신호가 수평동기신호 또는 수평/수직 혼합동기신호일 경우 스위치(SW1)의 기준선택단자(S0)는 제2선택단자(S2)에 접속이 되면서 동기 검출부(20)로 입력된다. 동기 검출부(20)는 동기신호를 직류화(DC)하여 트랜지스터(Q1)의 베이스측에 바이어스(Bias)로 입력된다. 이 때 트랜지스터(Q1)는 스위칭되면서 콜렉터(Collector)측에는 로우레벨이 되어 제3배타논리합소자(EOR3)의 타측입력단자에 입력된다. 그러므로 제3배타논리합소자(EOR3)에서 일측입력단자에는 로우레벨의 수평동기신호 또는 수평/수직 혼합동기신호가 입력되고 타측입력단자에는 로우레벨값이 입력되므로 제3배타논리합소자(EOR3)의 출력은 로우레벨이 된다.
만약, 스위칭부(50)에 입력되는 복합동기신호일 경우 스위치(SW1)의 기준선택단자(S0)는 제1선택단자(S1)에 접속이 된다. 트랜지스터(Q1)의 베이스측에는 바이어스가 걸리지 않으므로 콜렉터측에는 하이레벨이 걸려 제3배타논리합소자(EOR3)의 타측입력단자에 입력된다. 그러므로 제3배타논리합소자(EOR3)는 수평동기신호를 출력하고 제3배타논리합소자(EOR3)의 일측입력단자에 입력되는 복합동기신호는 수직동기신호 분리부(30)에 입력되면서 수직동기신호를 출력한다.
상술한 바와같이 본 고안은 입력되는 동기신호를 극성에 상관없이 자동으로 절환할 수 있는 효과가 있다.

Claims (3)

  1. 동기신호 자동절환회로에 있어서, 외부로부터 수평동기신호 또는 수직동기신호 또는 상기 수평동기신호와 수직동기신호가 혼합하여 입력될 경우, 상기 신호들을 파형정형하여 항상 부펄스신호로 출력함과 동시에 수직동기신호레벨을 출력하는 파형정형처리부(40); 외부로부터 복합동기신호가 입력될 경우, 분리된 동기신호를 입력하여 배타논리합에 의하여 수평동기신호를 출력하거나 상기 파형정형처리부(40)에서 출력하는 수평동기신호 또는 수평/수직 혼합동기신호를 스위칭하여 수평동기신호를 출력하는 스위칭부(50)를 포함함을 특징으로 하는 동기신호 자동절환회로.
  2. 제1항에 있어서, 상기 파형정형처리부(40)는 입력되는 동기신호를 파형정형처리하는 복수의 다이오드(D1~D4)와 동기신호 반전을 위한 복수의 인버터(I1~I4)와 로우레벨의 동기신호를 출력하는 제1배타논리합소자(EOR1)와 수직동기신호를 출력하는 제2배타논리합소자(EOR2)로 구성됨을 특징으로 하는 동기신호 자동절환회로.
  3. 제1항에 있어서, 상기 스위칭부(50)는 복합동기신호와 상기 수평동기신호 또는 수평/수직 혼합동기신호를 스위칭하는 스위치(SW1)와 상기 제1배타논리합소자(EOR1)의 출력신호를 직류화하는 동기검출부(20)와 상기 동기검출부(20)의 출력신호로 스위칭제어되는 트랜지스터(Q1)과 수직동기신호를 분리하기 위한 수직동기신호분리부(30)와 수평동기신호를 출력하기 위한 제3배타논리합소자(EOR3)로 구성됨을 특징으로 하는 동기신호 자동절환회로.
KR2019930017445U 1993-08-31 1993-08-31 동기신호 자동절환회로 KR0131580Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019930017445U KR0131580Y1 (ko) 1993-08-31 1993-08-31 동기신호 자동절환회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019930017445U KR0131580Y1 (ko) 1993-08-31 1993-08-31 동기신호 자동절환회로

Publications (2)

Publication Number Publication Date
KR950007547U KR950007547U (ko) 1995-03-21
KR0131580Y1 true KR0131580Y1 (ko) 1998-12-15

Family

ID=19362679

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019930017445U KR0131580Y1 (ko) 1993-08-31 1993-08-31 동기신호 자동절환회로

Country Status (1)

Country Link
KR (1) KR0131580Y1 (ko)

Also Published As

Publication number Publication date
KR950007547U (ko) 1995-03-21

Similar Documents

Publication Publication Date Title
KR950011036B1 (ko) 비디오신호의 스캔콘버터장치
KR960011562B1 (ko) 자동 동기 극성 제어 회로
CA1303227C (en) Synchronizing signal automatic selecting circuit
KR0131580Y1 (ko) 동기신호 자동절환회로
KR940004737B1 (ko) 슈퍼 브이지에이 모니터 인터페이스 회로
KR910005459B1 (ko) 인버터의 이상검출장치
US5467140A (en) Vertical synchronous signal separation apparatus
JPH02146815A (ja) 半導体集積回路の入力回路
JPH026704Y2 (ko)
JPH0969965A (ja) 垂直同期信号安定化回路、集積回路及びテレビジヨン信号処理装置
JP3514067B2 (ja) 半導体集積回路
KR920005240Y1 (ko) 동기신호 스위칭회로
KR200229406Y1 (ko) 동기신호 변환회로
JPS62159174A (ja) 同期信号処理回路
KR930000481Y1 (ko) 다입력 동기신호에 대한 동기신호 검출회로
KR0145891B1 (ko) 시스템 디텍터를 내장한 색신호 처리 집적회로
KR940002190Y1 (ko) 모/자화면 기본클럭 발생회로
KR0146430B1 (ko) 휘도신호 자동판별회로
KR0170737B1 (ko) 비디오 뮤트시에 복합 동기 신호 출력회로
KR940000731Y1 (ko) 동기신호의 극성 변환회로
KR890004764Y1 (ko) 비데오 스위칭 회로
GB2245128A (en) Mode detector for multimode monitors
KR100224709B1 (ko) 동기신호 검출회로
KR970024896A (ko) 비디오 신호의 수직동기신호 생성장치
KR960005327Y1 (ko) 입력신호 판별회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20050830

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee