KR0120286Y1 - 전원 하락 검출회로 - Google Patents

전원 하락 검출회로

Info

Publication number
KR0120286Y1
KR0120286Y1 KR2019910018830U KR910018830U KR0120286Y1 KR 0120286 Y1 KR0120286 Y1 KR 0120286Y1 KR 2019910018830 U KR2019910018830 U KR 2019910018830U KR 910018830 U KR910018830 U KR 910018830U KR 0120286 Y1 KR0120286 Y1 KR 0120286Y1
Authority
KR
South Korea
Prior art keywords
voltage
power
bridge circuit
reference voltage
comparator
Prior art date
Application number
KR2019910018830U
Other languages
English (en)
Other versions
KR930012308U (ko
Inventor
고삼석
Original Assignee
안시환
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 안시환, 삼성전자주식회사 filed Critical 안시환
Priority to KR2019910018830U priority Critical patent/KR0120286Y1/ko
Publication of KR930012308U publication Critical patent/KR930012308U/ko
Application granted granted Critical
Publication of KR0120286Y1 publication Critical patent/KR0120286Y1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/22Modifications for ensuring a predetermined initial state when the supply voltage has been applied
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/60Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors
    • H03K17/68Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors specially adapted for switching ac currents or voltages

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Measurement Of Current Or Voltage (AREA)

Abstract

이 고안은 전원 하락 검출회로에 관한 것으로, 교류의 입력 전원을 직류로 변환하기 위해 정류 동작을 실행하는 브리지 회로(BC)와; 상기 브리지 회로(BC)를 거쳐 전원이 인가되면 일정한 크기의 전압을 출력하여 기준 전압을 설정하는 제너 다이오드(ZD1)와; 브리지 회로(BC)에서 공급되는 전압을 분압하기 위한 분압 저항(R1∼R4, VR1)과; 상기 기준 전압과 분압된 전압이 인가되어, 인가되는 두 전압의 크기를 비교하여 해당하는 상태의 신호를 출력하므로, 브리지 회로(BC)에서 인가되는 전압이 기준 전압 이하로 하락하는 것을 판정할 수 있도록 하는 비교기(U1)와; 상기 비교기(U1)의 출력 상태에 따라 동작 상태가 변화하여, 브리지 회로(BC)의 전원 하락 상태를 판정할 수 있는 신호를 출력하는 광 결합기(U2)로 이루어져, 소형화가 가능하므로 로봇 콘트롤러 전원 및 PLC의 전원 등에 사용 가능하고, 안정적인 교류전원 공급을 원하는 장치에서 빠른 시간 내에 교류 전원의 하락을 검출하여 내부회로 또는 프로그램의 수행을 보호할 수 있으며, 재너 다이오드를 사용하여 기준 전위를 설정하기 때문에 다른 별도의 전원이 필요하지 않은 효과가 발생한다.

Description

전원 하락 검출회로
제1도는 본 고안의 전원 하락 검출회로도,
제2도는 본 고안의 전원 하락 검출회로에 의하여 전원의 하락을 검출하는 것을 나타낸 파형도이다.
* 도면의 주요부분에 대한 부호의 설명
BC : 브리지 회로 BD : 브리지 다이오드
C1 : 캐패시터 ZD1 : 재너 다이오드
U1 : 비교기 U2 : 광 결합기
본 고안은 전원 하락 검출회로에 관한 것으로, 보다 상세하게는 전원이 오프되는 경우나 갑작스런 정전 등의 비상사태에 전원이 다운되는 것을 검출하므로써 데이타의 손실을 방지하여 프로그램을 보호할 수 있는 전원 하락 검출회로에 관한 것이다.
일반적인 시스템에 있어서, 전원이 오프되거나 갑자기 정전되는 경우, 교류입력 전원이 다운되므로 잠시 후 직류전원도 다운된다.
따라서, 시스템의 CPU 역시 다운되어 오동작을 발생하게 되는 등 장치의 정상적인 동작을 불가능하게 하는 문제점이 있다. 또한, 전원의 다운에 의하여 데이타 손실 및 프로그램이 파괴되므로써 작업 효율을 저하시키는 문제점 등이 발생하게 된다.
따라서, 본 고안의 목적은 전원이 하락하는 시점을 체크하여 전원의 안정성을 검출할 수 있는 전원 하락 검출회로를 제공하기 위한 것이다.
상기한 목적을 달성하기 위한 이 고안의 구성은, 교류의 입력 전원을 직류로 변환하기 위해 정류 동작을 실행하는 브리지 회로와;
상기 브리지 회로를 거쳐 전원이 인가되면 일정한 크기의 전압을 출력하여 기준 전압을 설정하는 제너 다이오드와;
브리지 회로에서 공급되는 전압을 분압하기 위한 분압 저항과;
상기 기준 전압과 분압된 전압이 인가되어, 인가되는 두 전압의 크기를 비교하여 해당하는 상태의 신호를 출력하므로, 브리지 회로에서 인가되는 전압이 기준 전압 이하로 하락하는 것을 판정할 수 있도록 하는 비교기와;
상기 비교기의 출력 상태에 따라 동작 상태가 변화하여, 브리지 회로의 전원 하락 상태를 판정할 수 있는 신호를 출력하는 광 결합기로 이루어져 있는 전원 하락 검출 회로로 이루어져 있다.
또한, 배터리 백업 시스템(battery backup system)이 있는 시스템에서는 전원 하락 검출회로가 구비되어야 하는 특징이 있다.
보다 상세한 내용은 첨부된 도면에 따라 설명된다.
제1도에 도시된 브리지 회로(BC)는 4개의 브리지 다이오드(BD)로 구성되어 교류입력 전원을 회로를 동작시키기 위한 직류전원으로 정류하는 작용을 한다. 이렇게 하여 입력된 전압(V1)은 캐패시터(C1)에 충전되고 캐패시터(C1)는 전원의 짧은 잡음을 제거한다. 다음, 캐패시터(C1)에 충전된 입력전압(V1)은 비교기(U1)의 정적동작을 위해 흐르는 전류를 제한하는 저항(R1)에 위해 다소 다운된다.
이때의 전압(V1)은,
Vref는 기준전압을 의미하고 이 기준전압은 제너 다이오드(ZD1)를 사용하여 만들어지는 안정적인 기준전위를 나타낸다. 그 후 저항(R3)을 전달되는 전압(V2)은,
이 전압(V2)과 제너 다이오드(ZD1)에 의하여 설정된 기준전압(Vref)이 비교기(U1)로 입력된다. 이때, 전압(V2)이 기준전압(Vref)보다 높을 때, 즉 입력전압이 85V∼132V 이내에 있을 때 광 결합기(U2)가 온 상태로 되고 V2 가 Vref보다 낮을 때, 다시 말해서 입력전압이 85V이하일 때는 광 결합기가 오프 상태로 되므로써 전원의 하락을 검출하는 것이 가능하다. 또한, 가변저항(VR1)은 비교기(U1)에서 비교되는 교류전원이 80V∼85V 사이에 있을 때 신호가 출력되도록 즉 전원 하락의 범위를 설정하는 역할을 한다.
제2도에 도시된 파형도를 살펴보면, 점선은 기준전압(Vref)을 나타내고, 실선 (가)는 입력전압 Vin을, (나)는 전압 V2를, 그리고 (다)는 출력전압 Vout을 나타낸다. 시간 to는 전원이 다운되는 시점을 나타낸다. 파형도에서 알 수 있는 바와 같이, to시간에 전원이 다운되면 기준전압Vref와 만나는 시점 t1이전까지는 전압 V2가 기준전압Vref 보다 높기 때문에 제1도에 도시된 비교기(U1)에서 하이상태의 신호가 출력되어 광 결합기(U2)의 발광 다이오드로부터 빛을 수신하여 수광 트랜지스터를 온시키므로써 출력전압 Vout은 V값에 가깝게 되고 t1 시점에서 부터는 전압V2가 기준전압 Vref보다 낮기 때문에 비교기(U1)에서 로우 상태의 신호가 출력되어 광 결합기(U2)의 발광다이오드가 빛을 발산하지 못해 수광 트랜지스터를 오프시키므로 출력전압 Vout은 임의의 Vcc전압에 근접하게 상승하게 된다.
이와 같이 구성된 전원 하락 검출회로에 의하여 전원이 하락이 검출되면 전원의 다운과 동시에 다운된 CPU를 유지할 수 있기 때문에 전원의 안정적인 공급을 요하는 장치에 적용할 수 있다. 특히, 본 고안의 회로를 사용하므로써 소형화가 가능하므로 로보트 콘트롤러 전원 및 PLC의 전원 등에 사용가능하다.
본 고안의 전원 하락 검출회로에 의하면, 안정적인 교류전원 공급을 원하는 장치에서 빠른 시간 내에 교류 전원의 하락을 검출하여 내부회로 또는 프로그램의 수행을 보호할 수 있는 장점이 있다. 더욱이, 제너 다이오드를 사용하여 기준전위를 설정하기 때문에 다른 별도의 전원이 필요하지 않은 장점도 있다.

Claims (2)

  1. 교류의 입력 전원을 직류로 변환하기 위해 정류 동작을 실행하는 브리지 회로(BC)와; 상기 브리지 회로(BC)를 거쳐 전원이 인가되면 일정한 크기의 전압을 출력하여 기준 전압을 설정하는 제너 다이오드(ZD1)와; 브리지 회로(BC)에서 공급되는 전압을 분압하기 위한 분압 저항(R1∼R4, VR1)과; 상기 기준 전압과 분압된 전압이 인가되어, 인가되는 두 전압의 크기를 비교하여 해당하는 상태의 신호를 출력하므로, 브리지 회로(BC)에서 인가되는 전압이 기준 전압 이하로 하락하는 것을 판정할 수 있도록 하는 비교기(U1)와; 상기 비교기(U1)의 출력 상태에 따라 동작 상태가 변화하여, 브리지 회로(BC)의 전원 하락 상태를 판정할 수 있는 신호를 출력하는 광 결합기(U2)로 이루어져 있는 전원 하락 검출 회로.
  2. 제1항에 있어서, 전원의 하락 시점을 조정하기 위해, 비교기(U1)로 인가되는 전압을 조정하기 위한 가변 저항(VR1)을 더 포함하여 이루어져 있는 것을 특징으로 하는 전원 하락 검출 회로.
KR2019910018830U 1991-11-07 1991-11-07 전원 하락 검출회로 KR0120286Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910018830U KR0120286Y1 (ko) 1991-11-07 1991-11-07 전원 하락 검출회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910018830U KR0120286Y1 (ko) 1991-11-07 1991-11-07 전원 하락 검출회로

Publications (2)

Publication Number Publication Date
KR930012308U KR930012308U (ko) 1993-06-25
KR0120286Y1 true KR0120286Y1 (ko) 1998-08-17

Family

ID=19321772

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910018830U KR0120286Y1 (ko) 1991-11-07 1991-11-07 전원 하락 검출회로

Country Status (1)

Country Link
KR (1) KR0120286Y1 (ko)

Also Published As

Publication number Publication date
KR930012308U (ko) 1993-06-25

Similar Documents

Publication Publication Date Title
US10536089B2 (en) Switching power source apparatus and direct-current power source apparatus
KR100701911B1 (ko) 전원 회로 및 그 전원 회로의 출력 전압을 상승시키는 방법
KR20120079159A (ko) 동적 스위칭을 이용한 저전력 소모 시동 회로
KR20040051267A (ko) 전원공급시스템 및 그 제어방법
JP5924412B2 (ja) 電源回路、電子処理装置、および電力供給方法
KR0120286Y1 (ko) 전원 하락 검출회로
CN115987106A (zh) 电源电路
US20200382004A1 (en) Power supply apparatus
US6977825B2 (en) Voltage regulator using a transimpedance block to measure output
KR100703211B1 (ko) 교류 전압 검출 회로
CN111900783B (zh) 过功率保护电路、充电器及过功率保护方法
JP3057654B2 (ja) 電源供給回路
KR100375065B1 (ko) 메모리 회로의 데이터 저장 장치
KR100226628B1 (ko) 출력신호 감지회로
KR20000015607A (ko) 모니터의 과전압 보호 회로
JPH02136024A (ja) 停電検出回路
US6567280B2 (en) Method and circuit for detecting light load mode of switching power supply system
KR0159719B1 (ko) 로직회로 보호장치
JPH1042488A (ja) 電源装置
KR0119736Y1 (ko) 전원전압 선택회로
JPH0834667B2 (ja) 電源供給状態検出装置
KR0121544B1 (ko) 결상 및 역상 검출 과전류 릴레이 장치
KR20000005536U (ko) 모니터의 고전압 보호 회로
KR960010917B1 (ko) 전원 온 및 오프 판별 회로
KR920006113Y1 (ko) 전압레벨 표시 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
N231 Notification of change of applicant
E601 Decision to refuse application
J2X1 Appeal (before the patent court)

Free format text: TRIAL NUMBER: 1997201003344; APPEAL AGAINST DECISION TO DECLINE REFUSAL

Free format text: APPEAL AGAINST DECISION TO DECLINE REFUSAL

B701 Decision to grant
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20030328

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee