JPWO2009037755A1 - 電源装置および電子機器 - Google Patents

電源装置および電子機器 Download PDF

Info

Publication number
JPWO2009037755A1
JPWO2009037755A1 JP2009532988A JP2009532988A JPWO2009037755A1 JP WO2009037755 A1 JPWO2009037755 A1 JP WO2009037755A1 JP 2009532988 A JP2009532988 A JP 2009532988A JP 2009532988 A JP2009532988 A JP 2009532988A JP WO2009037755 A1 JPWO2009037755 A1 JP WO2009037755A1
Authority
JP
Japan
Prior art keywords
power
power supply
processing
voltage
supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2009532988A
Other languages
English (en)
Inventor
古山 義人
義人 古山
実 平原
実 平原
三好 清司
清司 三好
詠史 宮近
詠史 宮近
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Publication of JPWO2009037755A1 publication Critical patent/JPWO2009037755A1/ja
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/158Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0067Converter structures employing plural converter units, other than for parallel operation of the units on a single load
    • H02M1/008Plural converter units for generating at two or more independent and non-parallel outputs, e.g. systems with plural point of load switching regulators

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Direct Current Feeding And Distribution (AREA)
  • Control Of Voltage And Current In General (AREA)
  • Dc-Dc Converters (AREA)
  • Charge And Discharge Circuits For Batteries Or The Like (AREA)

Abstract

本発明は、処理回路が電気的に接続されることで処理回路221に電力を供給する、複数の処理装置221が各供給箇所に接続された電源プレーンと、電源プレーンにそれぞれが電圧を印加することで電源プレーンを介して処理回路221に電力を供給する複数のOBP223と、複数のOBP223それぞれにおける印加電圧を、複数のOBP223のうちの他のOBP223における電力の供給状況を反映させて制御することで、上記供給箇所相互における電圧のばらつきを均す電源制御部224とを備えた。

Description

本発明は、処理装置に電力を供給する電源装置、および、そのような電源装置を搭載した電子機器に関する。
従来から、通信機器やサーバ機器などといった電子機器には、各種処理を実行するIC等に電力を供給する電源装置が備えられている。この電源装置に対しては、常に安定した電力を供給することが求められており、特に、IC等に出力される出力電圧を一定に調整することが要求されている。
図1は、電子機器に電力を供給する電源装置の概略構成図である。
この図1に示す電源装置10は、増幅器や比較器などといったアナログ素子を利用してIC等への出力電圧を制御するアナログ制御方式の電源装置である。
電源装置10には、電圧検出回路11、誤差増幅器12、補償回路13、基準発振器14、比較器15、スイッチ素子16、および平滑フィルタ17などが備えられている。
まず、電圧検出回路11において、現時点に電源装置10からIC等に向けて出力される電源出力電圧Voutが検出され、検出された出力電圧Voutが誤差増幅器12に伝えられる。誤差増幅器12では、出力電圧Voutと基準電圧V0との差分が増幅されて出力され、補償回路13では、誤差増幅器12から出力された増幅電圧Vgが比較器15の感度に適した値に調整される。
基準発振器14では、一定の周波数ごとに鋸状波の電圧信号Vpが出力される。比較器15では、基準発振器14から発せられる鋸状波の電圧信号Vpが、補償回路13で調整された増幅電圧Vgと比較され、鋸状波の電圧信号Vpが増幅電圧Vgよりも小さい間は「ON」となり、それ以外は「OFF」となる制御信号がスイッチ素子16に伝えられる。
スイッチ素子16では、比較器15から伝えられた制御信号によってON/OFFが制御されることにより、電源装置10に入力された入力電圧Vinのパルス幅が調整され、平滑フィルタ17において平滑処理が実行される。その結果、電源装置10から電子機器に、電圧値が調整された出力電圧Voutが出力される。例えば、電圧検出回路11で検出された出力電圧Voutが低下すると、誤差増幅器12において算出される出力電圧Voutと基準電圧V0との誤差が大きくなる。その結果、鋸状波の電圧信号Vpが増幅電圧Vgよりも小さくなって、比較器15から発せられる制御信号の「ON」時間が長くなり、入力電圧Vinのパルス幅が長く調整されることによって、出力電圧Voutが上昇する。
電源装置10では、以上のようにして、処理部に出力される出力電圧が一定となるように制御される。
ここで、電子機器では、電子機器を構成する各種部品やIC等それぞれが、電力の供給をうけて動作している。これらの部品やIC等では、各々が分担する処理における負荷の多寡によって消費電力が変化する。このような個別の負荷変動が、緩やかなものである場合には、1つの電源装置での包括的な制御により、各部品やIC等での負荷変動を吸収して各部品やIC等に印加する電圧を一定に保つことで必要な電力を供給し続けることが出来る。しかし、電子機器のうち通信機器やサーバ機器などでは、通信のトラフィック状態に連動して、通信処理を実行するIC等での負荷が急激に変動してしまうことがあり、1つの電源装置での包括的な制御では、そのような局所における急激な負荷変動を吸収することが難しい。
そこで、上記のような電源装置を複数用意し、各電源装置を、電子機器を構成する各種部品やIC等それぞれの近傍に1つ以上並べて配置し、それら近傍に配置された電源装置によって、各種部品やIC等それぞれに印加する電圧を個別に制御することで局所的な負荷変動を個別に吸収して、必要な電力の供給を個別に維持するという技術が提案されている(例えば、特許文献1参照。)。
米国特許6646425号明細書
しかしながら、特許文献1に開示されている技術によって各種部品やIC等それぞれに印加する電圧を個別に制御しても、ある電源装置の制御対象に隣接する部品等での負荷変動が大き過ぎるような場合には、その制御対象外の部品での負荷変動に引きずられて、自分の制御対象に対する正常な電力供給を維持しきれなくなるという問題が度々発生している。
本発明は、上記事情に鑑み、電子機器を構成する各種部品やIC等それぞれに対する電力供給を良好に行うことができる電源装置、および、そのような電源装置を搭載した電子機器を提供することを目的とする。
上記目的を達成する本発明の電源装置は、
処理装置が電気的に接続されることでその処理装置に電力を供給する、複数の処理装置が各供給箇所に接続された電源プレーンと、
上記電源プレーンにそれぞれが電圧を印加することでその電源プレーンを介して上記処理装置に電力を供給する複数の電源と、
上記複数の電源それぞれにおける印加電圧を、その複数の電源のうちの他の電源における電力の供給状況を反映させて制御することで、上記供給箇所相互における電圧のばらつきを均す電源制御部とを備えたことを特徴とする。
この本発明の電源装置によれば、上記複数の処理装置のうち一部の処理装置において、他の処理装置への電力制御に上記電源プレーンを介して影響を及ぼしかねない大きな負荷変動が生じた場合でも、その電源プレーンでの上記供給箇所相互における電圧のばらつきが均されるので、そのような負荷変動の、他の処理装置対する電力制御への波及が効果的に抑制される。これにより、各電源において、電力供給対象外の部品での負荷変動に引きずられて、自分の電力供給対象に対する正常な電力供給を維持しきれなくなるという問題を回避することができる。つまり、本発明の電源装置によれば、電子機器(処理装置)を構成する各種部品やIC等それぞれに対する電力供給を良好に行うことができる。
ここで、本発明の電源装置において、
「上記複数の電源それぞれにおける電力の供給状況を把握する状況把握部を備え、
上記電源制御部が、上記状況把握部で把握された各電源における電力の供給状況を用い、各印加電圧を、上記複数の電源のうちの他の電源における電力の供給状況を反映させて制御するものであることである」という形態は好ましい形態である。
この好ましい形態の電源装置によれば、各印加電圧に対する、他の電源における電力の供給状況を反映させた制御を容易に行うことが出来る。
また、上記目的を達成する本発明の電子機器は、
各々が電圧の印加を受けて処理を実行する複数の処理装置;および、
上記複数の処理装置それぞれが電気的に接続されることでその複数の処理装置それぞれに電力を供給する、その複数の処理装置が各供給箇所に接続された電源プレーンと、
上記電源プレーンにそれぞれが電圧を印加することでその電源プレーンを介して上記処理装置に電力を供給する複数の電源と、
上記複数の電源それぞれにおける印加電圧を、その複数の電源のうちの他の電源における電力の供給状況を反映させて制御することで、上記供給箇所相互における電圧のばらつきを均す電源制御部とを有する電源装置;
を備えたことを特徴とする。
この本発明の電子機器によれば、この電子機器を構成する各種部品やIC等それぞれに対する電力供給を良好に行うことができる
尚、本発明の電子機器については、ここでは基本形態のみを示すに止めるが、これは単に重複を避けるためであり、本発明の電子機器には、上記の基本形態のみではなく、前述した電源装置の各形態に対応する各種の形態が含まれる。
本発明によれば、電子機器を構成する各種部品やIC等それぞれに対する電力供給を良好に行うことができる電源装置、および、そのような電源装置を搭載した電子機器を得ることができる。
電子機器に電力を供給する電源装置の概略構成図である。 本発明の一実施形態が適用された通信ユニットの外観斜視図である。 電子回路パッケージ200を構成する保持板210の斜視図である。 保持板210に基板220が取り付けられた電子回路パッケージ200の概略図である。 図2に示す複数の電子回路パッケージ200の概略的な機能ブロック図である。 電子回路パッケージ200における電力供給の流れを説明するための図である。 処理回路221と、処理回路221に電力を供給するOBP223、および図5にも示す電力制御部224の概略構成図である。 通信ユニットに搭載される複数の電子回路パッケージのうちの3つの電子回路パッケージの概略的な機能ブロック図である。 信号処理パッケージ400_3における電力供給の流れを説明するための図である。
以下図面を参照して本発明の実施の形態を説明する。
図2は、本発明の一実施形態が適用された通信ユニットの外観斜視図である。
この通信ユニット100は、本発明にいう電子機器の一例に相当し、ネットワークを介してデータの送受信を行うものであり、ユニットカバー101、ユニット枠102、およびバックパネル103と、それらが取り囲む空間内に収容された、処理を実行する複数の電子回路パッケージ200とで構成されている。
バックパネル103の内側には、データや電力を伝達するための各種コネクタ(図示しない)が設けられており、これらのコネクタが複数の電子回路パッケージ200それぞれに設けられたコネクタに嵌合されることによって、複数の電子回路パッケージ200が相互に接続される。
複数の電子回路パッケージ200は、ネットワークを介して送られてきた通信データに対して順次に処理を実行するものであり、前段の電子回路パッケージ200における処理実行を受けて、後段の電子回路パッケージ200における処理実行が開始される。また、各電子回路パッケージ200は、ICなどが取り付けられた基板220(図4参照)と、基板220を保持する保持板210(図3参照)とで構成されている。
図3は、電子回路パッケージ200を構成する保持板210の斜視図であり、図4は、保持板210に基板220が取り付けられた電子回路パッケージ200の概略図である。
保持板210には、保持板210を図2のユニット枠102に抜差しする際に手でつかむための把持部211、電子回路パッケージ200に電力を投入するための電源コネクタ212a、基板220の反りを防止するための反り防止金具213、および各種データを送受信するためのデータ用コネクタ212bなどが備えられている。
図4には、保持板210に基板220が装着された状態の電子回路パッケージ200が示されている。基板220には、ICなどといった複数の処理回路221、および複数の処理回路221それぞれに電力を供給するためのOBP223などが備えられており、基板220が保持板210に嵌め込まれ、保持板210の電源コネクタ212aやデータ用コネクタ212bが基板220に挿し込まれることによって、基板220が保持板210に装着される。さらに、保持板210が図2に示すユニット枠102に嵌め込まれてバックパネル103のコネクタに接続されることによって、複数の電子回路パッケージ200同士が相互に接続される。
図5は、図2に示す複数の電子回路パッケージ200の概略的な機能ブロック図である。
電子回路パッケージ200には、各OBP223が処理回路221に印加する印加電圧を後述するように検出し、その検出した印加電圧と目標電圧との差を埋めるように各OBP223における電力供給を制御する電力制御部224が備えられている。
ここで、本実施形態では、複数の処理回路221は、設計上予定されている動作電圧は互いに同じであり、そのため、電子回路パッケージ200の基板220には、全処理回路221が電気的に接続される共通の電源プレーンが設けられている。各OBP223は、この共通の電源プレーンに電圧を印加することで、基板220上でそのOBP223の最も近傍に配置されている処理回路221を主たる電力供給対象として、その電源プレーンを介して電力を供給する。以下、この主たる電力供給対象を単に電力供給対象と呼ぶ。
また、この電力制御部224には、所定の電流検出回路によって検出された各処理回路221に流れ込む電流の値が入力される。そして、これら入力された電流の値から各処理回路221で消費される電力が算出され、その算出結果が、各処理回路221について検出された電流値とともに、各処理回路221の処理負荷を示す回路情報として電力制御部224内のメモリ224_1に記憶される。各処理回路221についての電流値の検出および各処理回路221の消費電力の算出は、所定の時間間隔で繰り返され、その繰返しの度にメモリ224_1内の回路情報が更新される。
また、電力制御部224内のメモリ224_1には、各処理回路221に対する相対的な位置関係も含む基板220上での各OBP223の位置を表わす位置情報も記憶されている。ここで、上記回路情報が示す各処理回路221の処理負荷が、本発明にいう「複数の電源それぞれにおける電力の供給状況」の一例に相当する。
そして、この電力制御部224では、各OBP223についての目標電圧が、上記の位置情報と、繰返し更新される回路情報とに基づいて、その更新の度に繰返し算出される。ここで、本実施形態では、この各OBP223についての目標電圧の算出には、そのOBP223の電力供給対象である処理回路221での回路情報だけでなく、後述するように他のOBP223の電力供給対象である処理回路221での回路情報も反映される。
電力制御部224では、繰返し算出される、各処理回路221での処理状況によっては時々刻々と変化する目標電圧を用いて、各OBP223に対する上記の電力制御が行われる。この電力制御部224は、本発明にいう電源制御部と状況把握部とを兼ねた一例に相当し、OBP223は、本発明にいう電源の一例に相当し、処理回路221は、本発明にいう処理装置の一例に相当する。
また、電力制御部224のメモリ224_1には、複数の処理回路221について共通に設計上予定されている動作電圧の値が、例えば、この電子回路パッケージ200への電源投入直後の目標電圧(初期電圧)として記憶されており、電源投入直後の各OBP223に対する電力制御ではこの初期電圧が使われる。
図6は、電子回路パッケージ200における電力供給の流れを説明するための図である。尚、この図6では、図5に示す複数の処理回路221については、図を見やすくするために図示が省略されている。
複数のOBP223それぞれは、電子回路パッケージ200外から図4に示す電源コネクタ212aを介して投入される電力に基づいて、各処理回路221に供給する電力を生成する。図4の基板220には、各処理回路221が電気的に接続され電力の供給を受ける電源プレーン225が設けられており、図6では、この電源プレーン225が模式的に示されている。各OBP223は、この電源プレーン225に電圧を印加することで、そのOBP223の近傍に配置された処理回路221に電源プレーン225を介して電力を供給する。
電力制御部224では、各OBP223が処理回路221に印加する印加電圧が検出されており、その検出した印加電圧と、各処理回路221での処理状況によっては時々刻々と変化する目標電圧との差を埋めるように各OBP223における電力供給を制御する。
ここで、仮に、全てのOBP223についての目標電圧が、本実施形態で初期電圧として使われる設計状の動作電圧に固定されているとする。このとき、相互に隣接する幾つかの処理回路221での処理負荷の合計が著しく増加しそれらの処理回路221に電流が集中すると、それらの処理回路221を電力供給対象とする複数のOBP223において、上記の動作電圧を目標とする電力制御では処理負荷を賄いきれず、結果的に、各OBP223が印加電圧をその動作電圧に維持することができなくなるおそれがある。
そこで、本実施形態では、目標電圧が可変となっているとともに、各OBP223の目標電圧が、そのOBP223の電力供給対象の処理回路221における処理負荷だけでなく、その電力供給対象の処理回路221に隣接する他の処理回路221における処理負荷も含めた、一帯の処理回路221における処理負荷の合計に応じて算出されることとなっている。
以下、この電力制御部224での目標電圧の算出について説明する。
本実施形態では、各OBP223に対する目標電圧の算出が、次のようなフィードバック処理によって行われる。
あるOBP223に対する目標電圧の算出では、まず、現時点でメモリ224_1に記憶されている、そのOBP223の電力供給対象の処理回路221に対する回路情報と、その処理回路221に隣接する他の処理回路221に対する回路情報とが読みだされる。ここで、この隣接する他の処理回路221に対する回路情報が示す処理負荷が、本発明にいう「他の電源における電力の供給状況」の一例に相当する。そして、それら読み出された回路情報それぞれが表わす処理負荷(本実施形態では、各処理回路221での消費電力)の合計が算出され、その合計と、上記の動作電圧を目標電圧としたときに賄いきれる上限負荷との差分に応じた目標電圧を算出する。
このような算出により、相互に隣接する幾つかの処理回路221における処理負荷の合計が著しく増加したときには、それらの処理回路221を電力供給対象とする複数のOBP223それぞれの目標電圧が上記の動作電圧よりも高めに算出されることになる。そして、各OBP223がその高めの目標電圧を目指して電力制御を行うことで、それら各OBP223の印加電圧が実質的に動作電圧に維持される。その結果、電源プレーン225各所での印加電圧が上記の動作電圧に維持され、印加電圧のばらつきが均されることとなる。
次に、OBP223における印加電圧の制御について詳細に説明する。
図7は、処理回路221と、処理回路221に電力を供給するOBP223、および図5にも示す電力制御部224の概略構成図である。
尚、図7には、説明の簡略化のため、処理回路221とOBP223とが、各々1つずつ示されている。
図7に示すように、電力制御部224には、AD(アナログ・デジタル)コンバータ311、デジタルフィルタ312、PWM制御回路313、電力制御回路314、およびパルス発生器315が備えられており、OBP223には、スイッチ素子321、および平滑化フィルタ322などが備えられている。
処理回路221への供給電力を制御するにあたっては、基本的には、従来のアナログの電源装置と同様に、現時点よりも前に供給されていた電力に基づいて、現時点よりも後で供給される電力を制御するフィードバック処理が行われている。
まず、ADコンバータ311において、現時点よりも前にOBP223から処理回路221に印加された電圧が検出され、検出された電圧がデジタル信号に変換されて、デジタルフィルタ312に伝えられる。デジタルフィルタ312では、検出された電圧と上記の目標電圧との差分が算出され、その差分が平均化されて誤差信号が生成される。ここで、この目標電圧の算出は、上述したように上記の位置情報と回路情報とに基づいて行われるが、この算出は、電力制御回路314において行われ、算出された目標電圧がデジタルフィルタ312に渡されることとなる。
デジタルフィルタ312で生成された誤差信号は、PWM制御回路313に伝えられる。
PMW制御回路313では、パルス発振器315から発信されるパルス信号と、デジタルフィルタ312から伝えられた誤差信号とに基づいて、電力制御回路314から伝えられえた制御値に応じたパルス幅の制御信号が生成され、生成された制御信号がスイッチ素子321に伝えられる。
スイッチ素子321では、PWM制御回路313から伝えられた制御信号に従ってON/OFFが制御され、その結果、入力電圧のパルス幅が調整される。さらに、パルス幅が調整された電圧が平滑化フィルタ322を通過することによって、印加電圧が平滑化されて処理回路221に電力が供給される。
例えば、印加電圧が低下すると、デジタルフィルタ312で生成される誤差信号の値が大きくなり、電力制御回路314においてパルス幅が長い制御信号が生成される。その結果、スイッチ素子321の「ON」時間が長くなり、印加電圧が上昇する。
また、上述したように各OBP223の目標電圧の算出には、そのOBP223の電力供給対象の処理回路221における処理負荷だけでなく、その処理回路221に隣接する他の処理回路221における処理負荷も反映される。これにより、処理負荷が大きくなっている一帯の処理回路221を電力供給対象とする複数のOBP223において目標電圧が大きくなり、これらのOBP223における上記の誤差信号の値が一層大きくなって印加電圧上昇の程度が増し、これらのOBP223における印加電圧の低下が回避されて、電源プレーン225内での印加電圧のばらつきが均されることになる。
以上説明したように、本実施形態では、印加電圧に対するフィードバック処理および目標電圧に対するフィードバック処理によって、電源プレーン225内での印加電圧のばらつきが均され、各処理回路221に良好に電力が供給されることとなる。
尚、目標電圧の算出は、上記のようなフィードバック処理に限るものではなく、以下に説明するようにフィードフォワード処理を用いたものであっても良い。以下、目標電圧の算出に、上記のフィードバック処理と併用して、フィードフォワード処理を用いた別形態について、図2から図7までを参照して説明した通信ユニット100と同等な通信ユニットにこの別形態が適用されたものとして説明する。
図8は、通信ユニットに搭載される複数の電子回路パッケージのうちの3つの電子回路パッケージの概略的な機能ブロック図である。
尚、以下では、図8に示す3つの電子回路パッケージ400_1,400_2,400_3それぞれを構成する各種要素を、末尾に添えられた数字で区別して説明する。
図8には、ネットワーク経由で送信されてきた光データを受信する光インタフェースパッケージ400_1と、光インタフェースパッケージ400_1で受信された光データをデジタルデータに変換する電気インタフェースパッケージ400_2と、電気インタフェースパッケージ400_2で変換されたデジタルデータに各種信号処理を施す信号処理パッケージ400_3とが示されている。この別形態においては、通信ユニット全体に対して電力が投入され、その電力が複数の電子回路パッケージ400それぞれのOBP402に振り分けられた後、各電子回路パッケージ400内でOBP402から処理回路401に電力が供給される。
電気インタフェースパッケージ400_2には、処理実行時に処理回路401_2に流れ込んだ電流値を検出する電流検出回路404_2が備えられており、信号処理パッケージ400_3には、電気インタフェースパッケージ400_2の電流検出回路404_2で検出された電流値を取得し、その取得した電流値に応じてOBP402_3における電力供給を制御する電力制御部403_3が備えられている。
図9は、信号処理パッケージ400_3における電力供給の流れを説明するための図である。尚、この図9では、図8に示す複数の処理回路401_3については、図を見やすくするために図示が省略されている。電力制御部403_3は、本発明にいう電力制御部と状況把握部とを兼ねた一例に相当し、OBP402_3は、本発明にいう電源の一例に相当し、電源プレーン404_3は、本発明にいう電源プレーンの一例に相当する。
ここで、この信号処理パッケージ400_3におけるフィードバック処理については、上記の図6の電子回路パッケージ200におけるフィードバック処理と同等であるので重複説明を省略し、フィードフォワード処理に注目して説明する。
電力制御部403_3には、前段の電気インタフェースパッケージ400_2から、その電気インタフェースパッケージ400_2の処理回路401_2に流れ込んだ電流値が伝えられる。通常、処理対象である通信データの量が増加するほど処理の負荷が増大し、信号処理パッケージ400_3における複数の処理回路401_3のうち、通信処理に関わる処理回路401_3に大きな電流が流れ込むことが一般的である。前段の電気インタフェースパッケージ400_2に流れ込んだ電流値が伝えられることによって、複数の処理回路401_3のうち、通信処理に関わる処理回路401_3でこれから実行される処理の負荷を予測することができる。そして、各OBP402_3の目標電圧を算出する際には、この電流値が所定値より大きいと、通信処理に関わる処理回路401_3およびその処理回路401_3に隣接する他の処理回路401_3を電力供給対象とする複数のOBP402_3について目標電圧が高めに算出される。その結果、通信処理に関わる処理回路401_3の処理負荷が実際に増加して、電源プレーン内で印加電圧のばらつきが発生する前に、各印加電圧が、電源プレーン404_3内での均衡が保たれる方向に制御されることとなる。
このように、この別形態によると、各処理回路401_3における、現時点よりも前の処理負荷に基づいて、現時点よりも後に供給される電力が調整されるとともに(フィードバック制御)、前段の電気インタフェースパッケージ400_2における処理負荷に応じて電力供給が調整される(フィードフォワード制御)。以上に説明した別形態でも、上述したフィードバック処理のみを用いた実施形態と同様に、電源プレーン404_3内での印加電圧のばらつきが均され、各処理回路401_3に良好に電力が供給される。
尚、上記では、本発明にいう電源制御部の一例として、各OBPについて目標電圧を、各処理回路での処理負荷に応じて算出する電力制御部224_3,402を例示したが、本発明はこれに限るものではない。本発明の電源制御部は、例えば複数の処理装置の間で処理負荷の大小関係が固定的である場合に、その固定的な大小関係を考慮して設計段階で予め各OBPについて算出しておいた固定的な目標電圧を有し、それら各OBP毎の固定的な目標電圧を使って供給電力を制御するものであっても良い。
また、上記では、本発明の一実施形態として、複数のOBPと複数の処理回路が一対一に対応する例を示したが、本発明はこれに限るものではなく、例えば、1つの処理回路に対して複数の電源が対応する形態であっても良く、複数の電源それぞれに複数の処理回路が対応する形態であっても良い。
また、上記では、処理回路に印加される電圧の昇降を調整することによって、処理回路に供給される電力を制御する例について説明したが、本発明にいう電源制御部は、処理回路に供給される電流量を調整することによって、処理回路に供給される電力を制御するものであってもよい。

Claims (3)

  1. 処理装置が電気的に接続されることで該処理装置に電力を供給する、複数の処理装置が各供給箇所に接続された電源プレーンと、
    前記電源プレーンにそれぞれが電圧を印加することで該電源プレーンを介して前記処理装置に電力を供給する複数の電源と、
    前記複数の電源それぞれにおける印加電圧を、該複数の電源のうちの他の電源における電力の供給状況を反映させて制御することで、前記供給箇所相互における電圧のばらつきを均す電源制御部とを備えたことを特徴とする電源装置。
  2. 前記複数の電源それぞれにおける電力の供給状況を把握する状況把握部を備え、
    前記電源制御部が、前記状況把握部で把握された各電源における電力の供給状況を用い、各印加電圧を、前記複数の電源のうちの他の電源における電力の供給状況を反映させて制御するものであることであることを特徴とする請求項1記載の電源装置。
  3. 各々が電圧の印加を受けて処理を実行する複数の処理装置;および、
    前記複数の処理装置それぞれが電気的に接続されることで該複数の処理装置それぞれに電力を供給する、該複数の処理装置が各供給箇所に接続された電源プレーンと、
    前記電源プレーンにそれぞれが電圧を印加することで該電源プレーンを介して前記処理装置に電力を供給する複数の電源と、
    前記複数の電源それぞれにおける印加電圧を、該複数の電源のうちの他の電源における電力の供給状況を反映させて制御することで、前記供給箇所相互における電圧のばらつきを均す電源制御部とを有する電源装置;
    を備えたことを特徴とする電子機器。
JP2009532988A 2007-09-19 2007-09-19 電源装置および電子機器 Withdrawn JPWO2009037755A1 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2007/068193 WO2009037755A1 (ja) 2007-09-19 2007-09-19 電源装置および電子機器

Publications (1)

Publication Number Publication Date
JPWO2009037755A1 true JPWO2009037755A1 (ja) 2011-01-06

Family

ID=40467586

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009532988A Withdrawn JPWO2009037755A1 (ja) 2007-09-19 2007-09-19 電源装置および電子機器

Country Status (4)

Country Link
US (1) US20100176779A1 (ja)
JP (1) JPWO2009037755A1 (ja)
CN (1) CN101802742A (ja)
WO (1) WO2009037755A1 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101802743A (zh) * 2007-09-19 2010-08-11 富士通株式会社 电源装置以及电子设备
CN102346540B (zh) * 2011-09-19 2016-06-22 中兴通讯股份有限公司 一种降低电子设备功耗的装置及方法
CN104980043B (zh) * 2014-04-03 2017-11-24 台达电子企业管理(上海)有限公司 功率变换器与该功率变换器的频率特性测试及调节方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11122814A (ja) * 1997-10-07 1999-04-30 Fuji Electric Co Ltd 直流安定化電源の並列運転方式
US6429630B2 (en) * 2000-01-27 2002-08-06 Primarion, Inc. Apparatus for providing regulated power to an integrated circuit
JP3388216B2 (ja) * 2000-02-08 2003-03-17 エフ・ディ−・ケイ株式会社 電流バランス式並列電源システム用の電源装置
US6646425B2 (en) * 2002-02-21 2003-11-11 Texas Instruments Incorporated Multi-cell voltage regulator and method thereof
JP2006262549A (ja) * 2005-03-15 2006-09-28 Densei Lambda Kk 電源装置の系統連携システム

Also Published As

Publication number Publication date
US20100176779A1 (en) 2010-07-15
CN101802742A (zh) 2010-08-11
WO2009037755A1 (ja) 2009-03-26

Similar Documents

Publication Publication Date Title
US8024138B2 (en) Power supply circuitry, collection and reporting of power supply parameter information
US20070165427A1 (en) Error voltage ripple compensation to extend bandwidth of a feedback loop in a DC-to-DC converter
EP1947833A2 (en) Power supply device and method of supplying power supply voltage to load device
WO2015019541A1 (ja) 電力系統安定化方法、電力系統安定化システムおよび電源装置
CN105610302B (zh) 功率控制方法及装置
WO2010149205A1 (en) Intermediate bus architecture power supply controller
US20090230769A1 (en) method of balancing power consumption between loads
JPWO2009037755A1 (ja) 電源装置および電子機器
JP5104869B2 (ja) 電源装置および電子機器
US7646112B2 (en) Parallel supply current sharing using thermal feedback
US7646183B2 (en) Adjusting an output voltage of a converter based on current consumption
JPWO2009037756A1 (ja) 電源装置および電子機器
JPWO2011121934A1 (ja) 実装ライン電力制御装置及び実装ライン電力制御方法
US20080184046A1 (en) Power supply device and communication apparatus
KR20160093395A (ko) Dc-dc 변환 멀티모듈 운용 시 모듈별 출력전력 안정화를 위한 통합 제어루프 장치 및 그 방법
US7958378B2 (en) Power supply device having load detection function and communication apparatus provided with the power supply device
US7489975B2 (en) Power supply device, information processing apparatus, and power control method
JP6331065B2 (ja) 電源装置及びその制御方法並びに光源装置
KR20100125964A (ko) 전원공급장치 및 상기 전원공급장치를 이용하는 초음파 시스템
JP4007959B2 (ja) 低供給電圧電力消費源に電力を供給する方法
JP4708996B2 (ja) 通信装置
JP2009106097A (ja) 電源装置
JP2010170344A (ja) インバータシステムの無駄時間補償装置
JPWO2009037757A1 (ja) 電源装置および電子機器
KR20170017579A (ko) 홀드업 타임 개선을 위한 전원 공급 장치

Legal Events

Date Code Title Description
A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20110121