JPS646489B2 - - Google Patents

Info

Publication number
JPS646489B2
JPS646489B2 JP57050069A JP5006982A JPS646489B2 JP S646489 B2 JPS646489 B2 JP S646489B2 JP 57050069 A JP57050069 A JP 57050069A JP 5006982 A JP5006982 A JP 5006982A JP S646489 B2 JPS646489 B2 JP S646489B2
Authority
JP
Japan
Prior art keywords
read
memory
program
random access
access memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP57050069A
Other languages
Japanese (ja)
Other versions
JPS58168157A (en
Inventor
Yasutaka Nagae
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP57050069A priority Critical patent/JPS58168157A/en
Publication of JPS58168157A publication Critical patent/JPS58168157A/en
Publication of JPS646489B2 publication Critical patent/JPS646489B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
  • Microcomputers (AREA)

Description

【発明の詳細な説明】 (1) 発明の技術分野 本発明は、ワンチツプマイクロコンピユータに
関し、特に内部プログラムモードの場合における
動作試験を的確に行なうことができるようにした
ワンチツプマイクロコンピユータに関する。
DETAILED DESCRIPTION OF THE INVENTION (1) Technical Field of the Invention The present invention relates to a one-chip microcomputer, and more particularly to a one-chip microcomputer that can accurately perform an operation test in an internal program mode.

(2) 技術の背景 近年、ワンチツプマイクロコンピユータは、そ
の機能の拡大および内蔵するランダムアクセスメ
モリおよびリードオンリメモリ等のメモリ容量の
増大により、その動作試験も種々の条件化で極め
て多くの項目に関して行なう必要が生じてきた。
特に、ワンチツプマイクロコンピユータが実際の
使用状態で的確に動作するか否かを試験するた
め、ユーザープログラムを実行する場合の動作モ
ードである内部プログラムモードの状態における
有効なテスト方法の確立が要望されている。
(2) Background of the technology In recent years, one-chip microcomputers have expanded their functionality and increased memory capacity such as built-in random access memory and read-only memory. It has become necessary to do so.
In particular, in order to test whether a one-chip microcomputer operates properly under actual usage conditions, it is desired to establish an effective test method in the internal program mode, which is the operating mode when executing a user program. ing.

(3) 従来技術と問題点 第1図は、従来形のワンチツプマイクロコンピ
ユータの構成の一部を示す。同図において、1は
ユーザープログラム等を内蔵するリードオンリメ
モリ、2は該ユーザープログラムの実行の際にお
ける作業領域等に用いられるランダムアクセスメ
モリ、3および4は内部バス5からのアドレスデ
ータを格納するアドレスレジスタ、6および7は
アドレスバツフア、8および9はそれぞれリード
オンリメモリ1およびランダムアクセスメモリ2
のためのアドレスデコーダ、10および11はア
ンドゲートである。また、第1図のワンチツプマ
イクロコンピユータは図示しないプロセツサ等を
有しており、該プロセツサ等は内部バス5に接続
されている。
(3) Prior art and problems Figure 1 shows part of the configuration of a conventional one-chip microcomputer. In the figure, 1 is a read-only memory that contains a user program, etc., 2 is a random access memory used as a work area when executing the user program, and 3 and 4 are used to store address data from an internal bus 5. Address registers, 6 and 7 are address buffers, 8 and 9 are read-only memory 1 and random access memory 2, respectively.
Address decoders 10 and 11 are AND gates. The one-chip microcomputer shown in FIG. 1 also has a processor (not shown), which is connected to the internal bus 5.

第1図の構成においては、例えばユーザープロ
グラム等を実行するためにリードオンリメモリ1
に記憶されているプログラムを読出す場合には、
図示しないプロセツサから内部バス5を介してア
ドレスレジスタ3にアドレスデータを転送する。
このアドレスデータはアドレスレジスタ3からア
ドレスバツフア6およびデコーダ8に入力され、
選択信号としてリードオンリメモリ1に入力され
る。該選択信号の入力に応じてリードオンリメモ
リ1から読出しデータがアンドゲート10に出力
され、該アンドゲート10の他方の端子にはリー
ドオンリメモリ用イネーブル信号ROMEが入力
される。これにより、アンドゲート10が開かれ
リードオンリメモリ1からの読出しデータが内部
バス5に送出され、プロセツサに取込まれて処理
が実行される。またランダムアクセスメモリ2か
らデータを読出す場合にも、プロセツサから内部
バス5を介してアドレスレジスタ4にアドレスデ
ータが入力され、該アドレスデータがアドレスバ
ツフア7およびデコーダ9によつて選択信号に変
換されランダムアクセスメモリ2に入力される。
ランダムアクセスメモリ2から読出されたデータ
は、アンドゲート11がランダムアクセスメモリ
用イネーブル信号RAMEによつて開かれること
により内部バス5に送出され、プロセツサに転送
される。
In the configuration shown in FIG. 1, read-only memory 1 is used for executing user programs, etc.
When reading a program stored in
Address data is transferred from a processor (not shown) to the address register 3 via the internal bus 5.
This address data is input from the address register 3 to the address buffer 6 and decoder 8,
The signal is input to the read-only memory 1 as a selection signal. In response to the input of the selection signal, read data is output from the read-only memory 1 to the AND gate 10, and the read-only memory enable signal ROME is input to the other terminal of the AND gate 10. As a result, the AND gate 10 is opened and the read data from the read-only memory 1 is sent to the internal bus 5, and is taken into the processor and processed. Also, when reading data from the random access memory 2, address data is input from the processor to the address register 4 via the internal bus 5, and the address data is converted into a selection signal by the address buffer 7 and decoder 9. and input into the random access memory 2.
Data read from random access memory 2 is sent to internal bus 5 by opening AND gate 11 in response to random access memory enable signal RAME, and transferred to the processor.

ところで、一般にワンチツプマイクロコンピユ
ータにおいては、その動作試験等のために外部か
ら該マイクロコンピユータの内部バス等に命令を
転送して実行させる外部プログラムモードと、該
マイクロコンピユータが内蔵するリードオンリメ
モリに記憶されたプログラムを実行させる内部プ
ログラムモードがある。そして、従来、ワンチツ
プマイクロコンピユータのテストは外部プログラ
ムモードによつて外部からプロセツサにテストプ
ログラム等の命令を与えて実行させ、内部プログ
ラムモードの試験においては、内蔵するリードオ
ンリメモリ内に記憶されたユーザープログラムを
実行させて行なつていた。
By the way, generally speaking, one-chip microcomputers have two modes: an external program mode in which instructions are transferred from the outside to the microcomputer's internal bus, etc., and executed for operational testing, and a read-only memory stored in the microcomputer's built-in read-only memory. There is an internal program mode that runs the programmed program. Conventionally, when testing a one-chip microcomputer, instructions such as a test program are given to the processor from the outside in the external program mode and executed, and in tests in the internal program mode, instructions are stored in the built-in read-only memory. I was running a user program.

しかしながら、前記従来形においては、特に内
部プログラムモードにおけるテストの場合にユー
ザープログラムを実行させて評価するものである
ため、ワンチツプマイクロコンピユータのハード
ウエア各部のテストを充分に行なうことが不可能
であるとともに、テスト内容が各ユーザーごとに
相違し複雑になるため、テストに要する手間が増
大し、したがつてワンチツプマイクロコンピユー
タの製造コストが上昇するという不都合があつ
た。
However, in the conventional method, especially when testing in internal program mode, the user program is executed and evaluated, so it is impossible to sufficiently test each part of the hardware of a one-chip microcomputer. At the same time, the test content differs from user to user and becomes complicated, which increases the time and effort required for testing, which inconveniently increases the manufacturing cost of the one-chip microcomputer.

(4) 発明の目的 本発明の目的は、前述の従来形における問題点
に鑑み、リードオンリメモリおよびランダムアク
セスメモリを内蔵するワンチツプマイクロコンピ
ユータにおいて、該ランダムアクセスメモリにテ
ストプログラムを記憶させておきこれを内部プロ
グラムモードにて実行されるという構想に基づ
き、簡単な構成によつて特に内部プログラムモー
ドにおけるマイクロコンピユータの試験をより的
確かつ完全に行なうことができるようにすること
にある。
(4) Purpose of the Invention In view of the problems with the conventional type described above, the purpose of the present invention is to provide a one-chip microcomputer that has a built-in read-only memory and a random access memory, in which a test program is stored in the random access memory. Based on the idea that this is executed in the internal program mode, the present invention aims to enable more accurate and complete testing of the microcomputer, especially in the internal program mode, with a simple configuration.

(5) 発明の構成 そしてこの目的は、本発明によれば、内部バス
を介して中央処理装置に接続され、ユーザープロ
グラムが予め格納されているリードオンリメモリ
と、前記内部バスを介して前記中央処理装置に接
続され、所定の条件においてテストプログラムが
書込まれるようになつているランダムアクセスメ
モリと、テストモードの非選択時に前記内部バス
からのリードオンリメモリ用アドレスデータ、ラ
ンダムアクセスメモリ用アドレスデータをそれぞ
れ対応のリードオンリメモリ、ランダムアクセス
メモリに転送し、該テストモードの選択時に該リ
ードオンリメモリ用アドレスデータを該ランダム
アクセスメモリに転送し且つ該リードオンリメモ
リへの該リードオンリメモリ用アドレスデータの
入力を禁止する第1のゲート回路と、前記テスト
モードの非選択時に前記ランダムアクセスメモ
リ、リードオンリメモリから読出されたデータを
それぞれランダムアクセスメモリ用イネーブル信
号、リードオンリメモリ用イネーブル信号に応答
して前記内部バスに転送し、該テストモードの選
択時に該ランダムアクセスメモリから読出された
データを該リードオンリメモリ用イネーブル信号
に応答して前記内部バスに転送する第2のゲート
回路とを具備し、前記ユーザープログラムは、内
部プログラムモードの選択時および前記テストモ
ードの非選択時に実行され、該テストモードの選
択時に実行が禁止され、前記テストプログラム
は、外部プログラムモードの選択時および前記テ
ストモードの非選択時に前記ランダムアクセスメ
モリに書込まれ、該テストモードの選択時および
前記内部プログラムモードの選択時に実行される
ようになつていることを特徴とするワンチツプマ
イクロコンピユータを提供することによつて達成
される。
(5) Structure of the Invention According to the present invention, a read-only memory connected to a central processing unit via an internal bus and in which a user program is stored in advance; A random access memory connected to a processing device and into which a test program is written under predetermined conditions, and read-only memory address data and random access memory address data from the internal bus when the test mode is not selected. are transferred to the corresponding read-only memory and random access memory, respectively, and when the test mode is selected, the address data for the read-only memory is transferred to the random access memory, and the address data for the read-only memory is transferred to the read-only memory. a first gate circuit that prohibits input of the data, and a first gate circuit that transmits data read from the random access memory and the read-only memory when the test mode is not selected in response to a random access memory enable signal and a read-only memory enable signal, respectively. and a second gate circuit that transfers data read from the random access memory when the test mode is selected to the internal bus in response to the read-only memory enable signal. , the user program is executed when an internal program mode is selected and the test mode is not selected, execution is prohibited when the test mode is selected, and the test program is executed when an external program mode is selected and the test mode is not selected. By providing a one-chip microcomputer, the information is written to the random access memory when not selected, and executed when the test mode is selected and when the internal program mode is selected. achieved.

(6) 発明の実施例 以下、図面を用いて本発明の実施例を説明す
る。第2図は本発明の1実施例に係るワンチツプ
マイクロコンピユータにおける各メモリ付近の構
成を示す。第2図の構成においては、第1図の従
来形の構成にさらにインバータ12、アンドゲー
ト13,14,16,17、およびオアゲート1
5等の回路が付加されている。
(6) Embodiments of the invention Examples of the invention will be described below with reference to the drawings. FIG. 2 shows the configuration around each memory in a one-chip microcomputer according to an embodiment of the present invention. In the configuration shown in FIG. 2, in addition to the conventional configuration shown in FIG.
5 etc. circuit is added.

第2図の構成において、試験モード信号TEST
が低レベルの場合はアンドゲート13は閉じられ
アンドゲート14は開かれ、かつアンドゲート1
6,17が閉じられている。したがつてこの場合
は、第1図の従来形の構成と全く同じ構成とな
り、したがつてその動作も第1図の構成の場合と
同じである。これに対し試験モード信号TESTが
高レベルの場合は内部バス5を介してアドレスレ
ジスタ3に送られたリードオンリメモリ用アドレ
スデータはアンドゲート13およびオアゲート1
5を介してランダムアクセスメモリ用デコーダ9
に入力される。これによりランダムアクセスメモ
リ2のアドレス指定が行なわれ、この時もしリー
ドオンリメモリ用イネーブル信号ROMEが高レ
ベルであれば、アンドゲート16および17が開
かれランダムアクセスメモリからの読出しデータ
が内部バス5に転送される。したがつて、ランダ
ムアクセスメモリ内にテストプログラムを格納し
ておくことにより、該テストプログラムをあたか
もリードオンリメモリ1内に記憶されたもののご
とく内部プログラムモードによつて実行すること
ができる。なお、この場合アンドゲート14が閉
じられているのでリードオンリメモリ用アドレス
レジスタ3からのアドレスデータがリードオンリ
メモリ1に入力されることはなく、したがつてリ
ードオンリメモリ1のプログラムが読出されるこ
とはない。
In the configuration shown in Figure 2, the test mode signal TEST
is at a low level, AND gate 13 is closed, AND gate 14 is opened, and AND gate 1
6 and 17 are closed. Therefore, in this case, the configuration is exactly the same as the conventional configuration shown in FIG. 1, and therefore, the operation is also the same as in the case of the configuration shown in FIG. On the other hand, when the test mode signal TEST is at a high level, the read-only memory address data sent to the address register 3 via the internal bus 5 is sent to the AND gate 13 and the OR gate 1.
Decoder 9 for random access memory via 5
is input. As a result, the random access memory 2 is addressed, and if the read-only memory enable signal ROME is at a high level, the AND gates 16 and 17 are opened and the read data from the random access memory is transferred to the internal bus 5. be transferred. Therefore, by storing the test program in the random access memory, the test program can be executed in the internal program mode as if it were stored in the read-only memory 1. In this case, since the AND gate 14 is closed, the address data from the read-only memory address register 3 is not input to the read-only memory 1, and therefore the program in the read-only memory 1 is read out. Never.

第3図は、1例として通常動作時および本発明
によるテスト時における各メモリの利用状況を示
すものである。第3図aに示すように、通常動作
時においては例えば256バイトの容量を有するラ
ンダムアクセスメモリはユーザープログラムを実
行するための作業領域およびデータメモリとして
使用される。この場合、例えば4kバイトのリー
ドオンリメモリはユーザープログラムが格納され
ており、該ユーザープログラムは内部プログラム
モードの場合に実行される。これに対し第3図b
に示すように、本発明に係るテストを行なう場合
にはリードオンリメモリ内のプログラムの実行は
禁止され、ランダムアクセスメモリの1部または
全部がプログラムエリアとして用いられ該プログ
ラムエリアにテストプログラムを格納して該テス
トプログラムが内部プログラムモードによつて実
行される。
FIG. 3 shows, as an example, the usage status of each memory during normal operation and during a test according to the present invention. As shown in FIG. 3a, during normal operation, a random access memory having a capacity of, for example, 256 bytes is used as a work area and data memory for executing user programs. In this case, for example, a 4-kbyte read-only memory stores a user program, and the user program is executed in the internal program mode. On the other hand, Fig. 3b
As shown in , when performing the test according to the present invention, execution of the program in the read-only memory is prohibited, and part or all of the random access memory is used as a program area and the test program is stored in the program area. Then, the test program is executed in internal program mode.

第4図は、上述のテスト回路を用いてワンチツ
プマイクロコンピユータのテストを行なう場合の
手順を示すフローチヤートである。同図に示すよ
うに、まず、試験モード信号TESTを0にしかつ
モード切換信号MOD(図示せず)を1にして外
部プログラムモードの状態にする。この状態で外
部プログラムモードによる試験すなわち、外部の
メモリからマイクロコンピユータの内部バス等を
介してプロセツサに命令を入力し、該命令をプロ
セツサに実行させることによつてマイクロコンピ
ユータ各部の動作の試験を行なう。この試験が終
了したのち、外部プログラムモードの状態でワン
チツプマイクロコンピユータ内のランダムアクセ
スメモリに外部から標準テストプログラムを書き
込む。この場合、第3図bに示すように、ランダ
ムアクセスメモリ内の1部または全部の領域がプ
ログラムエリアとして用いられ、該プログラムエ
リアに標準テストプログラムが書き込まれる。次
に試験モード信号TESTを1にし、かつモード切
換信号MODを0にして内部プログラムモードの
状態とし、この状態でランダムアクセスメモリ内
に書き込まれた標準テストプログラムを実行して
マイクロコンピユータ各部の試験が行なわれる。
これにより、ユーザープログラムを実行する場合
と同じモードである内部プログラムモードによつ
ててマイクロコンピユータの試験を行なうことが
できる。なお、ユーザープログラムを実行する通
常動作状態においては、テストモード信号TEST
は0とされかつモード信号MODは0とされる。
FIG. 4 is a flowchart showing the procedure for testing a one-chip microcomputer using the test circuit described above. As shown in the figure, first, the test mode signal TEST is set to 0 and the mode switching signal MOD (not shown) is set to 1 to enter the external program mode. In this state, the operation of each part of the microcomputer is tested in the external program mode, that is, by inputting instructions from the external memory to the processor via the microcomputer's internal bus, etc., and having the processor execute the instructions. . After this test is completed, a standard test program is externally written into the random access memory within the one-chip microcomputer in the external program mode. In this case, as shown in FIG. 3b, part or all of the area in the random access memory is used as a program area, into which the standard test program is written. Next, the test mode signal TEST is set to 1 and the mode switching signal MOD is set to 0 to enter the internal program mode. In this state, the standard test program written in the random access memory is executed to test each part of the microcomputer. It is done.
This allows the microcomputer to be tested in the internal program mode, which is the same mode in which the user program is executed. Note that in the normal operating state when the user program is executed, the test mode signal TEST
is set to 0 and the mode signal MOD is set to 0.

(7) 発明の効果 このように、本発明によれば、簡単なハードウ
エアを追加するのみで、ワンチツプマイクロコン
ピユータの実際の使用状態に相当する内部プログ
ラムモードで試験を行なうことができ、ワンチツ
プマイクロコンピユータの試験をより完全に行な
うことができ試験精度を向上させることができる
とともに、ワンチツプマイクロコンピユータ内に
すでに組込まれているランダムアクセスメモリを
有効に利用し試験用に特別のメモリを設ける必要
がなくなる。さらに、本発明によれば、ユーザー
プログラムを利用して行なうテストと異なり、各
ユーザーに共通の標準テストプログラムによつて
試験を行なうことができ、試験に要する手数が軽
減され、したがつてワンチツプマイクロコンピユ
ータのコストの上昇が防止できる。
(7) Effects of the Invention As described above, according to the present invention, by simply adding simple hardware, it is possible to conduct tests in the internal program mode that corresponds to the actual usage state of a one-chip microcomputer. Chip microcomputers can be tested more completely and test accuracy can be improved, and the random access memory already built into the one-chip microcomputer can be effectively used to provide special memory for testing. There will be no need. Further, according to the present invention, unlike tests performed using user programs, tests can be performed using a standard test program common to each user, reducing the number of steps required for testing, and thus providing a one-chip test. It is possible to prevent an increase in the cost of microcomputers.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は、従来形のワンチツプマイクロコンピ
ユータの各メモリ付近の構成を示す部分的ブロツ
ク回路図、第2図は、本発明の1実施例に係るマ
イクロコンピユータのテスト回路近辺の構成を示
す部分的ブロツク回路図、第3図は、第2図の構
成におけるランダムアクセスメモリおよびリード
オンリメモリの利用状況を示す説明図、そして第
4図は、第2図の構成によつて行なわれる試験手
順を示すフローチヤートである。 1…リードオンリメモリ、2…ランダムアクセ
スメモリ、3,4…アドレスレジスタ、5…内部
バス、6,7…アドレスバツフア、8,9…アド
レスデコーダ、10,11…アンドゲート、12
…インバータ、13,14…アンドゲート、15
…オアゲート、16,17…アンドゲート。
FIG. 1 is a partial block circuit diagram showing the configuration near each memory of a conventional one-chip microcomputer, and FIG. 2 is a partial block circuit diagram showing the configuration near the test circuit of a microcomputer according to an embodiment of the present invention. 3 is an explanatory diagram showing the usage status of the random access memory and read-only memory in the configuration of FIG. 2, and FIG. 4 is an explanatory diagram showing the test procedure performed with the configuration of FIG. 2. This is a flowchart. 1... Read only memory, 2... Random access memory, 3, 4... Address register, 5... Internal bus, 6, 7... Address buffer, 8, 9... Address decoder, 10, 11... AND gate, 12
...Inverter, 13, 14...And gate, 15
…or gate, 16, 17…and gate.

Claims (1)

【特許請求の範囲】 1 内部バス5を介して中央処理装置に接続さ
れ、ユーザープログラムが予め格納されているリ
ードオンリメモリ1と、 前記内部バスを介して前記中央処理装置に接続
され、所定の条件においてテストプログラムが書
込まれるようになつているランダムアクセスメモ
リ2と、 テストモードの非選択時に前記内部バスからの
リードオンリメモリ用アドレスデータ、ランダム
アクセスメモリ用アドレスデータをそれぞれ対応
のリードオンリメモリ、ランダムアクセスメモリ
に転送し、該テストモードの選択時に該リードオ
ンリメモリ用アドレスデータを該ランダムアクセ
スメモリに転送し且つ該リードオンリメモリへの
該リードオンリメモリ用アドレスデータの入力を
禁止する第1のゲート回路12,13,14,1
5と、 前記テストモードの非選択時に前記ランダムア
クセスメモリ、リードオンリメモリから読出され
たデータをそれぞれランダムアクセスメモリ用イ
ネーブル信号(RAME)、リードオンリメモリ用
イネーブル信号(ROME)に応答して前記内部
バスに転送し、該テストモードの選択時に該ラン
ダムアクセスメモリから読出されたデータを該リ
ードオンリメモリ用イネーブル信号に応答して前
記内部バスに転送する第2のゲート回路10,1
1,16,17とを具備し、 前記ユーザープログラムは、内部プログラムモ
ードの選択時および前記テストモードの非選択時
に実行され、該テストモードの選択時に実行が禁
止され、 前記テストプログラムは、外部プログラムモー
ドの選択時および前記テストモードの非選択時に
前記ランダムアクセスメモリに書込まれ、該テス
トモードの選択時および前記内部プログラムモー
ドの選択時に実行されるようになつていることを
特徴とするワンチツプマイクロコンピユータ。
[Scope of Claims] 1. A read-only memory 1 connected to a central processing unit via an internal bus 5 and in which a user program is stored in advance; A random access memory 2 into which a test program is written under certain conditions, and a read-only memory address data and a random access memory address data from the internal bus when the test mode is not selected are stored in corresponding read-only memories. , to a random access memory, and when the test mode is selected, transfers the read-only memory address data to the random access memory, and prohibits input of the read-only memory address data to the read-only memory. Gate circuits 12, 13, 14, 1
5, when the test mode is not selected, the data read from the random access memory and the read-only memory are sent to the internal memory in response to a random access memory enable signal (RAME) and a read-only memory enable signal (ROME), respectively. second gate circuits 10 and 1 for transferring data read from the random access memory to the internal bus in response to the read-only memory enable signal when the test mode is selected;
1, 16, and 17, the user program is executed when an internal program mode is selected and when the test mode is not selected, and execution is prohibited when the test mode is selected, and the test program is an external program. The one-chip program is written in the random access memory when a mode is selected and when the test mode is not selected, and is executed when the test mode is selected and the internal program mode is selected. microcomputer.
JP57050069A 1982-03-30 1982-03-30 Test circuit of one chip microcomputer Granted JPS58168157A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57050069A JPS58168157A (en) 1982-03-30 1982-03-30 Test circuit of one chip microcomputer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57050069A JPS58168157A (en) 1982-03-30 1982-03-30 Test circuit of one chip microcomputer

Publications (2)

Publication Number Publication Date
JPS58168157A JPS58168157A (en) 1983-10-04
JPS646489B2 true JPS646489B2 (en) 1989-02-03

Family

ID=12848704

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57050069A Granted JPS58168157A (en) 1982-03-30 1982-03-30 Test circuit of one chip microcomputer

Country Status (1)

Country Link
JP (1) JPS58168157A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0198394U (en) * 1987-12-21 1989-06-30

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0658642B2 (en) * 1984-05-29 1994-08-03 三菱農機株式会社 Microcomputer check control method
JP2768677B2 (en) * 1988-01-19 1998-06-25 株式会社リコー Test control circuit for single-chip microcomputer
JP2604203B2 (en) * 1988-07-18 1997-04-30 三洋電機株式会社 Debug device for one-chip digital signal processor
JPH0336636A (en) * 1989-07-03 1991-02-18 Ricoh Co Ltd Test method for single chip microcomputer

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS573151A (en) * 1980-06-05 1982-01-08 Matsushita Electric Ind Co Ltd Test system for 1-chip microcomputer

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0198394U (en) * 1987-12-21 1989-06-30

Also Published As

Publication number Publication date
JPS58168157A (en) 1983-10-04

Similar Documents

Publication Publication Date Title
US5263168A (en) Circuitry for automatically entering and terminating an initialization mode in a data processing system in response to a control signal
US5168559A (en) Emulation system capable of complying with microcomputers having different on-chip memory capacities
JPS646489B2 (en)
JPS6125173B2 (en)
KR20030055150A (en) Microprocessor and processing method of microprocessor
US5826059A (en) Microcomputer for emulation
JP3119474B2 (en) LSI test method
US5991212A (en) Semi-conductor integrated circuit device having an external memory and a test method therefor
JPH1040130A (en) Microcomputer
JPH10214206A (en) Information processor
JPS6011953A (en) Memory device
JPH0370055A (en) Semiconductor integrated circuit device
JPH11212945A (en) Microcomputer and it memory
JPS6167147A (en) Scan-in scan-out system of integrated circuit
JPH0679278B2 (en) Microcomputer development equipment
JPS6220960Y2 (en)
JPH09106359A (en) Semiconductor integrated circuit
JPS6117027B2 (en)
JP3105881B2 (en) Microcomputer and its test method
JPS634500A (en) Ram device with test circuit
JPS645342B2 (en)
JPS61261900A (en) Semiconductor integrated circuit device
JPH06222917A (en) Electronic device
JPS6398052A (en) Memory device
JPH0215090B2 (en)