JPS6424596U - - Google Patents
Info
- Publication number
- JPS6424596U JPS6424596U JP11942587U JP11942587U JPS6424596U JP S6424596 U JPS6424596 U JP S6424596U JP 11942587 U JP11942587 U JP 11942587U JP 11942587 U JP11942587 U JP 11942587U JP S6424596 U JPS6424596 U JP S6424596U
- Authority
- JP
- Japan
- Prior art keywords
- column selection
- transfer gate
- gate
- memory circuit
- flop
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000003068 static effect Effects 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 3
Landscapes
- Static Random-Access Memory (AREA)
Description
第1図は本考案のスタテイツク型メモリ回路の
メモリセルを説明する回路図、第2図は本考案の
スタテイツク型メモリ回路を説明するブロツク図
、第3図は従来のスタテイツク型メモリ回路のメ
モリセルを説明する回路図、第4図は従来のスタ
テイツク型メモリ回路を説明するブロツク図であ
る。 1,2はインバータ、3,4はトランスフアゲ
ート、5,6はカラム選択ゲート、MC11,M
C12,MC13……はメモリセル、WL1,W
L2,WL3……はワード線、BL1,BL1,
BL2,BL2,BL3,BL3……はカラム線
である。
メモリセルを説明する回路図、第2図は本考案の
スタテイツク型メモリ回路を説明するブロツク図
、第3図は従来のスタテイツク型メモリ回路のメ
モリセルを説明する回路図、第4図は従来のスタ
テイツク型メモリ回路を説明するブロツク図であ
る。 1,2はインバータ、3,4はトランスフアゲ
ート、5,6はカラム選択ゲート、MC11,M
C12,MC13……はメモリセル、WL1,W
L2,WL3……はワード線、BL1,BL1,
BL2,BL2,BL3,BL3……はカラム線
である。
Claims (1)
- フリツプフロツプおよびトランスフアゲートを
備え、フリツプフロツプの出力をトランスフアゲ
ートを介してカラム線へ接続するスタテイツク型
メモリ回路において、前記トランスフアゲートに
直列にカラム選択ゲートを設け、カラム選択信号
により選択されたセルのみの前記カラム選択ゲー
トを開くことを特徴とするスタテイツク型メモリ
回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11942587U JPS6424596U (ja) | 1987-08-04 | 1987-08-04 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11942587U JPS6424596U (ja) | 1987-08-04 | 1987-08-04 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6424596U true JPS6424596U (ja) | 1989-02-09 |
Family
ID=31364643
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP11942587U Pending JPS6424596U (ja) | 1987-08-04 | 1987-08-04 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6424596U (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5434726A (en) * | 1977-08-24 | 1979-03-14 | Hitachi Ltd | Mis-type semiconductor memory unit |
JPS61104494A (ja) * | 1984-10-24 | 1986-05-22 | Nec Corp | スタテイツク型半導体記憶素子及びスタテイツク型半導体記憶回路 |
-
1987
- 1987-08-04 JP JP11942587U patent/JPS6424596U/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5434726A (en) * | 1977-08-24 | 1979-03-14 | Hitachi Ltd | Mis-type semiconductor memory unit |
JPS61104494A (ja) * | 1984-10-24 | 1986-05-22 | Nec Corp | スタテイツク型半導体記憶素子及びスタテイツク型半導体記憶回路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5986097U (ja) | ランダム・アクセス・メモリ | |
JPS6424596U (ja) | ||
JPS6365199U (ja) | ||
JPH0216499U (ja) | ||
JPS62299U (ja) | ||
JPH0361700U (ja) | ||
JPS6431599U (ja) | ||
JPS63161498U (ja) | ||
JPS6397149U (ja) | ||
JPH0321140U (ja) | ||
JPS62100551U (ja) | ||
IT1043635B (it) | Cella di memoria perfezionata | |
JPH0337699U (ja) | ||
JPS6340895U (ja) | ||
JPH0166698U (ja) | ||
JPS62150800U (ja) | ||
JPS55113191A (en) | Memory unit | |
JPS61114600U (ja) | ||
JPS587300U (ja) | 半導体集積回路 | |
JPS632300U (ja) | ||
JPS61103746U (ja) | ||
JPS61198995U (ja) | ||
JPH0440346U (ja) | ||
JPS63168698U (ja) | ||
JPH0175398U (ja) |