JPS6410975B2 - - Google Patents

Info

Publication number
JPS6410975B2
JPS6410975B2 JP58200328A JP20032883A JPS6410975B2 JP S6410975 B2 JPS6410975 B2 JP S6410975B2 JP 58200328 A JP58200328 A JP 58200328A JP 20032883 A JP20032883 A JP 20032883A JP S6410975 B2 JPS6410975 B2 JP S6410975B2
Authority
JP
Japan
Prior art keywords
frame synchronization
pattern
signal
frame
state
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP58200328A
Other languages
Japanese (ja)
Other versions
JPS6091739A (en
Inventor
Shunichi Nezu
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP58200328A priority Critical patent/JPS6091739A/en
Publication of JPS6091739A publication Critical patent/JPS6091739A/en
Publication of JPS6410975B2 publication Critical patent/JPS6410975B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • H04L7/042Detectors therefor, e.g. correlators, state machines

Description

【発明の詳細な説明】 産業上の利用分野 本発明はPCM放送信号の復調におけるフレー
ム同期および同期保護のためのフレーム同期装置
に関するもので、昭和59年よりわが国で実施され
る直接衛星放送のPCM音声信号の復調などに利
用できる。
[Detailed Description of the Invention] Industrial Application Field The present invention relates to a frame synchronization device for frame synchronization and synchronization protection in the demodulation of PCM broadcasting signals. It can be used for demodulating audio signals, etc.

従来例の構成とその問題点 直接放送衛星を用いたテレビジヨン放送の音声
あるいは専用の音声放送をPCM化しようとする
計画が各国で検討されている。わが国では昭和59
年から実施予定のテレビジヨン衛星放送で、その
音声にPCM方式を用いることがすでに定められ
ている。
Conventional configurations and their problems Plans are being considered in many countries to convert the audio of television broadcasts using direct broadcast satellites or dedicated audio broadcasts to PCM. In our country, 1982
It has already been decided that the PCM system will be used for audio in the television satellite broadcasts scheduled to begin in 2019.

ところで、このようなPCM信号の伝送におい
ては、通常一定のビツト数より構成されるフレー
ム構造が用いられ、受信機側でフレームの同期を
とるために、このフレーム中にフレーム同期パタ
ーンが設置される。受信機側ではこのフレーム同
期パターンの位置を検出するために、真のフレー
ム同期パターンとのパターン照合を行ない、全て
のビツトが一致した場合あるいは多少のビツト誤
りまでは許容してパターン一致信号を出力するこ
とになる。このフレーム同期が正確かつ安定でな
いと、PCM信号の復調は全く不可能になる。し
たがつて、フレーム同期回路は第1に同期パター
ン以外の箇所で誤つて同期がかからないこと、そ
して第2に一度同期がかかつた以降は少々ビツト
誤りがあつても同期を保持できることが重要であ
る。
By the way, in the transmission of such PCM signals, a frame structure consisting of a fixed number of bits is usually used, and a frame synchronization pattern is installed in this frame in order to synchronize the frames on the receiver side. . In order to detect the position of this frame synchronization pattern, the receiver side performs pattern matching with the true frame synchronization pattern, and outputs a pattern match signal if all bits match or even if some bit errors are tolerated. I will do it. If this frame synchronization is not accurate and stable, demodulation of the PCM signal will be completely impossible. Therefore, it is important for the frame synchronization circuit to firstly prevent synchronization from occurring in a location other than the synchronization pattern, and secondly to be able to maintain synchronization even if there are slight bit errors once synchronization has been achieved. be.

第1図はこの目的のために従来から用いられて
いる。競合カウンタ方式と呼ばれている同期保護
機能を有するフレーム同期回路の構成を示すブロ
ツク図である。図中、1はフレーム同期パターン
検出手段で、入力されたデジタル符号系列の中か
らフレーム同期パターンを検出して一致信号およ
び不一致信号を出力する。一致、不一致の識別は
フレーム同期パターンの符号長の中で真の同期パ
ターンと一致するビツト数が所定のしきい値以上
か否かによつて行われる。2,3は計数手段で、
それぞれ計数結果がNおよびMに達したときに出
力信号を出し、フリツプフロツプ5をセツトおよ
びリセツトするとともに、OR回路4を経て両方
の計数手段2,3をリセツトする。フリツプフロ
ツプ5の出力は同期状態でハイレベル、非同期状
態でロウレベルである。
FIG. 1 is conventionally used for this purpose. 1 is a block diagram showing the configuration of a frame synchronization circuit having a synchronization protection function called a contention counter system. FIG. In the figure, reference numeral 1 denotes a frame synchronization pattern detection means, which detects a frame synchronization pattern from an input digital code sequence and outputs a match signal and a mismatch signal. A match or a mismatch is determined based on whether or not the number of bits that match the true synchronization pattern in the code length of the frame synchronization pattern is greater than or equal to a predetermined threshold. 2 and 3 are counting means,
When the counting results reach N and M, respectively, output signals are issued to set and reset the flip-flop 5, and to reset both counting means 2 and 3 via the OR circuit 4. The output of the flip-flop 5 is at a high level in a synchronous state and at a low level in an asynchronous state.

この構成において、パターン検出手段1より不
一致信号がM回出力される前に一致信号がN回出
力されると、フリツプフロツプ5がセツトされ同
期状態となる。同期状態となつた以降は不一致信
号が集中的に発生したとき、計数手段3からの出
力が先に出てフリツプフロツプ5をリセツトし、
非同期状態となる。ところで、計数手段2,3は
前述したような単なる計数器の機能で動作させる
のではなく、さらに特性を向上させるために例え
ば計数手段2では一致信号が連続N回入力された
ときにのみ出力を出すように構成することができ
る。この方法を用いて国内の衛星放送を受信する
場合を例にとつて、その特性を説明する。
In this configuration, if the match signal is output N times before the mismatch signal is output M times from the pattern detecting means 1, the flip-flop 5 is set and enters a synchronized state. After the synchronization state is established, when mismatch signals are generated intensively, the output from the counting means 3 is outputted first and resets the flip-flop 5.
It becomes an asynchronous state. By the way, the counting means 2 and 3 do not operate with the function of a mere counter as described above, but in order to further improve the characteristics, for example, the counting means 2 outputs an output only when a coincidence signal is inputted N times in a row. It can be configured to emit. Using this method as an example to receive domestic satellite broadcasting, its characteristics will be explained.

上記の放送のPCM音声は2048ビツトからなる
フレーム単位で送出されるが、このうちフレーム
同期パターンとして与えられたビツト数は16であ
る。いまパターン検出手段1における一致ビツト
数のしきい値をAとすれば、フレーム同期パター
ン以外の箇所で誤つて一致信号を発生する確率
P1は P1=(1/2)16+(1/2)1516C1・(1/2)
+…… +(1/2)A16C16-A(1/2)16-A =2-16・(1+ 16C1+……+ 16C16-A) ……(1) 最初のフレームでは1フレーム中に上記の事態
が発生する可能性は2048(=211)回あるので、 P1(I)=PE・211 =2-5・(1+ 16C1+……+ 16CA) であるが、第2フレーム以降、第1フレームと同
じ箇所で誤つて一致信号を出す確率は P1(K)=P1(Kは2以上の整数) である。したがつて連続N回、フレーム中の同じ
箇所で誤つて一致信号を出す確率P1′は P1′=P1(I)・(P1N-1 =2-(16N-11)・(1+ 16C1+… 16C16-AN ……(2) 一方、この例の場合1フレームは1msごとに
送られるので、計数手段2から誤出力を出す平均
周期T1は T1=1/P1′(ms)=216N-11・(1+ 16C1 +…+ 16C16-A-N(ms) ……(3) で表わせる。
The above-mentioned broadcast PCM audio is transmitted in frames each consisting of 2048 bits, of which 16 bits are given as a frame synchronization pattern. Now, if the threshold value of the number of matching bits in the pattern detection means 1 is A, then the probability of accidentally generating a matching signal at a location other than the frame synchronization pattern is
P 1 is P 1 = (1/2) 16 + (1/2) 1516 C 1・(1/2)
+... +(1/2) A16 C 16-A (1/2) 16-A =2 -16・(1+ 16 C 1 +...+ 16 C 16-A ) ...(1) First In the frame, there is a possibility that the above situation will occur 2048 (=2 11 ) times in one frame, so P 1(I) = P E・2 11 =2 -5・(1+ 16 C 1 +... + 16 C A ), but the probability of erroneously issuing a coincidence signal at the same location as the first frame from the second frame onwards is P 1(K) = P 1 (K is an integer of 2 or more). Therefore, the probability P 1 ′ of erroneously issuing a matching signal at the same location in the frame N times in succession is P 1 ′ = P 1(I)・(P 1 ) N-1 = 2 -(16N-11)・(1 + 16 C 1 +... 16 C 16-A ) N ... (2) On the other hand, in this example, one frame is sent every 1 ms, so the average period T 1 for producing an erroneous output from the counting means 2 is T 1 = 1/P 1 ′ (ms) = 2 16N-11・(1+ 16 C 1 +...+ 16 C 16-A ) -N (ms) ...(3) It can be expressed as follows.

次に一度フレーム同期状態に入つた以降、ビツ
ト誤りによつて誤つて同期が解除される確率P2
は、入力信号のビツト誤り率をEとして、 P2=1−(1−E)1616C1・(1−E)15 ・E−…… 16C16-A・(1−E)A・E16-A したがつて本来のフレーム同期パターンの位置
でM回連続して不一致信号を出す確率P2′は P2′=(P2)M 計数手段3から誤出力を出す平均周期T2は T2=1/P2′ ={1−(1−E)1616C1・(1−E)15・E …… 16C16-A・(1−E)A・E16-A-M(ns) ……(4) となる。(3)式、(4)式より明らかなように誤出力の
平均周期T1を大きくするためにはしきい値Aが
大きいほど良く、逆に誤出力平均周期T2を大き
くするためにはしきい値Aが小さいほど良い。い
ま、N=3、M=5として、ビツト誤り率Eを予
想される最悪値10-1とすると、Aの値に対する
T1,T2の値は第2図のようになる。実用上問題
の無いT1を得るにはAの値は15以上であること
が望ましいが、そのような値ではT2が短くなり
過ぎることがわかる。
Next, once the frame synchronization state is entered, the probability that synchronization will be canceled by mistake due to a bit error is P 2
If the bit error rate of the input signal is E, then P 2 = 1-(1-E) 16-16 C 1 (1-E) 15・E-... 16 C 16-A・(1-E) A・E 16-A Therefore, the probability P 2 ′ of issuing a mismatch signal M times consecutively at the position of the original frame synchronization pattern is P 2 ′ = (P 2)M The average period of producing an incorrect output from the counting means 3 T 2 is T 2 = 1/P 2 ′ = {1-(1-E) 16-16 C 1・(1-E) 15・E …… 16 C 16-A・(1-E) A・E 16-A } -M (ns) ...(4). As is clear from equations (3) and (4), the larger the threshold value A is, the better in order to increase the average period of erroneous output T 1 , and conversely, in order to increase the average period of erroneous output T 2 The smaller the threshold value A, the better. Now, if N = 3 and M = 5, and the bit error rate E is the worst expected value of 10 -1 , then for the value of A,
The values of T 1 and T 2 are as shown in Figure 2. It is desirable that the value of A is 15 or more in order to obtain a T 1 that causes no practical problems, but it can be seen that such a value makes T 2 too short.

発明の目的 本発明の目的は入力デジタル信号のビツト誤り
率が悪化した場合でも、強力なフレーム同期保護
を得ることができるPCM放送受信機のフレーム
同期装置を提供することにある。
OBJECTS OF THE INVENTION An object of the present invention is to provide a frame synchronization device for a PCM broadcast receiver that can provide strong frame synchronization protection even when the bit error rate of an input digital signal deteriorates.

発明の構成 本発明のフレーム同期装置は、真のフレーム同
期パターンとの一致ビツト数がしきい値以上のと
きに一致信号を出力し、しきい値未満のときに不
一致信号を出力するパターン検出手段を用い、こ
の検出手段からの連続N回の一致信号で同期状態
に入り、同じく連続M回の不一致信号でこの同期
状態を解除するとともに、上記の一致ビツト数の
しきい値を同期状態と非同期状態で切替えるよう
構成したものである。これにより、N、Mの値を
大きく設定することなく、強力なフレーム同期保
護を得ることができる。
Structure of the Invention The frame synchronization device of the present invention includes pattern detection means that outputs a coincidence signal when the number of bits that match a true frame synchronization pattern is equal to or greater than a threshold value, and outputs a mismatch signal when it is less than a threshold value. The device enters a synchronized state with N consecutive match signals from this detection means, releases this synchronized state with M consecutive mismatch signals, and sets the above threshold for the number of matching bits to the synchronous state and the asynchronous state. It is configured to switch depending on the state. As a result, strong frame synchronization protection can be obtained without setting large values of N and M.

実施例の説明 以下本発明の実施例について図面を参照しなが
ら説明する。
DESCRIPTION OF EMBODIMENTS Hereinafter, embodiments of the present invention will be described with reference to the drawings.

第3図は本発明の一実施例を示すプロツク図で
あり、図中、1′はフリツプフロツプ5の出力に
応じて一致ビツト数のしきい値を切替えることの
できるパターン検出手段である。フリツプフロツ
プ5の出力がロウレベルのとき、すなわち非同期
状態のときのしきい値をA1、同期状態でのしき
い値をA2とすると、通常A1A2に設定される。
第4図はパターン検出手段1′の内部構成の一例
を示すブロツク図である。入力デジタル符号はフ
レーム同期パターンの符号長と同じ段数のシフト
レジスタ6に読み込まれる。シフトレジスタ6の
出力は並列に取出され、パターン照合回路7に入
力される。照合回路7では真のフレーム同期パタ
ーンとの一致ビツト数を検出し、その値がA1
上か否か、およびA2以上か否かを示す2系統の
出力を持つ。次に選択回路8において、切替信号
がロウレベルのときにはA1以上か否か、またハ
イレベルのときにはA2以上か否かを示す信号が
選択され、一致信号として出力される。不一致信
号は一致信号を反転回路9で反転して得ることが
できる。このように一致ビツト数のしきい値を同
期状態と非同期状態に応じて独立に設定可能とす
ることによつて極めてビツト誤りに強いフレーム
同期装置を実現することができる。第3図の場合
では、A1=16、A2=12にそれぞれ設定すれば、
実用上全く問題の無い同期保護特性を得ることが
できる。第5図は任意のしきい値設定を可能にす
るパターン照合回路の構成例である。この例では
フレーム同期パターンは「0001001101011110」の
16ビツトである。10〜17は反転回路で、誤り
の無いフレーム同期パターンがシフトレジスタ6
の出力に現れたとき、1ビツト全加算回路18〜
25の全ての入力がハイレベルとなるように配置
される。26〜29は2ビツト全加算器、30と
31は3ビツト全加算器、32は4ビツト全加算
器であつて、以上の加算器群によつて、真のフレ
ーム同期パターンと一致したビツト数を加算器3
2の出力に得ることができる。33,34は比較
回路で、それぞれA1,A2との大小関係を比較す
る。A1,A2の具体値が定まれば、比較回路33,
34は簡単な論理ゲート回路の組合わせで実現で
きる。第6図はN回連続して一致信号が入力され
たときに出力信号を出す計数手段2の構成例であ
る。一致信号は次々にN段接続のシフトレジスタ
35に読み込まれ、連続してN回入力されると
ANDゲート36によつて出力信号(ハイレベル)
が得られる。計数手段3についても、シフトレジ
スタの段数がM段になるだけで、第6図の構成と
同じである。
FIG. 3 is a block diagram showing one embodiment of the present invention. In the diagram, 1' is a pattern detection means capable of switching the threshold value of the number of matching bits in accordance with the output of the flip-flop 5. When the output of the flip-flop 5 is at a low level, that is, in an asynchronous state, the threshold value is A 1 and in a synchronous state, the threshold value is A 2 .The threshold value is normally set to A 1 A 2 .
FIG. 4 is a block diagram showing an example of the internal configuration of the pattern detection means 1'. The input digital code is read into a shift register 6 having the same number of stages as the code length of the frame synchronization pattern. The output of the shift register 6 is taken out in parallel and input to the pattern matching circuit 7. The matching circuit 7 detects the number of matching bits with the true frame synchronization pattern and has two outputs indicating whether the detected value is greater than or equal to A1 and whether or not it is greater than or equal to A2 . Next, the selection circuit 8 selects a signal indicating whether the switching signal is at least A 1 when the switching signal is at a low level, and whether or not it is at least A 2 when the switching signal is at a high level, and outputs it as a match signal. The mismatch signal can be obtained by inverting the match signal using an inverting circuit 9. By making it possible to independently set the threshold value for the number of matching bits depending on the synchronous state and asynchronous state, it is possible to realize a frame synchronization device that is extremely resistant to bit errors. In the case of Figure 3, if we set A 1 = 16 and A 2 = 12, we get
It is possible to obtain synchronization protection characteristics that pose no practical problems. FIG. 5 shows an example of the configuration of a pattern matching circuit that allows arbitrary threshold setting. In this example, the frame sync pattern is "0001001101011110".
It is 16 bits. 10 to 17 are inverting circuits, and the error-free frame synchronization pattern is the shift register 6.
appears at the output of the 1-bit full adder circuit 18~
All 25 inputs are arranged to be at high level. 26 to 29 are 2-bit full adders, 30 and 31 are 3-bit full adders, and 32 is a 4-bit full adder. With these adders, the number of bits that match the true frame synchronization pattern is Adder 3
2 outputs can be obtained. Comparison circuits 33 and 34 compare the magnitudes with A 1 and A 2 , respectively. Once the specific values of A 1 and A 2 are determined, the comparison circuit 33,
34 can be realized by a combination of simple logic gate circuits. FIG. 6 shows an example of the configuration of the counting means 2 which outputs an output signal when a matching signal is inputted N times in succession. The match signal is read into the shift register 35 connected in N stages one after another, and when it is inputted N times in succession,
Output signal (high level) by AND gate 36
is obtained. The configuration of the counting means 3 is the same as that shown in FIG. 6, except that the number of stages of the shift register is M.

なお、以上の実施例の説明では、パターン検出
手段や計数手段は論理回路による構成で示した
が、同じ機能を得る手順をプログラム化したマイ
クロプロセツサを用いることも可能である。
In the above description of the embodiment, the pattern detection means and the counting means have been shown to be configured by logic circuits, but it is also possible to use a microprocessor programmed with a procedure for obtaining the same functions.

発明の効果 以上のように本発明を用いれば、比較的小さな
NおよびMの設定値のもとで、極めて強力な同期
保護が得られる。また、このN、Mの値としきい
値A1、A2との組合わせによつて、想定される入
力カビツト誤り率、必要な同期保護に応じて柔軟
性の高いフレーム同期装置を設計することができ
る。
Effects of the Invention As described above, by using the present invention, extremely strong synchronization protection can be obtained with relatively small set values of N and M. Furthermore, by combining the values of N and M with the threshold values A 1 and A 2 , a highly flexible frame synchronization device can be designed according to the expected input error rate and the required synchronization protection. I can do it.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は従来のフレーム同期装置を示すブロツ
ク図、第2図は一致ビツト数のしきい値と平均誤
動作周期の関係を示す特性図、第3図は本発明に
よるフレーム同期装置の一実施例を示すブロツク
図、第4図は同装置のパターン検出手段の構成を
示すブロツク図、第5図は同装置のパターン照合
回路の構成を示すブロツク図、第6図は同装置の
計数手段の構成を示すブロツク図である。 1′……フレーム同期パターン検出手段、2,
3……計数手段、5……フリツプフロツプ、6…
…シフトレジスタ、7……パターン照合回路、1
8〜32……全加算器。
Fig. 1 is a block diagram showing a conventional frame synchronization device, Fig. 2 is a characteristic diagram showing the relationship between the threshold value of the number of matching bits and the average malfunction period, and Fig. 3 is an embodiment of the frame synchronization device according to the present invention. 4 is a block diagram showing the structure of the pattern detection means of the same device, FIG. 5 is a block diagram showing the structure of the pattern matching circuit of the same device, and FIG. 6 is the structure of the counting means of the same device. FIG. 1'...Frame synchronization pattern detection means, 2,
3... Counting means, 5... Flip-flop, 6...
...Shift register, 7...Pattern matching circuit, 1
8 to 32...Full adder.

Claims (1)

【特許請求の範囲】[Claims] 1 複数ビツトよりなるフレーム同期パターンを
含むフレーム構造を有しながら送出されるデジタ
ル信号を受信するPCM放送受信機のフレーム同
期装置であつて、このフレーム同期パターンの検
出のため真のフレーム同期パターンとの一致ビツ
ト数がしきい値以上のときに一致信号を出力し、
しきい値未満のときに不一致信号を出力するよう
構成されたパターン検出手段に、この検出手段か
らの連続N回の一致信号でフレーム同期状態に入
り、同じく連続M回の不一致信号でこの同期状態
を解除する判定手段と、上記の一致ビツト数のし
きい値を同期状態と非同期状態で切替える切替手
段を設けたことを特徴とするPCM放送受信機の
フレーム同期装置。
1 A frame synchronization device for a PCM broadcast receiver that receives a digital signal sent out having a frame structure including a frame synchronization pattern consisting of multiple bits, and which detects this frame synchronization pattern by detecting a true frame synchronization pattern. Outputs a match signal when the number of matching bits is greater than or equal to the threshold,
A frame synchronization state is entered by N consecutive match signals from the pattern detection means configured to output a mismatch signal when the value is less than a threshold value, and this synchronization state is entered by M consecutive match signals from the pattern detection means. 1. A frame synchronization device for a PCM broadcast receiver, characterized in that a determining means for canceling the above-mentioned matching bit number, and a switching means for switching the threshold value of the number of matching bits between a synchronous state and an asynchronous state.
JP58200328A 1983-10-26 1983-10-26 Frame synchronizing device of pcm broadcast receiver Granted JPS6091739A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58200328A JPS6091739A (en) 1983-10-26 1983-10-26 Frame synchronizing device of pcm broadcast receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58200328A JPS6091739A (en) 1983-10-26 1983-10-26 Frame synchronizing device of pcm broadcast receiver

Publications (2)

Publication Number Publication Date
JPS6091739A JPS6091739A (en) 1985-05-23
JPS6410975B2 true JPS6410975B2 (en) 1989-02-22

Family

ID=16422465

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58200328A Granted JPS6091739A (en) 1983-10-26 1983-10-26 Frame synchronizing device of pcm broadcast receiver

Country Status (1)

Country Link
JP (1) JPS6091739A (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4416543B2 (en) 2004-03-10 2010-02-17 パナソニック株式会社 Data detection device and multi-channel data detection device

Also Published As

Publication number Publication date
JPS6091739A (en) 1985-05-23

Similar Documents

Publication Publication Date Title
EP0096854B1 (en) Framing system
US4920535A (en) Demultiplexer system
JPS58131767A (en) Digital information signal transmitter/receiver
US4481648A (en) Method and system for producing a synchronous signal from _cyclic-redundancy-coded digital data blocks
EP0265080B1 (en) Device for detecting bit phase difference
JP2749263B2 (en) Frame synchronous playback circuit
EP0394491B1 (en) Voice signal demodulation circuit
US4414662A (en) System for the transmission of digital data in packets
JPS6410975B2 (en)
JPH0634298B2 (en) Address circuit
CA2052811C (en) Framing bit sequence detection in digital data communication systems
JP3290331B2 (en) Block synchronization processing circuit
JPH06225273A (en) Error correction device
JPH0313024A (en) Frame synchronizer for pcm broadcast receiver
JPS63116537A (en) Synchronization protecting circuit
KR970003971B1 (en) Satellite broadcasting receiver
SU1113790A1 (en) Interface for linking computer with communication channels
JP2987273B2 (en) Synchronous signal processing circuit
JP3110394B2 (en) FM multiplex decoder
JPH04348631A (en) Synchronization detection protection device
JP2656345B2 (en) Digital signal transmission equipment
JP3039585B2 (en) Synchronous word detection circuit
SU1396136A1 (en) Device for interfacing microcomputer with compact-cassette tape recorder
JP3014120B2 (en) Frame synchronization detection device
JPS60144046A (en) Frame synchronization circuit