JPS6383971A - Optical information recording and reproducing device - Google Patents

Optical information recording and reproducing device

Info

Publication number
JPS6383971A
JPS6383971A JP22900686A JP22900686A JPS6383971A JP S6383971 A JPS6383971 A JP S6383971A JP 22900686 A JP22900686 A JP 22900686A JP 22900686 A JP22900686 A JP 22900686A JP S6383971 A JPS6383971 A JP S6383971A
Authority
JP
Japan
Prior art keywords
signal
address
reproducing
clock
pass filter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP22900686A
Other languages
Japanese (ja)
Other versions
JPH0690854B2 (en
Inventor
Isao Sato
勲 佐藤
Akira Ichinose
亮 一之瀬
Yuzuru Kuroki
譲 黒木
Yoshihisa Fukushima
能久 福島
Yuji Takagi
裕司 高木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP22900686A priority Critical patent/JPH0690854B2/en
Publication of JPS6383971A publication Critical patent/JPS6383971A/en
Publication of JPH0690854B2 publication Critical patent/JPH0690854B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Optical Recording Or Reproduction (AREA)

Abstract

PURPOSE:To stably reproduce a clock by providing an address reproducing means of a sector identifier part and a clock signal reproducing means, which controls the clock reproducing response characteristic, to surely switch the clock reproducing response characteristic of a data field part to the low speed. CONSTITUTION:The sector identifier part of a reproduced signal 100 is read out by an address reproducing circuit 1 to output an address reproduced signal 101. Error check is performed by an error detection code, and an address detec tion signal 102 is outputted to a delay circuit 2 if the address signal 101 is normally read out. A gate signal 103 switches outputs of the first low pass filter 5 and the second low pass filter 8 in a multiplexer 6. When the gate signal 103 is turned on, the phase difference output smoothed by the second low pass filter 8 controls the oscillation frequency of a voltage controlled oscilla tor 7. Since the position of the data part of the data field part is detected by the gate signal generated from the address detection signal of the sector identifier part, the response characteristic of PLL is easily switched and the clock of high reliability is reproduced.

Description

【発明の詳細な説明】 産業上の利用分野 本発明は光ディスクに情報を記録再生する光情報記録再
生装置に係り、特に光ディスクのクロック信号再生に関
するものである。
DETAILED DESCRIPTION OF THE INVENTION Field of the Invention The present invention relates to an optical information recording and reproducing apparatus for recording and reproducing information on an optical disc, and particularly relates to reproducing a clock signal of an optical disc.

従来の技術 光ディスクに情報を記録する光情報記録再生装置は、レ
ーザ光の高収束性とトラックの狭ピッチとに工って磁気
ディスクの10倍以上の高記録密度が得られる。
2. Description of the Related Art Optical information recording and reproducing apparatuses for recording information on optical disks can achieve a high recording density ten times or more that of magnetic disks by taking advantage of the high convergence of laser light and the narrow pitch of tracks.

特に、追記型光ディスクや磁気光学光ディスクは再生専
用のビデオディスクやコンパクトディスクと異なって情
報の記録再生、さらには書き換えが可能な点で注目され
る。
In particular, write-once optical discs and magneto-optical discs are attracting attention because, unlike read-only video discs and compact discs, information can be recorded, played back, and even rewritten.

第3図は従来の光情報記録再生装置のクロック再生回路
のブロック図を示すもので1特開昭58−57636号
公報に開示されている。9は変調クロックIQ7と再生
信号100をセクタエンベロープ信号105で選択する
マルチブレフサ(MPX)、1oは微分回路、11は達
延回路。
FIG. 3 shows a block diagram of a clock reproducing circuit of a conventional optical information recording/reproducing apparatus, which is disclosed in Japanese Patent Application Laid-open No. 1, No. 58-57636. Reference numeral 9 denotes a multi-breather (MPX) which selects the modulation clock IQ7 and the reproduced signal 100 using the sector envelope signal 105, 1o a differentiation circuit, and 11 an extension circuit.

12はデータクロック発生回路、13は位相比較器、1
゛4はローパスフィルタ(LPF)、16は電圧制御発
掘器(VCO)、16はマルチプレクサ(MPX)、1
7はインバータ、18は記録済みセクタ検出回路119
は同期部検出回路、20はLPF切り替え回路である。
12 is a data clock generation circuit, 13 is a phase comparator, 1
゛4 is a low-pass filter (LPF), 16 is a voltage control extractor (VCO), 16 is a multiplexer (MPX), 1
7 is an inverter, 18 is a recorded sector detection circuit 119
2 is a synchronous part detection circuit, and 20 is an LPF switching circuit.

以上のように構成された従来の光情報記録再生装置にお
いては、セクタエンベロープ信号105がオンでデータ
ループ信号106がオフのときは単純PLLループとな
ってPLLのクロック同期の引き込みを速やかにおこな
う期間である。マルチプレクサ9はポートBの信号が、
マルチプレクサ16はボート人の信号が選択され、位相
比較器13は再生信号1o○の同期部の信号に電圧制御
発振器15の周波数と位相を引き込む。データループ信
号106はPLLループが引き込まれた後オンとなりデ
ータ部の間保持される。データループ信号108とセク
タエンベロープ信号105 カ共にオンの期間はマルチ
プレクサ16はポー)Bのデータクロック発生回路12
の出力でデータ中のミッシングクロックにも良好にクロ
ック再生を行なう。このとき、データループ信号106
はLPF切替え回路20でローパスフィルタ14の帯域
を制限して応答速度を落とし、ドロップアウト5振動や
ショックなどの速い外乱に追従する事無く安定なりロッ
ク再生をおこなう。まだ、セクタエンベロープ信号10
6がオフのときは、PLLの周波数ズレを防ぐために変
調クロック107を挿入する。
In the conventional optical information recording and reproducing apparatus configured as described above, when the sector envelope signal 105 is on and the data loop signal 106 is off, a simple PLL loop is established, and the PLL clock synchronization is quickly pulled in. It is. Multiplexer 9 receives the port B signal.
The multiplexer 16 selects the boat signal, and the phase comparator 13 draws the frequency and phase of the voltage controlled oscillator 15 into the signal of the synchronization part of the reproduced signal 1o○. The data loop signal 106 is turned on after the PLL loop is engaged and is held during the data portion. During the period when both the data loop signal 108 and the sector envelope signal 105 are on, the multiplexer 16 is turned on.
The output of the clock regenerates the missing clock in the data well. At this time, the data loop signal 106
The LPF switching circuit 20 limits the band of the low-pass filter 14 to reduce the response speed, and performs stable lock regeneration without following fast disturbances such as dropout 5 vibration or shock. Still sector envelope signal 10
6 is off, a modulation clock 107 is inserted to prevent PLL frequency deviation.

発明が解決しようとする問題点 しかしながら上記のような構成では、データループ信号
106はPLLループが引き込まれた事を検出するか、
あるいは同期部の検出で出力されるが、PLL引き込み
状態を検出することが困難なこと、同期部の検出はディ
スクの欠陥の影響で確度が落ちることなど精度の高いP
LLループ切替えができないといった問題点を有してい
た。
Problems to be Solved by the Invention However, in the above configuration, whether the data loop signal 106 detects that the PLL loop is engaged or not.
Alternatively, it is output when the synchronization part is detected, but it is difficult to detect the PLL pull-in state, and the accuracy of the detection of the synchronization part decreases due to disk defects.
The problem was that the LL loop could not be switched.

問題点を解決するための手段 本発明はデータフィールド部から情報を再生するデータ
再生手段と、セクタ識別子部のアドレス情報を再生する
アドレス再生手段と、前記アドレス再生手段のアドレス
検出信号からゲート信号を発生するゲート信号発生手段
と、前記ゲート信号でクロック再生応答特性を制御する
クロック信号再生手段とを備えた光情報記録再生装置で
ある。
Means for Solving the Problems The present invention provides a data reproducing means for reproducing information from a data field section, an address reproducing means for reproducing address information of a sector identifier section, and a gate signal from an address detection signal of the address reproducing means. The present invention is an optical information recording/reproducing apparatus comprising a gate signal generating means for generating a gate signal, and a clock signal reproducing means for controlling a clock reproduction response characteristic using the gate signal.

作用 本発明は前記した構成により、前記クロック再生手段は
セクタ識別子部のアドレス信号で生成したゲート信号に
より、確実にデータフィールド部のデータ部のクロック
再生応答特性を低速に切り替えて、安定なりロック再生
を行なう。
According to the above-described structure, the clock regeneration means reliably switches the clock regeneration response characteristic of the data section of the data field section to a low speed using the gate signal generated by the address signal of the sector identifier section, thereby achieving stable lock regeneration. Do the following.

実施例 第1図は本発明の一実施例における光情報記録再生装置
のクロック再生回路のブロック図を示すものである。第
1図において、1はアドレス再生回路、2は遅延回路、
3はモノマルチバイブレータ、4は位相比較器、6は第
1のローパスフィルタ(LPFl)、6はマルチプレク
サ(MPX)。
Embodiment FIG. 1 shows a block diagram of a clock recovery circuit of an optical information recording/reproducing apparatus in an embodiment of the present invention. In FIG. 1, 1 is an address reproducing circuit, 2 is a delay circuit,
3 is a mono multivibrator, 4 is a phase comparator, 6 is a first low-pass filter (LPFl), and 6 is a multiplexer (MPX).

7は電圧制御発振器、8は第2のローパスフィルタ(I
、PF2)である。番号4から7のブロック1dPLL
回路を構成している。第1のローパスフィルタ6は第2
のローパスフィルタ8よりカットオフ周波数が高い。
7 is a voltage controlled oscillator, 8 is a second low-pass filter (I
, PF2). Blocks numbered 4 to 7 1dPLL
It constitutes a circuit. The first low-pass filter 6 is
The cutoff frequency is higher than that of the low-pass filter 8.

第2図&、bとCはそれぞれ第1図の実施例の再生信号
100.アドレス検出信号102とゲート信号103の
波形図である。
2 &, b and C are the reproduced signals 100. of the embodiment of FIG. 1, respectively. 3 is a waveform diagram of an address detection signal 102 and a gate signal 103. FIG.

以上のように構成された本実施例の光情報記録再生装置
について1以下その動作を説明する。
The operation of the optical information recording/reproducing apparatus of this embodiment configured as described above will be described below.

光ディスクからの再生信号100はセクタ識別子部(I
D)とデータフィールド部(DF)および、ギャップ(
1)(41)、ギャップ(2) CG2 ’Iで構成さ
れるセクタからの再生信号を示している。
The reproduced signal 100 from the optical disc has a sector identifier section (I
D), data field part (DF) and gap (
1) (41), Gap (2) CG2 'I shows the reproduced signal from the sector.

再生信号100のセクタ識別子部は、アドレス再生回路
1で読み出されてセクタのトラックアドレスとセクタア
ドレスのアドレス再生信号101を出力する。アドレス
再生回路1はセクタ識別子部のエラー検出符号でエラー
チェックし、アドレス信号101がエラーなく正常に読
み出されるとアドレス検出信号102を遅延回路2に出
力する。
The sector identifier part of the reproduced signal 100 is read out by the address reproduction circuit 1 and outputs the track address of the sector and the address reproduction signal 101 of the sector address. The address reproducing circuit 1 performs an error check using an error detection code in the sector identifier section, and outputs an address detection signal 102 to the delay circuit 2 when the address signal 101 is read out normally without any error.

遅延回路2はアドレス検出信号102を時間T1だけ遅
延させてモノマルチバイブレータ3をト+)−)j−す
る。モノマルチバイブレータ3は時間T2のゲート信号
103を出力する。時間T1はギャップ(1)とデータ
フィールド部の同期部でPLLが同期引き込みされる時
間の和である。時間T2は、同期部の後ろの一部と、デ
ータとエラー訂正検出符号からなるデータ部をカバーす
る時間である。
The delay circuit 2 delays the address detection signal 102 by a time T1 to turn the mono multivibrator 3 on. Mono multivibrator 3 outputs gate signal 103 at time T2. The time T1 is the sum of the gap (1) and the time during which the PLL is synchronously pulled in at the synchronization section of the data field section. The time T2 is the time that covers the part after the synchronization part and the data part consisting of data and error correction detection codes.

ゲート信号103はマルチプレクサ6で第1のローパス
フィルタ6と第2のローパスフィルタ8の出力を切り替
える。
The gate signal 103 switches the output of the first low-pass filter 6 and the second low-pass filter 8 at the multiplexer 6 .

ゲート信号103がオフの場合、再生信号100は電圧
制御発振器7のクロック信号104と再生信号100と
が位相比較器4で比較され、マルチプレクサ6によって
第1のローパスフィルタ5で平滑化された位相差出力が
電圧制御発振器7の発振周波数を制御、する。この第1
のPLLループは、第1のローパスフィルタ6の帯域が
広いため高速にクロック同期引き込みを行なう。次に、
ゲート信号103がオンになると、位相比較器4のマル
チプレクサ6によって第2のローパスフィルタ8で平滑
化された位相差出力が電圧制御発振器7の発振周波数を
制御する。この第2のPLLループは、第2のローパス
フィルタ8の帯域が狭いため同期引き込みされたクロッ
クを強力にロックして1光デイスクのドロップアウトな
どによるクロック同期ズレを防止する。
When the gate signal 103 is off, the reproduced signal 100 is a phase difference obtained by comparing the clock signal 104 of the voltage controlled oscillator 7 and the reproduced signal 100 in the phase comparator 4, and smoothing the phase difference in the first low-pass filter 5 by the multiplexer 6. The output controls the oscillation frequency of the voltage controlled oscillator 7. This first
The PLL loop performs clock synchronization at high speed because the first low-pass filter 6 has a wide band. next,
When the gate signal 103 is turned on, the phase difference output smoothed by the second low-pass filter 8 by the multiplexer 6 of the phase comparator 4 controls the oscillation frequency of the voltage controlled oscillator 7. Since the second low-pass filter 8 has a narrow band, this second PLL loop strongly locks the synchronized clock to prevent clock synchronization deviation due to dropout of one optical disk or the like.

セクタ識別子部のアドレス情報は、アドレス情報を2重
にすれば1一般に10−6オーダのエラー率となるため
光ディヌク1枚当たり高々数回のエラーとなりその検出
精度は十分である。
If the address information in the sector identifier section is duplicated, the error rate will generally be on the order of 10<-6 >, so there will be at most several errors per optical dinuque, and the detection accuracy is sufficient.

以上のように本実施例によれば、セクタ識別子部IDの
アドレス検出信号から発生したゲート信号でデータフィ
ールド部のデータ部の位置を検知出来るので、PLLの
応答特性を容易に切り替えられ1信頼性が高く確度の高
いクロック再生が行なえる。
As described above, according to this embodiment, the position of the data section of the data field section can be detected using the gate signal generated from the address detection signal of the sector identifier section ID, so that the response characteristics of the PLL can be easily switched and the reliability is improved. This allows for highly accurate clock recovery.

発明の詳細 な説明したように1本発明によれば、データフィールド
部のPLL応答特性を良好に制御出来その実用的効果は
大きい。
DETAILED DESCRIPTION OF THE INVENTION As described in detail, according to the present invention, the PLL response characteristics of the data field section can be well controlled, and the practical effects thereof are significant.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例の光情報記録再生装置のクロ
ック再生回路のブロック図、第2図は同実施例の各部の
信号波形図、第3図は従来の光情報記録再生装置の構成
図である。 1・・・・・・アドレス再生回路、2・・・・・・遅延
回路、3・・・・・・モノマルチバイブレータ、4・・
・・・・位相比較器、5・・・・・・ローパスフィルタ
1(LPFl)t  e・・・・・・マルチプレクサ(
MPX)、7・・・・・・電圧制御発振器、8・・・・
・・ローパスフィルタ2(LPF2)、9・・・・・・
マルチプレクサ(MPX)、10・・・・・・微分回路
、11・・・・・・遅延回路、12・・・・・・データ
クロック発生回路、13・・・・・・位相比較器、14
・・・・・・ローパスフィルタ(LPF)、16・・・
・・・電圧制御発振器(V CO) 、 16・−=マ
ルチプレクサ(MPx)、17・・・・・・インバータ
、18・・・・・・記録済みセクタ検出回路、19・・
・・・・同期部検出回路、20・・・・・・LPF切り
替え回路、100・・・・・・再生信号、101・・・
・・・アドレス再生信号、102・・・・・・アドレス
検出信号。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第1
図 ! 第 2 図 第3図
FIG. 1 is a block diagram of a clock regeneration circuit of an optical information recording/reproducing apparatus according to an embodiment of the present invention, FIG. 2 is a signal waveform diagram of each part of the same embodiment, and FIG. 3 is a diagram of a conventional optical information recording/reproducing apparatus. FIG. 1...address regeneration circuit, 2...delay circuit, 3...mono multivibrator, 4...
...Phase comparator, 5...Low pass filter 1 (LPFl)te...Multiplexer (
MPX), 7... Voltage controlled oscillator, 8...
...Low pass filter 2 (LPF2), 9...
Multiplexer (MPX), 10...differentiation circuit, 11...delay circuit, 12...data clock generation circuit, 13...phase comparator, 14
...Low pass filter (LPF), 16...
...voltage controlled oscillator (VCO), 16...=multiplexer (MPx), 17...inverter, 18...recorded sector detection circuit, 19...
... Synchronization section detection circuit, 20 ... LPF switching circuit, 100 ... Reproduction signal, 101 ...
. . . address reproduction signal, 102 . . . address detection signal. Name of agent: Patent attorney Toshio Nakao and 1 other person No. 1
figure! Figure 2 Figure 3

Claims (1)

【特許請求の範囲】[Claims] 予め記録されたセクタ識別子部と情報を記録するデータ
フィールド部とでなる複数のセクタを有する光ディスク
に情報を記録再生する光情報記録再生装置において、デ
ータフィールド部から情報を再生するデータ再生手段と
、セクタ識別子部のアドレス情報を再生するアドレス再
生手段と、前記アドレス再生手段のアドレス検出信号か
らゲート信号を発生するゲート信号発生手段と、前記ゲ
ート信号でクロック再生応答特性を制御するクロック再
生手段を有し、前記ゲート信号によって少なくともデー
タフィールド部のデータ部期間クロック再生応答を低速
に切り替えるようにしたことを特徴とする光情報記録再
生装置。
In an optical information recording and reproducing apparatus for recording and reproducing information on an optical disc having a plurality of sectors including a sector identifier section recorded in advance and a data field section for recording information, a data reproducing means for reproducing information from the data field section; It has an address reproducing means for reproducing address information of a sector identifier section, a gate signal generating means for generating a gate signal from an address detection signal of the address reproducing means, and a clock reproducing means for controlling a clock reproduction response characteristic with the gate signal. An optical information recording/reproducing apparatus characterized in that the clock reproduction response during at least the data field section of the data field section is switched to a low speed by the gate signal.
JP22900686A 1986-09-26 1986-09-26 Optical information recording / reproducing device Expired - Fee Related JPH0690854B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP22900686A JPH0690854B2 (en) 1986-09-26 1986-09-26 Optical information recording / reproducing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22900686A JPH0690854B2 (en) 1986-09-26 1986-09-26 Optical information recording / reproducing device

Publications (2)

Publication Number Publication Date
JPS6383971A true JPS6383971A (en) 1988-04-14
JPH0690854B2 JPH0690854B2 (en) 1994-11-14

Family

ID=16885280

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22900686A Expired - Fee Related JPH0690854B2 (en) 1986-09-26 1986-09-26 Optical information recording / reproducing device

Country Status (1)

Country Link
JP (1) JPH0690854B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006129478A1 (en) * 2005-05-31 2006-12-07 Nec Corporation Pll circuit and optical disc apparatus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006129478A1 (en) * 2005-05-31 2006-12-07 Nec Corporation Pll circuit and optical disc apparatus

Also Published As

Publication number Publication date
JPH0690854B2 (en) 1994-11-14

Similar Documents

Publication Publication Date Title
JPH0462154B2 (en)
CA1171174A (en) Servo system
JPH06124546A (en) Information reproducing device
JP3083221B2 (en) Digital signal reproducing apparatus and digital signal reproducing method
JPS6383971A (en) Optical information recording and reproducing device
JPS59111423A (en) Protecting device of pll circuit for synchronizing signal regeneration
JPH0562367A (en) Data reproducing device
JP3028819B2 (en) Lock / unlock detection circuit of PLL circuit
JP3462896B2 (en) Synchronous signal generator for EFM signal
JPS62189629A (en) Dubbing device
CN1073738C (en) Frame pulse generating device for standard resolution video cassette recorder
JPH0418386B2 (en)
JPS60195778A (en) Demodulator of digital information
JPS60195781A (en) Digital information demodulator
SU1081653A1 (en) Device for recording and reproducing digital information on magnetic medium
JPH05174385A (en) Playing method for disk player
JPH01155567A (en) Digital recording and reproducing device
JPH028385B2 (en)
JPS60131662A (en) Record mode discriminating method
JPH06309810A (en) Clock reproduction circuit
JPS60127571A (en) Floppy disk device
JPH02141971A (en) Clock regenerating circuit
JPH02141976A (en) Pll circuit
JPH03266263A (en) Recording/reproducing timing generating device
JPH0771264B2 (en) Optical disc player

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees