JPS6381566U - - Google Patents
Info
- Publication number
- JPS6381566U JPS6381566U JP17654486U JP17654486U JPS6381566U JP S6381566 U JPS6381566 U JP S6381566U JP 17654486 U JP17654486 U JP 17654486U JP 17654486 U JP17654486 U JP 17654486U JP S6381566 U JPS6381566 U JP S6381566U
- Authority
- JP
- Japan
- Prior art keywords
- synchronization
- video signal
- signal
- composite video
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000002131 composite material Substances 0.000 claims 6
- 230000001360 synchronised effect Effects 0.000 claims 2
- 238000000926 separation method Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Synchronizing For Television (AREA)
Description
第1図はこの考案の一実施例による同期信号処
理回路を示す図、第2図1〜3は映像信号と、ク
ランプパルス及びサンプルホールドパルスとの関
係を表わしたタイミングチヤート、第3図は従来
の同期信号処理回路を示す図である。 図において、1はバツフア、3はコンパレータ
、6はクランプ回路、7はサンプルホールド回路
、9はクランプパルス生成回路。なお、図中、同
一符号は同一又は相当部分を示す。
理回路を示す図、第2図1〜3は映像信号と、ク
ランプパルス及びサンプルホールドパルスとの関
係を表わしたタイミングチヤート、第3図は従来
の同期信号処理回路を示す図である。 図において、1はバツフア、3はコンパレータ
、6はクランプ回路、7はサンプルホールド回路
、9はクランプパルス生成回路。なお、図中、同
一符号は同一又は相当部分を示す。
Claims (1)
- 【実用新案登録請求の範囲】 (1) 複合映像信号より分離した同期信号に基い
てクランプパルス及びサンプルホールドパルスを
生成する同期生成回路と、上記クランプパルス周
期に基いて複合映像信号中の一定基準レベルを所
定電圧レベルにクランプするクランプ回路と、ク
ランプされた複合映像信号を上記サンプルホール
ドパルスに基いて同期信号周期でサンプルホール
ドするサンプルホールド回路と、サンプルホール
ド値を閾値として、上記クランプ後の複合映像信
号とを比較して同期信号を複合映像信号より分離
出力すると共に、同期信号を上記同期生成回路へ
入力する同期分離回路とを備えたことを特徴とす
る同期信号処理回路。 (2) 上記クランプ回路は複合映像信号のバース
ト信号レベルを零電位レベルに強制的にクランプ
することを特徴とする実用新案登録請求の範囲第
1項記載の同期信号処理回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17654486U JPS6381566U (ja) | 1986-11-17 | 1986-11-17 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17654486U JPS6381566U (ja) | 1986-11-17 | 1986-11-17 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6381566U true JPS6381566U (ja) | 1988-05-28 |
Family
ID=31116887
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP17654486U Pending JPS6381566U (ja) | 1986-11-17 | 1986-11-17 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6381566U (ja) |
-
1986
- 1986-11-17 JP JP17654486U patent/JPS6381566U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6381566U (ja) | ||
JPS6183376U (ja) | ||
JPS6121183U (ja) | ドロツプアウト補償回路 | |
JPS5843075U (ja) | 同期agc回路 | |
JPS6110366A (ja) | 同期信号分離装置 | |
JPS6047374U (ja) | インタ−フェイス回路 | |
JPS6235789A (ja) | デ−タ分離回路 | |
JPS6214859U (ja) | ||
JPS61195170U (ja) | ||
JPH03151769A (ja) | クランプパルス発生回路 | |
JPH052039B2 (ja) | ||
JPH01175063U (ja) | ||
JPS6385968U (ja) | ||
JPH02126468U (ja) | ||
JP2508519B2 (ja) | 所定周波数信号の伝送回路 | |
JPS5883863U (ja) | 同期信号分離回路 | |
JPS60169974U (ja) | 雑音除去回路 | |
JPS58104042U (ja) | 同期検出回路 | |
JPS63163028U (ja) | ||
JPS62143359U (ja) | ||
JPH0275871U (ja) | ||
JPH0373087U (ja) | ||
JPH0336271U (ja) | ||
JPS6340071U (ja) | ||
JPS58116369U (ja) | Agc制御信号の検出パルス成形回路 |