JPS6380652U - - Google Patents
Info
- Publication number
- JPS6380652U JPS6380652U JP17400286U JP17400286U JPS6380652U JP S6380652 U JPS6380652 U JP S6380652U JP 17400286 U JP17400286 U JP 17400286U JP 17400286 U JP17400286 U JP 17400286U JP S6380652 U JPS6380652 U JP S6380652U
- Authority
- JP
- Japan
- Prior art keywords
- microcomputer system
- interface circuit
- bus
- data
- out memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000002093 peripheral effect Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 101100298888 Arabidopsis thaliana PAD2 gene Proteins 0.000 description 1
- 101100030928 Arabidopsis thaliana PAF1 gene Proteins 0.000 description 1
- 101100465385 Arabidopsis thaliana PAF2 gene Proteins 0.000 description 1
- 102000012677 DET1 Human genes 0.000 description 1
- 101150113651 DET1 gene Proteins 0.000 description 1
- 101100398338 Enterococcus faecalis (strain ATCC 700802 / V583) prs2 gene Proteins 0.000 description 1
- 101100510342 Listeria ivanovii prs gene Proteins 0.000 description 1
- 101100137870 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) PRE10 gene Proteins 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 101150077839 pac1 gene Proteins 0.000 description 1
- 101150086435 prs1 gene Proteins 0.000 description 1
Landscapes
- Information Transfer Systems (AREA)
Description
第1図は本考案の回路構成例を示すブロツク図
、第2図は従来例のブロツク図である。 CPU…マイクロコンピユータシステム、AD
R DET1,ADR DETn…アドレス検出
回路、CONT GATE…ゲート回路、FIF
O…フアーストインフアーストアウトメモリ、O
THER DEVICE…他の周辺機器、ADR
BUS…アドレスバス、ADR PRS1,A
DR PRSn…所定アドレス値、G…アドレス
一致信号、CONT BUS…制御バス、R/W
…読み出し/書き込み制御信号、DATA BU
S…データバス、CONT…他の周辺機器からの
FIFO読み出し/書き込み制御信号、DATA
…他の周辺機器用のFIFOからの読み出しデー
タ/FIFOへの書き込みデータ。
、第2図は従来例のブロツク図である。 CPU…マイクロコンピユータシステム、AD
R DET1,ADR DETn…アドレス検出
回路、CONT GATE…ゲート回路、FIF
O…フアーストインフアーストアウトメモリ、O
THER DEVICE…他の周辺機器、ADR
BUS…アドレスバス、ADR PRS1,A
DR PRSn…所定アドレス値、G…アドレス
一致信号、CONT BUS…制御バス、R/W
…読み出し/書き込み制御信号、DATA BU
S…データバス、CONT…他の周辺機器からの
FIFO読み出し/書き込み制御信号、DATA
…他の周辺機器用のFIFOからの読み出しデー
タ/FIFOへの書き込みデータ。
Claims (1)
- フアーストインフアーストアウトメモリを備え
るマイクロコンピユータシステムのインターフエ
イス回路において、前記フアーストインフアース
トアウトメモリとマイクロコンピユータシステム
間のメモリ内容の転送をブロツク転送可能に構成
したことを特徴とするインターフエイス回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17400286U JPS6380652U (ja) | 1986-11-14 | 1986-11-14 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17400286U JPS6380652U (ja) | 1986-11-14 | 1986-11-14 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6380652U true JPS6380652U (ja) | 1988-05-27 |
Family
ID=31111993
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP17400286U Pending JPS6380652U (ja) | 1986-11-14 | 1986-11-14 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6380652U (ja) |
-
1986
- 1986-11-14 JP JP17400286U patent/JPS6380652U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6380652U (ja) | ||
JPS6327952U (ja) | ||
JPS5894036U (ja) | マイクロコンピユ−タの異常警告装置 | |
JPS6065845U (ja) | 読出専用記憶装置 | |
JPS58147050U (ja) | 情報処理装置 | |
JPS6368054U (ja) | ||
JPS6384650U (ja) | ||
JPS59118048U (ja) | 双方向ダイレクトメモリアクセス転送回路 | |
JPH048154U (ja) | ||
JPS59182762U (ja) | 情報処理装置 | |
JPS5984636U (ja) | デ−タ転送制御装置 | |
JPS60180051U (ja) | データ伝送制御装置 | |
JPS6284845U (ja) | ||
JPS63168549U (ja) | ||
JPS6339754U (ja) | ||
JPS6348246U (ja) | ||
JPS5851352U (ja) | アナログ入力コントロ−ラ | |
JPS63192843U (ja) | ||
JPS58150129U (ja) | デユアル制御装置 | |
JPS6057855U (ja) | デュアルcpu方式情報処理装置 | |
JPS6010349U (ja) | メモリ共有装置 | |
JPS58179536U (ja) | 入出力チヤネルの制御装置 | |
JPS62169850U (ja) | ||
JPS6065843U (ja) | メモリアドレス拡張回路 | |
JPS5894022U (ja) | オンライン高速デ−タ編集制御システム |