JPS58150129U - デユアル制御装置 - Google Patents
デユアル制御装置Info
- Publication number
- JPS58150129U JPS58150129U JP4470982U JP4470982U JPS58150129U JP S58150129 U JPS58150129 U JP S58150129U JP 4470982 U JP4470982 U JP 4470982U JP 4470982 U JP4470982 U JP 4470982U JP S58150129 U JPS58150129 U JP S58150129U
- Authority
- JP
- Japan
- Prior art keywords
- control device
- interface
- dual control
- state
- interrupt register
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
図は本考案における2系列制御の入出力装置と制御装置
の一実施例構成図である。 1.2・・・制御装置、3. 4. 5. 6・・・イ
ンタフェース信号、7.8・・・予約レジスタ、9.1
0・・・割込レジスタ、11.12・・・割込信号、1
3・・・入出力装置、14.18・・・セット信号、1
5,16゜17・・・リセット信号、19・・・インタ
フェースデコード部。
の一実施例構成図である。 1.2・・・制御装置、3. 4. 5. 6・・・イ
ンタフェース信号、7.8・・・予約レジスタ、9.1
0・・・割込レジスタ、11.12・・・割込信号、1
3・・・入出力装置、14.18・・・セット信号、1
5,16゜17・・・リセット信号、19・・・インタ
フェースデコード部。
Claims (1)
- 2系列の制御装置よりアクセス可能な入出力装置におい
て、他系が予約状態にあるとき自系から他系に対して、
インタフェースの動作チェックを要求する割込レジスタ
と他系の要求により自系がインタフェースチェック動作
を完了したとき他系に対して割り込みレジスタをリセッ
トする回路とを持ち、他系の装置予約状態が正常なイン
タフェース制御状態にあるか否かをチェックする機能を
有することを特徴とするデュアル制御装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4470982U JPS58150129U (ja) | 1982-03-31 | 1982-03-31 | デユアル制御装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4470982U JPS58150129U (ja) | 1982-03-31 | 1982-03-31 | デユアル制御装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS58150129U true JPS58150129U (ja) | 1983-10-07 |
Family
ID=30055757
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4470982U Pending JPS58150129U (ja) | 1982-03-31 | 1982-03-31 | デユアル制御装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58150129U (ja) |
-
1982
- 1982-03-31 JP JP4470982U patent/JPS58150129U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS58150129U (ja) | デユアル制御装置 | |
JPS6087046U (ja) | 入力回路チエツク装置 | |
JPS6071956U (ja) | バ−ジヨンチエツク機能を有するマルチcpuシステム | |
JPS591239U (ja) | ソリツド・ステ−ト・リレ− | |
JPS5851359U (ja) | 出力回路 | |
JPS6119856U (ja) | 暴走検出システム初期化回路 | |
JPS5996610U (ja) | バス異常検出回路 | |
JPS5824851U (ja) | 移動体制御装置の情報変更装置 | |
JPS58164025U (ja) | エラ−制御回路 | |
JPS5851336U (ja) | ダイレクト・メモリ・アクセス制御回路 | |
JPS6116647U (ja) | 暴走検出システム初期化回路 | |
JPS60145481U (ja) | ビデオプロジエクタ | |
JPS58124821U (ja) | デ−タ入力装置 | |
JPS618354U (ja) | ダイレクトメモリアクセス装置 | |
JPS6119855U (ja) | 暴走検出システム初期化回路 | |
JPS59169633U (ja) | バツフア回路 | |
JPS58113139U (ja) | キ−スイツチのレスポンス回路 | |
JPS60153355U (ja) | マルチcpuシステムの制御装置 | |
JPS5992929U (ja) | Dma装置のメモリ監視装置 | |
JPS6020655U (ja) | 非同期バス結合方式コンピユ−タシステムの異常監視装置 | |
JPS59174648U (ja) | 補助記憶装置 | |
JPS5988749U (ja) | ウオツチドツグタイマによるcpu監視装置 | |
JPS58172284U (ja) | 遠方監視制御装置 | |
JPS6130146U (ja) | 制御回路 | |
JPS59100346U (ja) | マイクロプログラム動作記憶装置 |