JPS6284845U - - Google Patents
Info
- Publication number
- JPS6284845U JPS6284845U JP17437285U JP17437285U JPS6284845U JP S6284845 U JPS6284845 U JP S6284845U JP 17437285 U JP17437285 U JP 17437285U JP 17437285 U JP17437285 U JP 17437285U JP S6284845 U JPS6284845 U JP S6284845U
- Authority
- JP
- Japan
- Prior art keywords
- control circuit
- expansion unit
- electronic device
- output buffer
- main body
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Input From Keyboards Or The Like (AREA)
- Bus Control (AREA)
Description
図面は本考案の電子機器の構成を示すブロツク
図である。 1……パーソナルコンピユータ、2……拡張ユ
ニツト、3……ケーブル、4……制御回路、5…
…プログラムメモリ、6……データメモリ、7…
…キーボード、8……表示器、12……出力バツ
フア回路、14……検出回路。
図である。 1……パーソナルコンピユータ、2……拡張ユ
ニツト、3……ケーブル、4……制御回路、5…
…プログラムメモリ、6……データメモリ、7…
…キーボード、8……表示器、12……出力バツ
フア回路、14……検出回路。
Claims (1)
- 制御回路等を内蔵した本体にケーブルで接続さ
れた拡張ユニツトでシステムを構成するパーソナ
ルコンピユータ等の電子機器に於いて、本体の制
御回路が拡張ユニツトをアクセスしているか否か
を検出する手段と、制御回路と拡張ユニツト間に
制御回路と拡張ユニツトを接続するシステムバス
の信号を、接続ケーブル上に送出しないよう遮断
する出力バツフア回路を設け、前記検出手段によ
り出力バツフア回路を制御するよう構成したこと
を特徴とする電子機器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17437285U JPS6284845U (ja) | 1985-11-13 | 1985-11-13 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17437285U JPS6284845U (ja) | 1985-11-13 | 1985-11-13 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6284845U true JPS6284845U (ja) | 1987-05-30 |
Family
ID=31112692
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP17437285U Pending JPS6284845U (ja) | 1985-11-13 | 1985-11-13 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6284845U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01162435A (ja) * | 1987-12-18 | 1989-06-26 | Fujitsu Ltd | 妨害電波防止回路 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60169961A (ja) * | 1984-02-14 | 1985-09-03 | Fujitsu Ltd | バス拡張アダプタ制御方式 |
-
1985
- 1985-11-13 JP JP17437285U patent/JPS6284845U/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60169961A (ja) * | 1984-02-14 | 1985-09-03 | Fujitsu Ltd | バス拡張アダプタ制御方式 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01162435A (ja) * | 1987-12-18 | 1989-06-26 | Fujitsu Ltd | 妨害電波防止回路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6034648U (ja) | マイクロコンピユータにおけるメモリ・ページング・システム | |
JPS6284845U (ja) | ||
JPS62195863U (ja) | ||
JPS6281145U (ja) | ||
JPH0350262U (ja) | ||
JPS635501U (ja) | ||
JPS62187351U (ja) | ||
JPS6384650U (ja) | ||
JPS59174647U (ja) | デイジタル制御装置の内部デ−タのモニタ装置 | |
JPS648453A (en) | Trace system for multiprocessor system | |
JPS6214536U (ja) | ||
JPS6071962U (ja) | 動作モ−ド設定装置 | |
JPS6327955U (ja) | ||
JPS5872800U (ja) | 設定デ−タのメモリ保護装置 | |
JPS63135436U (ja) | ||
JPS61147447U (ja) | ||
JPS59182762U (ja) | 情報処理装置 | |
JPS6092341U (ja) | フロツピ−デイスクユニツト | |
JPS61651U (ja) | 割込信号発生装置 | |
JPS5858644U (ja) | 電源オンオフ監視装置 | |
JPS6452066U (ja) | ||
JPS647333U (ja) | ||
JPH0289545U (ja) | ||
JPS6457535U (ja) | ||
JPS6439536U (ja) |