JPS6359023A - A/d converter - Google Patents
A/d converterInfo
- Publication number
- JPS6359023A JPS6359023A JP20092486A JP20092486A JPS6359023A JP S6359023 A JPS6359023 A JP S6359023A JP 20092486 A JP20092486 A JP 20092486A JP 20092486 A JP20092486 A JP 20092486A JP S6359023 A JPS6359023 A JP S6359023A
- Authority
- JP
- Japan
- Prior art keywords
- converter
- potential
- circuit
- signal
- video signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000010586 diagram Methods 0.000 description 7
- 230000000694 effects Effects 0.000 description 4
- 230000002093 peripheral effect Effects 0.000 description 3
- 238000000034 method Methods 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 1
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Description
【発明の詳細な説明】
産業上の利用分野
本発明はアナログ信号、特にアナログの映像信号をデジ
タル信号に変換するA / D変換器に関するものであ
る。DETAILED DESCRIPTION OF THE INVENTION Field of Industrial Application The present invention relates to an A/D converter that converts analog signals, particularly analog video signals, into digital signals.
従来の技術
アナログの映像信号をデジタル信号に変換するA/D変
換器は、高速性と高精度の両立が要求される。精度は変
換されたデジタル信号のビット数によって決まり、1ピ
ット増すごとに、2倍向上する。しかし、現在の半導体
技術では、ビット数の多い高速A/D変換器の実現は困
難を極めている。そのため、ビット数の少ない高速なA
/D変換器で精度を向上させるための提案がいくつかな
されてきた。2. Description of the Related Art An A/D converter that converts an analog video signal into a digital signal is required to have both high speed and high accuracy. Accuracy is determined by the number of bits in the converted digital signal, and increases by a factor of two for each additional pit. However, with current semiconductor technology, it is extremely difficult to realize a high-speed A/D converter with a large number of bits. Therefore, high-speed A with a small number of bits
Several proposals have been made to improve accuracy in /D converters.
従来のA/D変換器のビット精度向上のための方法とし
ては、テレビジョン学会技術報告VOL。As a method for improving the bit precision of conventional A/D converters, see the Technical Report of the Television Society VOL.
9、黒14PP57〜62に示されている。9, black 14PP57-62.
第3図はこの従来のA / D変換器のブロック図3、
、、−7
を示すものであり、1はゲインが2の増幅器、4は映像
信号の直流電位を基準電圧源9の電位にクランプするク
ランプ回路、5はクランプ回路4にクランプパルスや、
A / D変換器6,7に駆動用クロック信号を供給す
る同期信号発生器、6.了はアナログ信号をnビットの
デジタル信号に変換するA / D変換器、9,10.
11はA / D変換器6,7の入力電圧範囲(これは
リファレンス電圧範囲とも言われている)を決定する基
準電圧源(これはリファレンス電圧源とも言われている
)、8はA/D変換器6,7で変換されたデジタル信号
を演算処理、例えば加算を行う演算処理器、12はA
/ D変換器6へ入力されるクロックレベルを適正レベ
ルにシフトするレベルシフト回路、13はA / D変
換器6のデジタル信号のレベルを変えるレベルシフト回
路である。Figure 3 is a block diagram of this conventional A/D converter.
, , -7, 1 is an amplifier with a gain of 2, 4 is a clamp circuit that clamps the DC potential of the video signal to the potential of the reference voltage source 9, and 5 is a clamp pulse or a
6. a synchronization signal generator that supplies driving clock signals to the A/D converters 6 and 7; Finally, an A/D converter that converts an analog signal into an n-bit digital signal, 9, 10.
11 is a reference voltage source (also called a reference voltage source) that determines the input voltage range (also called a reference voltage range) of the A/D converters 6 and 7; 8 is an A/D 12 is an arithmetic processor that performs arithmetic processing, for example, addition, on the digital signals converted by the converters 6 and 7;
A level shift circuit 13 shifts the clock level input to the A/D converter 6 to an appropriate level; 13 is a level shift circuit that changes the level of the digital signal of the A/D converter 6;
以上のように構成されたA/D変換器について、以下そ
の動作について述べる。The operation of the A/D converter configured as described above will be described below.
映像信号は、増幅器1で2倍に増幅されたあと、クラン
プ回路4によってブランキング部分が基準電圧源9によ
って決まる電位vref+ (リファレンス電圧Vre
fjとも言う)にクランプされ、A/′D変換器に入力
される。A / D変換器6は基準電圧源11の電位v
refsと基準電圧源10の電位Vrefz (リファ
レンス電圧Vref2とも言う)で決まる電位差(Vr
efs Vref2)をnビットのデジタル信号に変
換する。同じ(A/D変換器7は電位差(Vrefz
−Vref+ ) k nビットに変換する。各A /
D変換器6,7で変換されたデジタル信号は演算処理
器8で加算され(n−1−1)のデジタル信号となる。After the video signal is amplified twice by the amplifier 1, the blanking portion is amplified by the clamp circuit 4 at a potential vref+ (reference voltage Vre) determined by the reference voltage source 9.
fj) and input to an A/'D converter. The A/D converter 6 receives the potential v of the reference voltage source 11.
A potential difference (Vr
efs Vref2) into an n-bit digital signal. Same (A/D converter 7 has potential difference (Vrefz
-Vref+) k Convert to n bits. Each A/
The digital signals converted by the D converters 6 and 7 are added together by the arithmetic processor 8, resulting in (n-1-1) digital signals.
さて、以上のように構成されたA/D変換器の精度につ
いて述べる。まず、比較のためにA / D変換器7を
単独で働かせた場合の精度について述べる。Now, the accuracy of the A/D converter configured as above will be described. First, for comparison, the accuracy when the A/D converter 7 is operated alone will be described.
第4図はA/D変換器7が単独の場合の構成を示すもの
で、第5図(A)に示すように電位差(Vref2Vr
ef+ )の間にあるアナログの映像信号がnビットの
デジタル信号に変換される。一方、第3図の場合、増幅
器1で2倍に増幅された映像信号がxy
A / D変換器6.了に入力される。第5図(B)に
示すように第5図(A)と同じ信号が入力されても、(
Vrefs −Vref2) = (Vref2− V
ref+ )とするとその下位半分がA / D変換器
Tによって、上位半分がA / D変換器6によってそ
れぞれnビットのデジタル信号に変換される。これらを
加算した信号はn−)−1ビツトになる。従って、A
/ D変換器に単独で使用する場合と同じアナログ信号
を入力しても(n−1−1)ビットのデジタル信号に変
換され、精度が2倍となる。FIG. 4 shows the configuration when the A/D converter 7 is independent, and as shown in FIG. 5(A), the potential difference (Vref2Vr
ef+) is converted into an n-bit digital signal. On the other hand, in the case of FIG. 3, the video signal amplified twice by amplifier 1 is sent to xy A/D converter 6. It will be entered at the end. As shown in FIG. 5(B), even if the same signal as in FIG. 5(A) is input, (
Vrefs −Vref2) = (Vref2− V
ref+), the lower half thereof is converted into an n-bit digital signal by the A/D converter T, and the upper half thereof is converted by the A/D converter 6 into an n-bit digital signal. The signal obtained by adding these together becomes n-)-1 bits. Therefore, A
/ Even if the same analog signal as used alone is input to the D converter, it will be converted to a (n-1-1) bit digital signal, and the accuracy will be doubled.
このように、第3図に示す構成によってA/D変換器の
精度を向上できる。この従来例で示す構成は1ビツトの
精度向上のためにnピッ) A/D変換器を2個必要と
するが、高速でn+1ビットのA / D変換器を実現
することより格段に効果がある。しかも同じ手法を使っ
て必要なだけの精度を得ることができる。In this way, the accuracy of the A/D converter can be improved by the configuration shown in FIG. The configuration shown in this conventional example requires two n-bit A/D converters to improve accuracy per bit, but it is much more effective than realizing a high-speed n+1-bit A/D converter. be. And you can use the same technique to get as much precision as you need.
発明が解決しようとする問題点
しかしながら上記に示す構成では以下に述べるような問
題点を有していた。Problems to be Solved by the Invention However, the configuration shown above has the following problems.
一般に、A / D変換器は入力電圧範囲をあらかじめ
決められた値に設定したときのみ精度が得られるが、そ
れを任意に設定できない。ところで、第3図に示す従来
の構成においては、A/D変換器6は入力電圧範囲の上
限と下限を人/D変換器了の入力電圧範囲に比べVre
f2だけ高くしなければならない。しかしながら、入力
電圧範囲は前述したように適正な設定値というものがあ
るから、結局、例えばA/D変換器7の電源電圧及びグ
ラウンドkVref’2だけ高くして、A / D変換
器7にとっては入力電圧範囲がVrefまたけ高い状態
が設定値どおりであるようにしなければならない。Generally, an A/D converter can achieve accuracy only when the input voltage range is set to a predetermined value, but it cannot be set arbitrarily. By the way, in the conventional configuration shown in FIG. 3, the A/D converter 6 compares the upper and lower limits of the input voltage range with the input voltage range of the human/D converter.
It is necessary to increase f2. However, as mentioned above, there is an appropriate set value for the input voltage range, so in the end, for example, by increasing the power supply voltage and ground kVref'2 of the A/D converter 7, It is necessary to ensure that the input voltage range is as high as Vref as the set value.
A / D変換器のように高精度を要求されるものは、
グラウンドを基準として働かせるのが最も安定であり、
従来の構成では電源の数が増すだけでなく安定性、精度
が劣化する。また電源電圧が変わると、A/D変換器ら
に入力されるクロック、出力されるデジタル信号のレベ
ルをシフトしなければならなくなり、レベルシフト回路
12.13が必要となる。高速なデジタル信号をレベル
シフトす7、。Items that require high precision, such as A/D converters,
It is most stable to work with the ground as a reference,
Conventional configurations not only increase the number of power supplies but also degrade stability and accuracy. Furthermore, when the power supply voltage changes, it becomes necessary to shift the level of the clock input to the A/D converters and the digital signal output, and level shift circuits 12 and 13 are required. 7. Level-shifting high-speed digital signals.
るのはかなりの回路規模を必要とする。requires a considerable circuit size.
このように従来の方式ではA / D変換器の精度を理
論的には2倍向上させることができるが、安定性や周辺
回路規模の増大を招き、その能力を充分に発揮できなか
った。As described above, although the conventional method can theoretically improve the accuracy of the A/D converter by twice, it has not been able to fully demonstrate its capabilities due to increased stability and peripheral circuit scale.
本発明はかかる点に鑑み、安定性が高く、周辺回路も容
易に実現でき、理論的性能を充分に発揮するA / D
変換器を提供すること全目的とする。In view of these points, the present invention provides an A/D that is highly stable, can easily implement peripheral circuits, and fully exhibits theoretical performance.
The entire purpose is to provide a converter.
問題点を解決するための手段
本発明は上記目的を達するため、映像信号が入力される
第1のA/D変換器と、前記映像信号の直流電位をシフ
トするシフト回路と、前記シフト回路の出力信号が入力
される第2のA/D変換器と、第1A/D変換器と第2
のA / D変換器の出力信号を演算処理する処理回路
とを備えた構成となっている。Means for Solving the Problems In order to achieve the above object, the present invention includes a first A/D converter to which a video signal is input, a shift circuit for shifting the DC potential of the video signal, and a shift circuit for shifting the DC potential of the video signal. a second A/D converter to which an output signal is input; a first A/D converter;
The configuration includes a processing circuit that performs arithmetic processing on the output signal of the A/D converter.
作用
本発明は前記した構成により、映像信号の直流電位をシ
フトして第2のA / D変換器に入力することにより
、第10A / D変換器と第2のA / D変換器が
同一の電源電圧で働くようになり、精度が理論的に設定
された性能を十分発揮するようにできるものである。Effect of the present invention With the above-described configuration, the DC potential of the video signal is shifted and inputted to the second A/D converter, so that the tenth A/D converter and the second A/D converter are the same. It works with the power supply voltage, and its accuracy allows it to fully demonstrate the theoretically set performance.
実施例
第1図は本発明の第1の実施例におけるA / D変換
器のブロック図を示すもので、第3図と同一部には同一
番号を付している。第1図において、2はスイッチ回路
3の出力信号のブランキング部分における直流電位が基
準電位vref1と同じになるようにする出力信号の直
流電位をレベルシフトするレベルシフト回路、3は同期
信号発生器6より供給されるブランキング信号によって
、クランプ回路4で基準電位vref+にクランプされ
た信月のブランキング部分を基準電位vre f2に置
き換えるスイッチ回路である。Embodiment FIG. 1 shows a block diagram of an A/D converter in a first embodiment of the present invention, and the same parts as in FIG. 3 are given the same numbers. In FIG. 1, 2 is a level shift circuit that level-shifts the DC potential of the output signal so that the DC potential in the blanking part of the output signal of the switch circuit 3 becomes the same as the reference potential vref1, and 3 is a synchronization signal generator. This is a switch circuit that replaces the blanking portion of Shingetsu, which is clamped to the reference potential vref+ by the clamp circuit 4, with the reference potential vref+ by the blanking signal supplied from the clamp circuit 6.
以上のように構成された本実施例のA/D変換器につい
て、第2図を用いてその動作を説明する。The operation of the A/D converter of this embodiment configured as described above will be explained using FIG. 2.
増幅器1により増幅された映像信号はクランプ回路4で
Vreflにクランプされ、その波形は第2図(A)の
ようになる。前記映像信号はスイッチ回路39、、。The video signal amplified by the amplifier 1 is clamped to Vrefl by the clamp circuit 4, and its waveform becomes as shown in FIG. 2(A). The video signal is sent to a switch circuit 39, .
によってブランキング期間がvref2に置き換えられ
、第2図(B)のようになる。レベルシフト回路2は前
記ブランキング部分の電位が基準電位Vref+となる
ように電流電位をシフトする。第2図(C)はその様子
を示している。クランプ回路4の出力信号とレベルシフ
ト回路2の出力信号はそれぞれp、 / D変換器7.
eVc入力される。従って、第3図に示す従来例と同じ
ように増幅器1に入力されたアナログ信号の下側半分は
A/D変換器7によって、上側半分はA / D変換器
6によってそれぞれnピントのデジタル信号に変換され
、演算処理器8で加算され(n+1)ピットのデジタル
信号になる。これによって、精度は単独で働かせた場合
の2倍となる。しかも、A/D変換器6はA/D変換器
7と同じ入力電圧範囲で働くから、電源電圧を従来のよ
うにシフトしなくてもよく、安定に動作し、精度が理論
値と同じたけ改善される。寸たデジタルのレベルシフト
回路12 、131c比べ、アナログのレベルシフトは
構成が簡単であり、スイッチ回路3も小型の汎用ICで
実現できるので、周辺回路規模も小さくなる。The blanking period is replaced by vref2, as shown in FIG. 2(B). The level shift circuit 2 shifts the current potential so that the potential of the blanking portion becomes the reference potential Vref+. FIG. 2(C) shows this situation. The output signal of the clamp circuit 4 and the output signal of the level shift circuit 2 are respectively transferred to a p/D converter 7.
eVc is input. Therefore, as in the conventional example shown in FIG. 3, the lower half of the analog signal input to the amplifier 1 is converted into a digital signal of n pints by the A/D converter 7, and the upper half by the A/D converter 6. are converted into a digital signal of (n+1) pits and added by the arithmetic processor 8. This results in twice the accuracy as when working alone. Moreover, since the A/D converter 6 works in the same input voltage range as the A/D converter 7, there is no need to shift the power supply voltage as in the conventional case, it operates stably, and the accuracy is the same as the theoretical value. Improved. Compared to the small digital level shift circuits 12 and 131c, the analog level shift has a simple configuration, and the switch circuit 3 can also be realized with a small general-purpose IC, so the scale of the peripheral circuits is also reduced.
以上のように本実施例によれば、A / D変換器6に
入力される映像信号の直流電位をレベルシフトしてA
/ D変換器7に入力することにより、回路規模が小さ
く安定に動作し理論と同じ精度向上を得ることができる
。As described above, according to this embodiment, the DC potential of the video signal input to the A/D converter 6 is level-shifted to
/ By inputting the signal to the D converter 7, the circuit scale is small, the circuit operates stably, and the same accuracy improvement as the theory can be obtained.
なお、本実施例においてブランキング期間を基準電位と
置き換えたが、基準電位とはY等しい電位を発生させて
置き換えてもよく、さらにクランプ回路4に入力する電
圧も基準電位とは×等しい電位でもよい。さらにブラン
キング期間にA/D変換器7の入力電圧範囲とほぼ等し
い高さのノ(ルスを加算しても同じ効果が得られる。In this embodiment, the blanking period is replaced with a reference potential, but it may be replaced by generating a potential that is Y equal to the reference potential.Furthermore, the voltage input to the clamp circuit 4 may also be a potential that is × equal to the reference potential. good. Furthermore, the same effect can be obtained by adding a noise whose height is approximately equal to the input voltage range of the A/D converter 7 during the blanking period.
また、A/D変換器6と7に同じ基準電圧Vref+と
vref2 k入力したが、異る基準電圧が入力されて
いる場合も同じような構成によって効果が得られる。Furthermore, although the same reference voltages Vref+ and vref2k are input to the A/D converters 6 and 7, similar effects can be obtained even if different reference voltages are input.
1だ、信号の極性が反対になっても本発明は適用できる
が、置き換える基準電位やシフトする電圧が変わること
は言うまでもない。1. The present invention can be applied even if the polarity of the signal is reversed, but it goes without saying that the reference potential to be replaced and the voltage to be shifted will change.
112、−ジ
さらに、A/D変換器を2個使って精度を2倍向上させ
るのを例にして説明したが、複数個使って精度を向上さ
せるものにも適用できることは言うまでもない。112.-J Furthermore, although the explanation has been given using an example in which two A/D converters are used to improve the precision by two times, it goes without saying that the present invention can also be applied to a system in which a plurality of A/D converters are used to improve the precision.
発明の詳細
な説明したように、本発明によればA / D変換器の
精度が理論値どおり改善でき、特に映像信号等の高速で
かつ高精度を要求される分野においては、その実用的効
果が太きいものである。As described in detail, according to the present invention, the accuracy of the A/D converter can be improved according to the theoretical value, and its practical effects are particularly noticeable in fields that require high speed and high precision, such as video signals. is thick.
第1図は本発明の一実施例におけるA / D変換器の
ブロック図、第2図は同本実施例の各部の動作を示す波
形図、第3図、第4図は従来のA/D変換器のブロック
図、第5図は同従来例の動作を示す波形図である。
1・・・・・・増幅器、2・・・・・・レベルシフト回
路、3・・・・・・スイッチ回路、4・・・・・・クラ
ンプ回路、5・・・・・・同期信号発生器、6,7・・
・・・・A/D変換器、8・・・・・・演算処理器。
代理人の氏名 弁理士 中 尾 敏 男 ほか1名第5
図
σoo−orFig. 1 is a block diagram of an A/D converter according to an embodiment of the present invention, Fig. 2 is a waveform diagram showing the operation of each part of the same embodiment, and Figs. 3 and 4 are a diagram of a conventional A/D converter. A block diagram of the converter and FIG. 5 are waveform diagrams showing the operation of the conventional example. 1...Amplifier, 2...Level shift circuit, 3...Switch circuit, 4...Clamp circuit, 5...Synchronization signal generation Vessel, 6, 7...
...A/D converter, 8... Arithmetic processor. Name of agent: Patent attorney Toshio Nakao and 1 other person No. 5
Figure σoo-or
Claims (2)
記映像信号の直流電位をシフトするシフト回路と、前記
シフト回路の出力信号が入力される少なくとも第2のA
/D変換器と、第1、第2のA/D変換器の出力信号を
演算処理する処理回路とを具備してなるA/D変換器。(1) A first A/D converter to which a video signal is input, a shift circuit that shifts the DC potential of the video signal, and at least a second A/D converter to which the output signal of the shift circuit is input.
An A/D converter comprising: a /D converter; and a processing circuit that performs arithmetic processing on output signals of first and second A/D converters.
一定期間を第1のA/D変換器の入力電圧範囲の上限も
しくは下限の電位と同じかほゞ等しい電位に置換える回
路かまたは映像信号のブランキング期間中の一定期間に
第1のA/D変換器の入力電圧範囲と同じかほゞ等しい
高さのパルスを加算する回路と、前記期間の電位が第2
のA/D変換器の入力電圧範囲の上限もしくは下限と同
じかほゞ等しくなるように直流電位をシフトする回路と
からなる特許請求の範囲第1項記載のA/D変換器。(2) The shift circuit is a circuit that replaces a certain period during the blanking period of the video signal with a potential that is the same as or approximately equal to the upper or lower limit potential of the input voltage range of the first A/D converter, or the video signal a circuit that adds a pulse with a height equal to or approximately equal to the input voltage range of the first A/D converter during a certain period during the blanking period of the first A/D converter;
2. The A/D converter according to claim 1, further comprising a circuit for shifting a DC potential to be equal to or substantially equal to an upper or lower limit of an input voltage range of the A/D converter.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61200924A JP2511896B2 (en) | 1986-08-27 | 1986-08-27 | A / D converter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61200924A JP2511896B2 (en) | 1986-08-27 | 1986-08-27 | A / D converter |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6359023A true JPS6359023A (en) | 1988-03-14 |
JP2511896B2 JP2511896B2 (en) | 1996-07-03 |
Family
ID=16432541
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP61200924A Expired - Lifetime JP2511896B2 (en) | 1986-08-27 | 1986-08-27 | A / D converter |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2511896B2 (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0346242U (en) * | 1989-09-11 | 1991-04-30 | ||
JPH0613903A (en) * | 1992-06-26 | 1994-01-21 | Japan Servo Co Ltd | A/d converter |
JP2007184698A (en) * | 2006-01-05 | 2007-07-19 | Yamatake Corp | Light receiving amplifier |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6022035U (en) * | 1983-06-17 | 1985-02-15 | 日立建機株式会社 | A/D conversion device |
JPS60194620A (en) * | 1984-03-16 | 1985-10-03 | Shinko Electric Co Ltd | A/d converting method |
JPS61123313A (en) * | 1984-11-20 | 1986-06-11 | Nec Corp | Analog-digital converting circuit |
-
1986
- 1986-08-27 JP JP61200924A patent/JP2511896B2/en not_active Expired - Lifetime
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6022035U (en) * | 1983-06-17 | 1985-02-15 | 日立建機株式会社 | A/D conversion device |
JPS60194620A (en) * | 1984-03-16 | 1985-10-03 | Shinko Electric Co Ltd | A/d converting method |
JPS61123313A (en) * | 1984-11-20 | 1986-06-11 | Nec Corp | Analog-digital converting circuit |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0346242U (en) * | 1989-09-11 | 1991-04-30 | ||
JPH0613903A (en) * | 1992-06-26 | 1994-01-21 | Japan Servo Co Ltd | A/d converter |
JP2007184698A (en) * | 2006-01-05 | 2007-07-19 | Yamatake Corp | Light receiving amplifier |
Also Published As
Publication number | Publication date |
---|---|
JP2511896B2 (en) | 1996-07-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0442619A (en) | D/a converter | |
KR940017236A (en) | Analog digital converter | |
JPH0754910B2 (en) | AD converter | |
US6362766B1 (en) | Variable pulse PWM DAC method and apparatus | |
JPS6359023A (en) | A/d converter | |
US5629702A (en) | Analog to digital converter | |
JPS6359022A (en) | A/d converter | |
JPH05335958A (en) | A/d converter | |
JP3760503B2 (en) | Clamp circuit | |
JPH0547006B2 (en) | ||
JPH03216023A (en) | A/d converter | |
JPH10308671A (en) | Pwm circuit/weighing circuit shared type delta/sigma type d/a converting device | |
JPH0446016B2 (en) | ||
JPS6248296A (en) | Drive circuit for stepping motor | |
KR940003810B1 (en) | Pipe line analog & digital converter | |
JP2000183741A (en) | A/d converter circuit | |
SU1464289A1 (en) | A-d converter | |
JP2853723B2 (en) | Pulse width modulation circuit | |
JPH01311872A (en) | Pwm signal arithmetic and logic device | |
JPH0685673A (en) | Video signal a/d converter | |
JPH0319429A (en) | A/d converter | |
JPS5928091B2 (en) | Digital-analog conversion process | |
JPS61273011A (en) | Variable clock generator | |
JPS6327127A (en) | Signal converter | |
JPS6143818A (en) | Delay pulse generating device |