JPS6348248U - - Google Patents
Info
- Publication number
- JPS6348248U JPS6348248U JP14077786U JP14077786U JPS6348248U JP S6348248 U JPS6348248 U JP S6348248U JP 14077786 U JP14077786 U JP 14077786U JP 14077786 U JP14077786 U JP 14077786U JP S6348248 U JPS6348248 U JP S6348248U
- Authority
- JP
- Japan
- Prior art keywords
- bus
- control
- gate
- failure
- cpu
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 4
- 239000013256 coordination polymer Substances 0.000 description 1
Landscapes
- Hardware Redundancy (AREA)
Description
第1図はこの考案の一実施例による2重化切換
回路の回路構成図、第2図および第3図はこの考
案の他の実施例を示す回路構成図、第4図はCP
U2重化制御システムのシステム構成図、第5図
は従来の2重化切換回路を示す回路構成図である
。 図において、1aはO系CPU、1bは1系C
PU、2aはO系CPUバス、2bは1系CPU
バス、3は2重化切換回路、4はシステム制御回
路、5はオンラインバス、6は被制御装置、7は
オフラインバス、3aはO系ゲート、3bは1系
ゲート、3cはOR回路、3dは出力制御ゲート
、3eはO系オフラインゲート、3fは1系オフ
ラインゲートである。なお、図中、同一符号は同
一、又は相当部分を示す。
回路の回路構成図、第2図および第3図はこの考
案の他の実施例を示す回路構成図、第4図はCP
U2重化制御システムのシステム構成図、第5図
は従来の2重化切換回路を示す回路構成図である
。 図において、1aはO系CPU、1bは1系C
PU、2aはO系CPUバス、2bは1系CPU
バス、3は2重化切換回路、4はシステム制御回
路、5はオンラインバス、6は被制御装置、7は
オフラインバス、3aはO系ゲート、3bは1系
ゲート、3cはOR回路、3dは出力制御ゲート
、3eはO系オフラインゲート、3fは1系オフ
ラインゲートである。なお、図中、同一符号は同
一、又は相当部分を示す。
Claims (1)
- 被制御対象装置を制御するCPU制御システム
を2系統設け、障害時これを切換えて使用するC
PUバス2重化システムに於て、上記2系統のC
PU制御バスがそれぞれ接続入力され、他側ゲー
トの障害に影響されることなく独立してゲート制
御できる2つのゲート回路を並設したことを特徴
とするCPUバス2重化切換装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14077786U JPS6348248U (ja) | 1986-09-12 | 1986-09-12 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14077786U JPS6348248U (ja) | 1986-09-12 | 1986-09-12 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6348248U true JPS6348248U (ja) | 1988-04-01 |
Family
ID=31047949
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP14077786U Pending JPS6348248U (ja) | 1986-09-12 | 1986-09-12 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6348248U (ja) |
-
1986
- 1986-09-12 JP JP14077786U patent/JPS6348248U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6348248U (ja) | ||
JPH0176646U (ja) | ||
JPS61160551U (ja) | ||
JPS63199342U (ja) | ||
JPS63159436U (ja) | ||
JPS5920304U (ja) | 制御システムのバツクアツプ装置 | |
JPS6225307A (ja) | 電源ユニツト | |
JPH02143601U (ja) | ||
JPS61185146U (ja) | ||
JPS6399901U (ja) | ||
JPH0172649U (ja) | ||
JPS60123001U (ja) | 二重監視制御装置 | |
JPH0217749U (ja) | ||
JPH03127907U (ja) | ||
JPS58190701U (ja) | 運転制御回路 | |
JPH0217748U (ja) | ||
JPS6451335U (ja) | ||
JPS60167454U (ja) | 回線切替装置 | |
JPS6178348U (ja) | ||
JPS61147543U (ja) | ||
JPS63183642U (ja) | ||
JPH01167927U (ja) | ||
JPH01113484U (ja) | ||
JPS6191043U (ja) | ||
JPS5895551U (ja) | フアン切替回路 |