JPS63285778A - Disk recording system - Google Patents

Disk recording system

Info

Publication number
JPS63285778A
JPS63285778A JP62121622A JP12162287A JPS63285778A JP S63285778 A JPS63285778 A JP S63285778A JP 62121622 A JP62121622 A JP 62121622A JP 12162287 A JP12162287 A JP 12162287A JP S63285778 A JPS63285778 A JP S63285778A
Authority
JP
Japan
Prior art keywords
data
sector
recorded
group
interleaved
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP62121622A
Other languages
Japanese (ja)
Other versions
JP2730892B2 (en
Inventor
Keiichi Yamauchi
慶一 山内
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Pioneer Corp
Original Assignee
Pioneer Electronic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pioneer Electronic Corp filed Critical Pioneer Electronic Corp
Priority to JP62121622A priority Critical patent/JP2730892B2/en
Publication of JPS63285778A publication Critical patent/JPS63285778A/en
Application granted granted Critical
Publication of JP2730892B2 publication Critical patent/JP2730892B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

PURPOSE:To record and reproduce a continual signal in a real time by recording normal data to be interleaved in a sector and recording data of a continuous signal to be interleaved in a group. CONSTITUTION:A discriminating signal for the recording data inputted in a RAM 5 is received by a CPU 3 from a host computer 1, and in the case of the normal data, an address control circuit 4 is controlled by the CPU 3 in order to store the data to be interleaved in one sector, so as to generate an address in the RAM 5, adding an error correcting code to record them with the data to a disk 9. On the other hand, in the case of the discriminating signal being indicated as the continuous signal, the address control circuit 4 is controlled by the CPU 3 to generate an address, so as to interleave the data being inputted in turn into the group, and then an error correcting code P per sector is generated and added to the data to be recorded to the disk 9.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は光デイスク装置等に用いて好適なディスク記録
方式に関する。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a disc recording method suitable for use in optical disc devices and the like.

〔発明の概要〕[Summary of the invention]

本発明においては、第1のデータはセクタ内においてイ
ンタリーブされて記録され、第2のデータは複数のセク
タにより構成されるグループ内においてインタリーブさ
れて記録される。
In the present invention, first data is interleaved and recorded within a sector, and second data is interleaved and recorded within a group made up of a plurality of sectors.

〔背景技術〕[Background technology]

光ディスクは複数のセクタに区分され、n個のデータセ
クタとm個の交代セクタにより、1つのグループ(必ず
しも1回転分とは限らない)が形成されている。n個の
セクタに順次データが記録されたとき、各セクタが直ち
にベリファイリードされ、誤りの数が所定の基準値以下
であるとき次のグループへの記録が行われる。n個のセ
クタにデータを記録し、ベリファイリードをしたとき、
誤りの数が基準値を超えていれば該当するセクタのデー
タがm個の交代セクタのいずれかに記録される。交代セ
クタも直ちにベリファイリードされ、誤りの数が基準値
以下であるとき次のグループへの記録が実行される。
An optical disk is divided into a plurality of sectors, and one group (not necessarily one rotation) is formed by n data sectors and m alternate sectors. When data is sequentially recorded in n sectors, each sector is immediately verified read, and when the number of errors is less than a predetermined reference value, recording to the next group is performed. When data is recorded in n sectors and a verify read is performed,
If the number of errors exceeds the reference value, the data of the corresponding sector is recorded in one of the m replacement sectors. The replacement sector is also verified and read immediately, and when the number of errors is less than the reference value, recording to the next group is executed.

〔発明が解決しようとする問題点〕[Problem that the invention seeks to solve]

このように従来の装置においてはべりファイリードの結
果に対応して予め用意した交代セクタに再度データを記
録するようにしている。従ってベリファイリード分だけ
余分な時間がかかるため各グループに連続的にデータを
記録することが困難である。また再生時1つのセクタに
訂正不能の誤りが発生したような場合、そのセクタのす
べてのデータが誤りとなってしまう。従って音声信号等
の連続信号を実時間で連続的に記録再生することが困難
である。
In this manner, in the conventional device, data is recorded again in a pre-prepared alternate sector in response to the result of the verification read. Therefore, it is difficult to record data continuously in each group because extra time is required for the verify read. Furthermore, if an uncorrectable error occurs in one sector during reproduction, all data in that sector will become erroneous. Therefore, it is difficult to continuously record and reproduce continuous signals such as audio signals in real time.

そこで本発明は比較的連続性の少ない通常のデータはも
とより、音声信号等の連続信号も実時間で記録再生する
ことができるようにするものである。
Therefore, the present invention enables not only normal data with relatively little continuity but also continuous signals such as audio signals to be recorded and reproduced in real time.

〔問題点を解決するための手段〕[Means for solving problems]

本発明はディスク記録方式において、ディスクを複数の
セクタに区分し、複数のセクタによりグループを構成し
、第1のデータが入力されたとき、第1のデータをセク
タ内においてインタリーブし、セクタ毎に誤り訂正符号
を付加して記録し、第2のデータが入力されたとき、第
2のデータをグループ内においてインタリーブし、セク
タ毎に誤り訂正符号を付加して記録することを特徴とす
る。
In a disk recording method, the present invention divides a disk into a plurality of sectors, configures a group with the plurality of sectors, and when first data is input, interleaves the first data within the sector, and It is characterized in that an error correction code is added and recorded, and when second data is input, the second data is interleaved within a group, and an error correction code is added and recorded for each sector.

〔作用〕[Effect]

ディスクは複数のセクタに区分され、さらに複数のセク
タによりグループが構成される。比較的連続性の少ない
第1のデータはセクタ内においてインタリーブされ、セ
クタ毎に誤り訂正符号が付加されて、記録される。連続
性のある第2のデータは、グループ内においてインタリ
ーブされ、セクタ毎に誤り訂正符号が付加されて、記録
される。
A disk is divided into a plurality of sectors, and the plurality of sectors further constitute groups. The first data, which has relatively little continuity, is interleaved within the sector, and an error correction code is added to each sector before being recorded. The continuous second data is interleaved within the group, an error correction code is added to each sector, and the data is recorded.

〔実施例〕〔Example〕

第2図は本発明を応用した光デイスク装置のブロック図
である。ホストコンピュータ1よりインタフェース2を
介して入力された記録データはデータバスを介してRA
M5に入力され、記憶される。CPU3はホストコンピ
ュータ1から記録データの識別信号を受信する。識別信
号が、記録データが連続性の少ない通常のデータである
ことを示す第1の識別信号である場合、CPU3はアド
レス発生回路4を制御し、データが1つのセクタ内にお
いてインタリーブして記憶されるようにRAM5に対し
てアドレスを発生させる。訂正回路6はRAM5に1セ
クタ分のデータが記憶されたとき、これに誤り訂正符号
を付加する。誤り訂正符号が付加された1セクタ分のデ
ータはRAM5から読み出され、同期回路8により所定
の同期信号が付加された後、ディスク9に記録される。
FIG. 2 is a block diagram of an optical disk device to which the present invention is applied. Recording data input from the host computer 1 via the interface 2 is sent to the RA via the data bus.
It is input to M5 and stored. The CPU 3 receives a record data identification signal from the host computer 1 . When the identification signal is a first identification signal indicating that the recorded data is normal data with little continuity, the CPU 3 controls the address generation circuit 4 so that the data is interleaved and stored within one sector. An address is generated in the RAM 5 so that the When one sector worth of data is stored in the RAM 5, the correction circuit 6 adds an error correction code to it. One sector worth of data to which an error correction code has been added is read from the RAM 5, and after a predetermined synchronization signal is added by a synchronization circuit 8, it is recorded on the disk 9.

記録直後ベリファイリードが行われ、誤りが所定の基準
値以下となったとき記録動作が終了される。
Verify read is performed immediately after recording, and the recording operation is terminated when the error becomes less than a predetermined reference value.

このようにして通常のデータがディスク9に順次記録さ
れる。
In this way, normal data is sequentially recorded on the disk 9.

再生時、ディスク9から読み出されたデータは同期回路
8に入力され、同期信号が検出される。
During playback, data read from the disc 9 is input to the synchronization circuit 8, and a synchronization signal is detected.

この同期信号をタイミングの基準として再生データがR
AM5に記憶される。訂正回路6は誤り訂正符号を用い
てRAM5に記憶されたデータの誤りをセクタ毎に訂正
する。誤りが訂正されたデータはインタフェース2を介
してホストコンピュータ1に送出される。
Using this synchronization signal as a timing reference, the reproduced data is
It is stored in AM5. The correction circuit 6 uses an error correction code to correct errors in data stored in the RAM 5 for each sector. The error-corrected data is sent to the host computer 1 via the interface 2.

このようにして通常のデータがディスク9から順次再生
される。
In this way, normal data is sequentially reproduced from the disc 9.

一方記録モード時に例えば音声信号のような連続信号で
あることを示す第2の識別信号が入力されたどき、CP
U3はアドレス発生回路4を制御する。このときアドレ
ス発生回路4は第1図に示すように、順次入力されるデ
ータをグループ内においてインタリーブするようにアド
レスを発生する。例えば1セクタが4096バイト、1
グループが64セクタにより構成されるものとすると、
1バイト毎入力される最初のデータD4は第1セクタに
、第2のデータD2は第2セクタに記憶される。以下同
様にして第64のデータD、4は第64セクタに記憶さ
れ、次のデータDssは再び第1セクタに記憶される。
On the other hand, when a second identification signal indicating that the signal is a continuous signal such as an audio signal is input during the recording mode, the CP
U3 controls the address generation circuit 4. At this time, the address generation circuit 4 generates addresses so as to interleave sequentially input data within a group, as shown in FIG. For example, 1 sector is 4096 bytes, 1
Assuming that the group consists of 64 sectors,
The first data D4 input byte by byte is stored in the first sector, and the second data D2 is stored in the second sector. Similarly, the 64th data D and 4 are stored in the 64th sector, and the next data Dss is stored in the first sector again.

このようにしてRAM5に1グループ(64セクタ)分
のデータが記憶されたとき、訂正回路6は各セクタ毎に
誤り訂正符号Pを生成、付加する。
When one group (64 sectors) of data is thus stored in the RAM 5, the correction circuit 6 generates and adds an error correction code P to each sector.

誤り訂正符号が付加されたデータは1セクタ毎に読み出
され、前述した場合と同様にディスク9に記録される。
The data to which the error correction code has been added is read sector by sector and recorded on the disk 9 in the same manner as described above.

誤り訂正符号は、1グループを構成する各セクタに対応
するデータがすべて記憶されてからでないと付加するこ
とができない。そこで記録の連続性を確保するため、R
AM5を例えば2グル一プ分用意し、書き込みと読み出
しを交互に行うようにすることができる。また同様に信
号を連続的に記録するため、第2の識別信号が入力され
たときはべりファイリードは行われない。
An error correction code cannot be added until all data corresponding to each sector constituting one group has been stored. Therefore, in order to ensure continuity of recording, R
For example, two groups of AM5s can be prepared and writing and reading can be performed alternately. Similarly, since signals are recorded continuously, verification read is not performed when the second identification signal is input.

このようにして音声信号等のデータがディスク9に実時
間で連続的に記録される。尚このとき連続信号であるこ
とを示す所定の識別コードが所定の領域に同時に記録さ
れる。
In this way, data such as audio signals are continuously recorded on the disk 9 in real time. At this time, a predetermined identification code indicating that the signal is a continuous signal is simultaneously recorded in a predetermined area.

再生時、この識別コードが検出されたとき、前述した場
合と同様にディスク9から音声信号等のデータがセクタ
毎に読み出され、同期回路8を介してRAM5に記憶さ
れる。1セクタ分のデータが記憶されたとき訂正回路6
はそのセクタの誤り訂正符号を利用して誤りを訂正する
。訂正不能であるとき、訂正回路6はフラッグ回路7に
そのセクタに対応する信号を出力する。
During playback, when this identification code is detected, data such as audio signals is read sector by sector from the disk 9 and stored in the RAM 5 via the synchronization circuit 8, as in the case described above. When one sector worth of data is stored, the correction circuit 6
corrects the error using the error correction code of that sector. When the sector cannot be corrected, the correction circuit 6 outputs a signal corresponding to the sector to the flag circuit 7.

同様にしてlグループを構成する64のセクタのデータ
が順次読み出され、各セクタ毎に誤りが訂正される。
Similarly, the data of the 64 sectors constituting the l group are sequentially read out, and errors are corrected for each sector.

1グル一プ分のデータの訂正が終了したとき、アドレス
発生回路4はデータをディインタリーブするアドレスを
発生する。その結果各セクタから1バイトづつデータが
DいD2、D、・・・のように読み出され、インタフェ
ース2を介してホストコンピュータ1に出力される。訂
正不能のセクタのデータが送出されるとき、フラッグ回
w!I7はフラッグを発生する。例えば第2セクタが訂
正不能であるとき、第3図に示すようなフラッグが発生
され、インタフェース2を介してホストコンピュータl
に出力される。ホストコンピュータlはこのフラッグを
伴うデータD2、DGG等に対して、前置ホールド、平
均値補間等の補正処理を実行する。従って再生音声信号
が途切れるようなことが防止される。
When the correction of data for one group is completed, the address generation circuit 4 generates an address for deinterleaving the data. As a result, one byte of data is read from each sector as D2, D, . . . and output to the host computer 1 via the interface 2. When data of an uncorrectable sector is sent out, flag times w! I7 generates a flag. For example, when the second sector is uncorrectable, a flag as shown in FIG.
is output to. The host computer l executes correction processing such as pre-hold and average value interpolation on the data D2, DGG, etc. accompanied by this flag. Therefore, interruptions in the reproduced audio signal are prevented.

このようにして音声信号が連続して再生される。In this way, the audio signal is continuously reproduced.

〔効果〕〔effect〕

以上の如く本発明はディスク記録方式において。 As described above, the present invention relates to a disk recording system.

ディスクを複数のセクタに区分し、複数のセクタにより
グループを楕成し、第1のデータが入力されだとき、第
1のデータをセクタ内においてインタリーブし、セクタ
毎に誤り訂正符号を付加して記録し、第2のデータが入
力されたとき、第2のデータをグループ内においてイン
タリーブし、セクタ毎に誤り訂正符号を付加して記録す
るようにしたので、連続性の少ない通常のデータばかり
でなく、音声信号等のように連続する信号でも実時間で
記録再生することが可能になる。
The disk is divided into a plurality of sectors, groups are formed by the plurality of sectors, and when the first data is input, the first data is interleaved within the sector, and an error correction code is added to each sector. When the second data is input, the second data is interleaved within the group and an error correction code is added to each sector. Even continuous signals such as audio signals can be recorded and played back in real time.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明のRAMの概念図、第2図はその光デイ
スク装置のブロック図、第3図はそのタイミングチャー
トである。 l・・・ホストコンピュータ 2・・・インタフェース 3・・・CPU 4・・・アドレス発生回路 5・・・RAM 6・・・訂正回路 7・・・フラッグ回路 8・・・同期回路 9・・・ディスク 以上
FIG. 1 is a conceptual diagram of the RAM of the present invention, FIG. 2 is a block diagram of the optical disk device, and FIG. 3 is a timing chart thereof. l...Host computer 2...Interface 3...CPU 4...Address generation circuit 5...RAM 6...Correction circuit 7...Flag circuit 8...Synchronization circuit 9... More than a disk

Claims (1)

【特許請求の範囲】[Claims] ディスクを複数のセクタに区分し、複数の該セクタによ
りグループを構成し、第1のデータが入力されたとき、
該第1のデータを該セクタ内においてインタリーブし、
該セクタ毎に誤り訂正符号を付加して記録し、第2のデ
ータが入力されたとき、該第2のデータを該グループ内
においてインタリーブし、該セクタ毎に誤り訂正符号を
付加して記録することを特徴とするディスク記録方式。
When the disk is divided into a plurality of sectors, the plurality of sectors constitute a group, and the first data is input,
interleaving the first data within the sector;
An error correction code is added and recorded for each sector, and when second data is input, the second data is interleaved within the group, and an error correction code is added and recorded for each sector. A disc recording method characterized by:
JP62121622A 1987-05-19 1987-05-19 Disc recording method Expired - Fee Related JP2730892B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62121622A JP2730892B2 (en) 1987-05-19 1987-05-19 Disc recording method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62121622A JP2730892B2 (en) 1987-05-19 1987-05-19 Disc recording method

Publications (2)

Publication Number Publication Date
JPS63285778A true JPS63285778A (en) 1988-11-22
JP2730892B2 JP2730892B2 (en) 1998-03-25

Family

ID=14815815

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62121622A Expired - Fee Related JP2730892B2 (en) 1987-05-19 1987-05-19 Disc recording method

Country Status (1)

Country Link
JP (1) JP2730892B2 (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04212761A (en) * 1990-03-30 1992-08-04 Sharp Corp Information recording and reproducing device
JPH04212760A (en) * 1990-03-20 1992-08-04 Sharp Corp Information recording and reproducing device
JP2008016051A (en) * 2007-08-27 2008-01-24 Renesas Technology Corp External storage device and its memory access control method
JP2008217992A (en) * 2008-06-16 2008-09-18 Sony Corp Information processing method and device

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5558591A (en) * 1978-10-24 1980-05-01 Citizen Watch Co Ltd Structure for mounting electronic watch circuit
JPS6297987U (en) * 1985-12-11 1987-06-22

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5558591A (en) * 1978-10-24 1980-05-01 Citizen Watch Co Ltd Structure for mounting electronic watch circuit
JPS6297987U (en) * 1985-12-11 1987-06-22

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04212760A (en) * 1990-03-20 1992-08-04 Sharp Corp Information recording and reproducing device
JPH04212761A (en) * 1990-03-30 1992-08-04 Sharp Corp Information recording and reproducing device
JP2008016051A (en) * 2007-08-27 2008-01-24 Renesas Technology Corp External storage device and its memory access control method
JP2008217992A (en) * 2008-06-16 2008-09-18 Sony Corp Information processing method and device

Also Published As

Publication number Publication date
JP2730892B2 (en) 1998-03-25

Similar Documents

Publication Publication Date Title
US4881232A (en) Method and apparatus for error correction
JP3201616B2 (en) Data playback channel for disk drive array
US4730321A (en) Disk drive with improved error correction code
US5343455A (en) Digital signal overlapped or joined recording method and apparatus
GB2156555A (en) Error correction of data symbols
US6119260A (en) Decoder for executing error correction and error detection in parallel
JPS62234426A (en) Error correction method
JPH02306476A (en) Error corrector for reproduction
JPS62217468A (en) Method and device for recording and reproducing digital information
JPH0451910B2 (en)
JP2730892B2 (en) Disc recording method
JPS63251968A (en) Disk recording system
US5325364A (en) Method for error correction and circuit for realizing same
JP2605270B2 (en) Error correction and checking device
JP2735230B2 (en) Rewritable optical disk device
JPH01307063A (en) Optical disk recording and reproducing device
JPH09330181A (en) Method and circuit for selector data decoding of cd-rom driver
JP2600672B2 (en) Error correction encoding method and error correction encoding device
JP3302896B2 (en) Error correction circuit, disk reproducing apparatus and CD-ROM drive using the same
JP2001144628A (en) Data transfer device
JP2607366B2 (en) Disk device
JPH0824269B2 (en) Error correction method
JPH0632170B2 (en) Code processing circuit
JPH05341920A (en) Parallel disk device
KR100200052B1 (en) Error correction decoder for high density compact disk

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees