JPS6326429B2 - - Google Patents
Info
- Publication number
- JPS6326429B2 JPS6326429B2 JP14630281A JP14630281A JPS6326429B2 JP S6326429 B2 JPS6326429 B2 JP S6326429B2 JP 14630281 A JP14630281 A JP 14630281A JP 14630281 A JP14630281 A JP 14630281A JP S6326429 B2 JPS6326429 B2 JP S6326429B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- input
- pulse
- logic
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 238000010586 diagram Methods 0.000 description 4
- 238000012806 monitoring device Methods 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 2
- 238000001514 detection method Methods 0.000 description 2
- 230000010355 oscillation Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Landscapes
- Fire-Detection Mechanisms (AREA)
- Alarm Systems (AREA)
- Fire Alarms (AREA)
Description
【発明の詳細な説明】
本発明は、火災感知器のアドレス符号送受信回
路に関する。
路に関する。
近年、火災感知器のそれぞれに個有のアドレス
符号を割り当て、集中監視装置側からアドレス符
号を送出し、アドレス指定された感知器から火災
検出信号等を返送するようにしたシステムが用い
られるようになつた。しかし、集中監視装置と火
災感知器との間は、通常1対の警報線によつて接
続されていて、上記アドレス符号は該警報線によ
つて直列に送受される。従つて火災感知器は例え
ばシフトレジスタ等によつて構成される直―並列
変換回路によつて直列受信符号を並列符号に変換
して自己のアドレス符号との一致をチエツクしな
ければならない。直―並列変換回路を動作させる
ためには、受信信号と同期したタイミングパルス
が必要であるが、このタイミングパルスの発生は
容易ではない。例えば、受信信号列から同期周波
数成分を抽出して同期発振器の発振周波数を制御
する等複雑な回路を必要とし、しかも同期パルス
の発生までには準備時間が必要である。すなわ
ち、受信と同時に同期パルスを発生させることは
困難であり、アドレス符号送受信のような短い符
号の送受には適当でない。同期信号を別の伝送路
で送ることは可能であるが経済的でない。
符号を割り当て、集中監視装置側からアドレス符
号を送出し、アドレス指定された感知器から火災
検出信号等を返送するようにしたシステムが用い
られるようになつた。しかし、集中監視装置と火
災感知器との間は、通常1対の警報線によつて接
続されていて、上記アドレス符号は該警報線によ
つて直列に送受される。従つて火災感知器は例え
ばシフトレジスタ等によつて構成される直―並列
変換回路によつて直列受信符号を並列符号に変換
して自己のアドレス符号との一致をチエツクしな
ければならない。直―並列変換回路を動作させる
ためには、受信信号と同期したタイミングパルス
が必要であるが、このタイミングパルスの発生は
容易ではない。例えば、受信信号列から同期周波
数成分を抽出して同期発振器の発振周波数を制御
する等複雑な回路を必要とし、しかも同期パルス
の発生までには準備時間が必要である。すなわ
ち、受信と同時に同期パルスを発生させることは
困難であり、アドレス符号送受信のような短い符
号の送受には適当でない。同期信号を別の伝送路
で送ることは可能であるが経済的でない。
本発明の目的は、火災感知器側ではタイミング
パルスを用いないで受信信号を復調し、アドレス
の一致を検出することができる火災感知器のアド
レス符号送受信回路を提供することにある。
パルスを用いないで受信信号を復調し、アドレス
の一致を検出することができる火災感知器のアド
レス符号送受信回路を提供することにある。
本発明の送受信回路は、論理“1”を示す信号
と論理“0”を示す信号とを一定間隔でかつ信号
と信号との間に無信号時間を設けて送出するアド
レス符号送出部と、受信信号を復調して論理
“1”に対応する第1のパルス列と論理“0”に
対応する第2のパルス列とを別々に出力する復調
回路と、上記第1および第2のパルス列を入力す
るオア回路と、該オア回路の出力パルスが入力す
るごとに複数の出力端子に順次“1”を出力する
カウンタと、該カウンタの複数の出力端子をそれ
ぞれの入力に接続しもう一方の入力には前記第1
のパルス列を入力させる複数のアンド回路と、該
複数のアンド回路のそれぞれの出力によつてセツ
トされる複数のフリツプフロツプと、該複数のフ
リツプフロツプのそれぞれの正出力端子又は否定
出力端子を入力に接続した多入力アンド回路とを
備えて、該多入力アンド回路の出力によりアドレ
ス符号の一致を検出することを特徴とする。
と論理“0”を示す信号とを一定間隔でかつ信号
と信号との間に無信号時間を設けて送出するアド
レス符号送出部と、受信信号を復調して論理
“1”に対応する第1のパルス列と論理“0”に
対応する第2のパルス列とを別々に出力する復調
回路と、上記第1および第2のパルス列を入力す
るオア回路と、該オア回路の出力パルスが入力す
るごとに複数の出力端子に順次“1”を出力する
カウンタと、該カウンタの複数の出力端子をそれ
ぞれの入力に接続しもう一方の入力には前記第1
のパルス列を入力させる複数のアンド回路と、該
複数のアンド回路のそれぞれの出力によつてセツ
トされる複数のフリツプフロツプと、該複数のフ
リツプフロツプのそれぞれの正出力端子又は否定
出力端子を入力に接続した多入力アンド回路とを
備えて、該多入力アンド回路の出力によりアドレ
ス符号の一致を検出することを特徴とする。
次に、本発明について、図面を参照して詳細に
説明する。
説明する。
第1図は、本発明の一実施例を示す回路図であ
る。すなわち、集中監視装置側のアドレス符号送
出部1から第2図に示すような周波数1の信号F1
と周波数2の信号F2とが一定間隔で、かつ信号と
信号との間に無信号時間を設けて送出される。上
記信号F1は論理“1”に対応する信号であり、
信号F2は論理“0”に対応する信号である。こ
のような信号列は、例えば複極RZ信号の正パル
スによつて信号F1を出力させ、負パルスによつ
て信号F2を出力させるように構成することによ
り容易に得ることができる。上記信号列は、同一
の警報線に接続された複数の火災感知器で同時に
受信される。各感知器は、受信信号を帯域波器
2および3で信号F1とF2に分離抽出しそれぞれ
検波器4および5によつて包絡線検波する。検波
器4の出力は論理“1”に対応した第1のパルス
列となり、検波器5の出力は論理“0”に対応し
た第2のパルス列となる。検波器4および5の出
力は、オア回路6によつて結合し、オア回路6の
出力パルスをカウンタ7に入力させる。オア回路
6の出力側には、論理“1”または“0”のいず
れに対しても1パルスが出力され、カウンタ7は
入力パルスごとに出力端子P1〜P8に順次ハイレ
ベルを出力する。カウンタ7の出力端子P1〜P8
は、それぞれアンドゲートAND1〜AND8の一方
の入力に接続され、アンドゲートAND1〜AND8
のもう一方の入力は共通に接続して検波器4の出
力に接続されている。
る。すなわち、集中監視装置側のアドレス符号送
出部1から第2図に示すような周波数1の信号F1
と周波数2の信号F2とが一定間隔で、かつ信号と
信号との間に無信号時間を設けて送出される。上
記信号F1は論理“1”に対応する信号であり、
信号F2は論理“0”に対応する信号である。こ
のような信号列は、例えば複極RZ信号の正パル
スによつて信号F1を出力させ、負パルスによつ
て信号F2を出力させるように構成することによ
り容易に得ることができる。上記信号列は、同一
の警報線に接続された複数の火災感知器で同時に
受信される。各感知器は、受信信号を帯域波器
2および3で信号F1とF2に分離抽出しそれぞれ
検波器4および5によつて包絡線検波する。検波
器4の出力は論理“1”に対応した第1のパルス
列となり、検波器5の出力は論理“0”に対応し
た第2のパルス列となる。検波器4および5の出
力は、オア回路6によつて結合し、オア回路6の
出力パルスをカウンタ7に入力させる。オア回路
6の出力側には、論理“1”または“0”のいず
れに対しても1パルスが出力され、カウンタ7は
入力パルスごとに出力端子P1〜P8に順次ハイレ
ベルを出力する。カウンタ7の出力端子P1〜P8
は、それぞれアンドゲートAND1〜AND8の一方
の入力に接続され、アンドゲートAND1〜AND8
のもう一方の入力は共通に接続して検波器4の出
力に接続されている。
アンドゲートAND1〜AND8の出力はそれぞれ
フリツプフロツプFF1〜FF8のセツト入力に接続
する、フリツプフロツプFF1〜FF8の出力側は、
それぞれ正出力端子Q又は否定出力端子が多入
力アンド回路8の入力に接続されている。各フリ
ツプフロツプの端子Q又はの選択は、該感知器
に割り当てられた固有のアドレス符号に対応す
る。例えばアドレス符号が“11010011”の場合は
第1図に示す接続となる。多入力アンド回路8は
アドレス符号が一致したときハイレベルを出力す
る。
フリツプフロツプFF1〜FF8のセツト入力に接続
する、フリツプフロツプFF1〜FF8の出力側は、
それぞれ正出力端子Q又は否定出力端子が多入
力アンド回路8の入力に接続されている。各フリ
ツプフロツプの端子Q又はの選択は、該感知器
に割り当てられた固有のアドレス符号に対応す
る。例えばアドレス符号が“11010011”の場合は
第1図に示す接続となる。多入力アンド回路8は
アドレス符号が一致したときハイレベルを出力す
る。
次に、本実施例の動作について説明する。今ア
ドレス符号が“11010011”の感知器を呼び出すも
のとする。集中監視装置のアドレス符号送出部1
から、第2図に示すように信号
“F1F1F2F1F2F2F1F1”の列が送出されると、感知
器の検波器4の出力には“11010011”の第1のパ
ルス列が出力する。検波器5の出力には、
“00101100”の第2のパルス列が出力される。従
つて、オア回路6の出力には8個の連続したパル
スが出力される。カウンタ7の出力端子P1〜P8
には入力パルスごとに順次ハイレベルが出力され
る。従つて1番目のパルスによつて出力端子P1
がハイレベルになりアンドゲートAND1を開く。
このとき検波器4の出力パルスがアンドゲート
AND1を通つてフリツプフロツプFF1をセツト
し、フリツプフロツプFF1の正出力端子Qはハイ
レベルとなり以後その状態を保持する。次に、2
番目のパルスによつてカウンタ7の出力端子P2
がハイレベルとなり、アンドゲートAND2を開
き、検波器4の出力パルスによつてフリツプフロ
ツプFF2をセツトとし、正出力端子Qはハイレベ
ルとなる。次に、3番目のパルスによつて、同様
にアンドゲートAND3が開くが、このとき、検波
器4はパルスを出力していない。従つてフリツプ
フロツプFF3はセツトされず、否定出力端子か
らハイレベルを出力し多入力アンド回路8に入力
させる。同様にして、4〜8番目のパルスによつ
てフリツプフロツプFF3〜FF8がそれぞれ第1の
パルス列に対応してセツトされる。すなわち、第
1のパルス列が“11010011”であれば、多入力ア
ンド回路8の8つの入力はすべてハイレベルとな
り、アドレス符号の一致が検出される。
ドレス符号が“11010011”の感知器を呼び出すも
のとする。集中監視装置のアドレス符号送出部1
から、第2図に示すように信号
“F1F1F2F1F2F2F1F1”の列が送出されると、感知
器の検波器4の出力には“11010011”の第1のパ
ルス列が出力する。検波器5の出力には、
“00101100”の第2のパルス列が出力される。従
つて、オア回路6の出力には8個の連続したパル
スが出力される。カウンタ7の出力端子P1〜P8
には入力パルスごとに順次ハイレベルが出力され
る。従つて1番目のパルスによつて出力端子P1
がハイレベルになりアンドゲートAND1を開く。
このとき検波器4の出力パルスがアンドゲート
AND1を通つてフリツプフロツプFF1をセツト
し、フリツプフロツプFF1の正出力端子Qはハイ
レベルとなり以後その状態を保持する。次に、2
番目のパルスによつてカウンタ7の出力端子P2
がハイレベルとなり、アンドゲートAND2を開
き、検波器4の出力パルスによつてフリツプフロ
ツプFF2をセツトとし、正出力端子Qはハイレベ
ルとなる。次に、3番目のパルスによつて、同様
にアンドゲートAND3が開くが、このとき、検波
器4はパルスを出力していない。従つてフリツプ
フロツプFF3はセツトされず、否定出力端子か
らハイレベルを出力し多入力アンド回路8に入力
させる。同様にして、4〜8番目のパルスによつ
てフリツプフロツプFF3〜FF8がそれぞれ第1の
パルス列に対応してセツトされる。すなわち、第
1のパルス列が“11010011”であれば、多入力ア
ンド回路8の8つの入力はすべてハイレベルとな
り、アドレス符号の一致が検出される。
上述の動作では、一般のシフトレジスタのよう
に、タイミングパルスが必要とされない。すなわ
ち、送受間で同期をとる必要がないから、同期に
要する準備期間等も不要であり、簡単な回路で構
成できる。
に、タイミングパルスが必要とされない。すなわ
ち、送受間で同期をとる必要がないから、同期に
要する準備期間等も不要であり、簡単な回路で構
成できる。
以上のように、本発明においては、アドレス符
号に対応する信号を、信号間に間隔をおいて直列
送信し、火災感知器側では、受信信号を分離復調
して、論理“1”に対応する第1のパルス列と、
論理“0”に対応する第2のパルス列とに分離
し、上記第1と第2のパルス列をオア回路で結合
してカウンタに入力させ、該カウンタの出力によ
り、複数のアンドゲートを順次開かせ、そのとき
の第1のパルス列のパルスの有無に対応して、複
数のフリツプフロツプ回路を順次セツトさせるよ
うに構成されているから、上記複数のフリツプフ
ロツプの正出力端子又は否定出力端子をアドレス
符号に対応させて多入力アンド回路に入力させる
ことにより、アドレス符号の一致検出が可能であ
る。この送受信回路は、受信タイミングパルスが
不要であり、送受間の同期をとる必要がないか
ら、簡単な回路で構成できる効果を有する。
号に対応する信号を、信号間に間隔をおいて直列
送信し、火災感知器側では、受信信号を分離復調
して、論理“1”に対応する第1のパルス列と、
論理“0”に対応する第2のパルス列とに分離
し、上記第1と第2のパルス列をオア回路で結合
してカウンタに入力させ、該カウンタの出力によ
り、複数のアンドゲートを順次開かせ、そのとき
の第1のパルス列のパルスの有無に対応して、複
数のフリツプフロツプ回路を順次セツトさせるよ
うに構成されているから、上記複数のフリツプフ
ロツプの正出力端子又は否定出力端子をアドレス
符号に対応させて多入力アンド回路に入力させる
ことにより、アドレス符号の一致検出が可能であ
る。この送受信回路は、受信タイミングパルスが
不要であり、送受間の同期をとる必要がないか
ら、簡単な回路で構成できる効果を有する。
第1図は本発明の一実施例を示す一部論理回路
図を含むブロツク図、第2図は上記実施例で使用
される送信信号の一例を示す波形図である。 図において、1…送信部、2,3…帯域フイル
タ、4,5…検波器、6…オア回路、7…カウン
タ、8…多入力アンド回路、AND1〜AND8…ア
ンドゲート、FF1〜FF8…フリツプフロツプ。
図を含むブロツク図、第2図は上記実施例で使用
される送信信号の一例を示す波形図である。 図において、1…送信部、2,3…帯域フイル
タ、4,5…検波器、6…オア回路、7…カウン
タ、8…多入力アンド回路、AND1〜AND8…ア
ンドゲート、FF1〜FF8…フリツプフロツプ。
Claims (1)
- 1 論理“1”を示す信号と論理“0”を示す信
号とを一定間隔でかつ信号と信号との間に無信号
時間を設けて送出するアドレス符号送出部と、受
信信号を復調して論理“1”に対応する第1のパ
ルス列と論理“0”に対応する第2のパルス列と
を別々に出力する復調回路と、上記第1および第
2のパルス列を入力するオア回路と、該オア回路
の出力パルスが入力するごとに複数の出力端子に
順次“1”を出力するカウンタと、該カウンタの
複数の出力端子をそれぞれの入力に接続しもう一
方の入力には前記第1のパルス列を入力させる複
数のアンド回路と、該複数のアンド回路のそれぞ
れの出力によつてセツトされる複数のフリツプフ
ロツプと、該複数のフリツプフロツプのそれぞれ
の正出力端子又は否定出力端子を入力に接続した
多入力アンド回路とを備えて、該多入力アンド回
路の出力によりアドレス符号の一致を検出するこ
とを特徴とする火災感知器のアドレス符号送受信
回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14630281A JPS5848194A (ja) | 1981-09-18 | 1981-09-18 | 火災感知器のアドレス符号送受信回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14630281A JPS5848194A (ja) | 1981-09-18 | 1981-09-18 | 火災感知器のアドレス符号送受信回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5848194A JPS5848194A (ja) | 1983-03-22 |
JPS6326429B2 true JPS6326429B2 (ja) | 1988-05-30 |
Family
ID=15404600
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP14630281A Granted JPS5848194A (ja) | 1981-09-18 | 1981-09-18 | 火災感知器のアドレス符号送受信回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5848194A (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4739259A (en) * | 1986-08-01 | 1988-04-19 | Tektronix, Inc. | Telescoping pin probe |
IT1223293B (it) * | 1987-08-07 | 1990-09-19 | Snam Progetti | Procedimento per la depurazione bilogica di acque reflue |
JP5322178B2 (ja) | 2009-12-07 | 2013-10-23 | アルパイン株式会社 | スピーカ装置 |
-
1981
- 1981-09-18 JP JP14630281A patent/JPS5848194A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPS5848194A (ja) | 1983-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4344180A (en) | Redundant word frame synchronization circuit | |
US4442528A (en) | Pulse communication method and system using CMI to 3-level CMI conversion | |
US3902161A (en) | Digital synchronizer system for remotely synchronizing operation of multiple energy sources and the like | |
KR840002781A (ko) | 디지탈 무선 페이징 수신기용 신호검출회로 | |
JPS6326429B2 (ja) | ||
US4099163A (en) | Method and apparatus for digital data transmission in television receiver remote control systems | |
GB1573765A (en) | Time division multiplex transmission system | |
JPS5823984B2 (ja) | デ−タ信号送受信方法 | |
JPH0625082Y2 (ja) | 多重伝送装置 | |
SU767994A1 (ru) | Устройство дл выделени синхросигнала | |
SU1125753A1 (ru) | Устройство контрол качества работы приемника цифровых сигналов волоконно-оптической линии св зи | |
SU1506565A1 (ru) | Устройство дл приема информации, передаваемой по двум параллельным каналам св зи | |
SU580656A1 (ru) | Устройство дл блокировани выхода телеграфного приемника при наличии помех в канале св зи | |
SU445172A1 (ru) | Устроство приема и передачи данных | |
JPH0666747B2 (ja) | 識別信号送出装置 | |
SU578669A1 (ru) | Устройство цикловой синхронизации в системах передачи цифровой информации | |
RU2252489C2 (ru) | Стартстопная система связи | |
JPS604342A (ja) | 通信装置 | |
SU651484A1 (ru) | Устройство дл приема аналоговых сообщений | |
JPS6059872A (ja) | フレ−ム同期方式 | |
SU491220A1 (ru) | Устройство дл выделени рекуррентного синхросигнала | |
SU1555864A1 (ru) | Устройство дл приема кодированных сигналов | |
SU1760635A1 (ru) | Устройство дл приема дискретных сигналов | |
SU1062884A1 (ru) | Устройство дл передачи и приема цифровой информации | |
JPS58190155A (ja) | フオルトロケ−シヨン方式 |