JPS6326189A - カラ−テレビジョン信号用デジタルフィ−ルドおよびライン速度コンバ−タ - Google Patents

カラ−テレビジョン信号用デジタルフィ−ルドおよびライン速度コンバ−タ

Info

Publication number
JPS6326189A
JPS6326189A JP16511487A JP16511487A JPS6326189A JP S6326189 A JPS6326189 A JP S6326189A JP 16511487 A JP16511487 A JP 16511487A JP 16511487 A JP16511487 A JP 16511487A JP S6326189 A JPS6326189 A JP S6326189A
Authority
JP
Japan
Prior art keywords
signal
input
output
digital
field
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP16511487A
Other languages
English (en)
Inventor
リュボミル・ミチック
トーマス・フィッシャー
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TDK Micronas GmbH
Original Assignee
Deutsche ITT Industries GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Deutsche ITT Industries GmbH filed Critical Deutsche ITT Industries GmbH
Publication of JPS6326189A publication Critical patent/JPS6326189A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0135Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving interpolation processes

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Color Television Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
〔産業上の利用分野コ 本発明は、カラーテレビジョン信号を画像内容は同じで
も異なるフィールド速度、およびライン速度を有する信
号に変換するためのデジタルフィールドおよびライン速
度コンバータ、入力クロックによりクロックされるアナ
ログカラーテレビジョン信号用アナログ−デジタルコン
バータと、デジタル化された入力信号を画像成分信号と
入力周期信号とに分離するための入力プロセッサと、1
つ以上の画像成分信号用の入力フィルタと、フィールド
メモリに接続され、1つ以上のフィールドのデータを記
憶するメモリ制御ステージと、フィールドメモリから読
取られる1−っ以上の出力成分信号用の出力フィルタと
を具備し、アナログ−デジタルコンバータからメモリ制
御ステージの第1部分までの範囲の、入力クロックおよ
び制御信号としての入力周期信号を供給される第1の区
分と、メモリ制御ステージの第2部分からメモリ制御ス
テージに続く回路までの範囲の、出力クロックおよび制
御信号としての出力周期信号を供給される第2の区分と
の少なくとも2つの部分に分割された信号処理回路を伴
うことを特徴とする回路を具備している縦属接続された
回路を有するカラーテレビジョン信号用デジタルフィー
ルドおよびライン速度コンバータに関するものである。 [従来の技術J この種のデジタルフィールドおよびライン速度コンバー
タはインターメタル(I N T E RM E TA
LL)データシート(7)”’VMC2260ヒテオメ
モリ制御装置”(1986年4月発行)の4頁、特に第
1図、第2図ならびに1節、2節に示されている。 この従来技術はインターライン、および背景フリッカ−
のない画像を得るために、デジタル回路を使用してカラ
ーテレビジョン信号をもつと高いフィールド、およびラ
イン走査速度信号に変換することに関したものである。 各画素の成分はフィールドメモリ中にデータとして記憶
され、そこから増加したラインおよびフィールド走査速
度で読出される。記憶されるデータ量を減じるため、画
像成分信号は入出力部においてフィルター回路を通され
る。出力部におけるフィルター回路の他の機能は、画像
中に生じる新たな妨害型を回避するためにメモリからの
データを補間することである。 [発明が解決しようとする問題点コ 本発明の目的は、入力クロックによりクロックされるア
ナログカラーテレビジョン信号用アナログ−デジタルコ
ンバータと、デジタル化された入力信号を画像成分信号
と入力同明信号とに分離するための入力プロセッサと、
1つ以上の画像成分信号用の入力フィルタと、フィール
ドメモリに接続され、1つ以上のフィールドのデータを
記憶するメモリ制御ステージと、フィールドメモリから
読取られる1つ以上の出力成分信号用の出力フィルタと
を具備し、アナログ−デジタルコンバータからメモリ制
御ステージの第1部分までの範囲の、入力クロックおよ
び制御信号としての入力周期信号を供給される第1の区
分と、メモリ制御ステージの第2部分からメモリ制御ス
テージに続く回路までの範囲の、出力クロックおよび制
御信号としての出力周期信号を供給される第2の区分と
の少なくとも2つの部分に分割された信号処理回路を伴
うことを特徴とする回路を具備しているwi麓接続され
た回路を有するカラーテレビジョン信号用デジタルフィ
ールドおよびライン速度コンバータを、フリッカ−のな
いテレビジョン画像を得るために必要とされるような、
単純な数字比(例えば1.5倍、2倍、3倍)のフィー
ルド速度およびライン速度の変化が可能であるだけでな
く、フィールドおよびライン速度の選択範囲が異なった
カラーテレビジョン標準方式をカバーできるように改善
することである。 [問題点解決のための手段] この発明のデジタルフィールドおよびライン速度コンバ
ータは、入力に供給されるアナログカラーテレビジョン
信号をサンプリングおよび処理するための適切な入力ク
ロックを発生する入力プロセッサを有し、その入力プロ
セッサは水平および垂直周期信号をデジタル化されたカ
ラーテレビジョン信号から分離する回路を具備する。入
力クロックの周波数およびまたは位相はサンプリング原
理を満たさなければならないが、入力プロセッサの構造
によっては、例えばPALまたはNTSCカラーテレビ
ジョン標準方式の場合では色副搬送周波数の4倍の周波
数へ、またSECAMカラーテレビジョン標準方式の場
合ではベルフィルターの中心周波数の4倍の周波数へ、
あるいは水平周波数のような他のシステム信号へ、もし
くはビデオレコーダ動作中の他の基準信号へカラーバー
スト形態で変調されずに伝送される色副搬送周波数およ
びまたは位相と一定の関係を有する。 デジタルフィールドおよびライン速度コンバータの出力
部における信号処理、およびデジタル化されたカラーテ
レビジョン信号のアナログ出力信号への変換は出力クロ
ックによりIII IIIされ、出力クロックの周波数
およびまたは位相は標準コンバータの特定された使用に
よって決定する。特に出力クロックは一定の周波数およ
びまたは入力クロックと関係のある位相な持つ必要がな
い。出力部に供給された複合信号は、13.5MH2の
クロック周波数で8ビツトの信号分解能を有するデジタ
ルスタジオI51!準方式に関するCCIR勧告601
 と一致し、出力クロック周波数はもちろん13.5M
HIとなる。PALまたはNTSCカラーテレビジョン
標準方式による複合信号が供給される場合、出力クロッ
ク周波数はそれぞれ色副搬送周波数の4倍の周波数とな
り、SECAMカラーテレビジョン標 。 準方式の場合には、ベルフィルターの中心周波数の4倍
の周波数となる。 [作用] 本発明の利点は、少なくともその基本的な部分がモノリ
シック集積回路として適しているため、生産コストも低
いことから消費者の装置において利用されることである
。テレビジョン受像機もしくはビデオレコーダの前段に
この回路を設@することによって、例えばこのような装
置は多標準操作に対して適用させることができる。この
ことはまた、異なるカラーテレビジョン!準方式を協え
たビデオカメラ、あるいはホームコンピュータ等の他の
信号供給源を容易に接続できるようにするものである。 別の利点は、テレビジョン受信機にすでに設置されてい
る回路をフリッカ−のない画像を得るために広い範囲に
渡って使用されていることである。 これはフリッカ−のない再生で標準方式の変換を可能に
する。 [実施例] 本発明は添附された図面を参照しながら詳細に説明され
ている。 図においてアナログ−デジタルコンバータadはアナロ
グカラーテレビジョン信号a1を供給される。 デジタル化するためのサンプリングクロックは入力クロ
ック
【1である。アナログ−デジタルコンバータadの
出力は、入力プロセッサp1の入力へ供給されるデジタ
ル化された入力信号b1である。フィールドおよびライ
ン速度コンバータ用の入力信号b1はまた、別の回路〈
示されていない)から直接入力プロセッサp1の入力部
へ破線で示された導体を通じて供給されるデジタル化さ
れた入力信号であってもよい。入力プロセッサp1は入
力フィルタt1へ供給される3つの画像成分信号C1、
入力周期信号号S1、および入力クロックt1を発生す
るクロック発生装置℃を制御する制御信号Stをデジタ
ル化された入力信号b1から導出する。デジタル化され
た入力信号b1が直接供給される場合、アナログ−デジ
タルコンバータadはもちろん不要であり、入力クロッ
クロはデジタル化された入力信号b1と共にフィールド
およびライン速度コンバータへ供給されるか、もしくは
入力プロセッサp1の補助によってクロック発生装置(
をデジタル化された入力部h”b+の周波数にロックす
ることによって発生される。 入力信号が別の回路(示されていない)からの画像成分
信号01である場合、この入力信号は、破線で示された
データラインによって図に示されるように直接入力フィ
ルタr1に供給される。入力クロックt1および入力周
期信号S1が外部から供給されるとき、アナログ−デジ
タルコンバータadおよび入力プロセッサp1は、どち
らも不要である。入力クロックt1が例えば供給された
画像成分信号C1のデータ速度等から引き出されること
により、フィールドおよびライン速度コンバータ自体の
中で発生される場合、入力クロックし1は入力プロセッ
サp1の画像成分信号ボートにおける図中の破線の矢印
で示すように、1つ以上の画像成分信号C1を供給され
る入力プロセッサp1によって、デジタル化された入力
信号b1の周波数にロックされる。入力周期信号S1が
画像成分信号C1から導出されなくてはならない場合、
入力プロセッサp1は1つ以上の外部から加えられた画
像成分信号C1を供給される。 入力フィルターf1の目的は、記憶される画像成分信号
C1のデータを縮小して、縮小されていないデータの保
管】と比較して小さいフィールドメモリを使用できるよ
うにすることである。画像成分信号が輝度(=Y)信号
、およびB=YおよびR=Y色差信号から成る場合、2
つの色差信号のバンド幅は輝度信号のバンド幅より小さ
くすることができるため、データ堡は縮小される。画像
成分信号C1が、R,G、およびB信号等の個々の色信
号の形態で直接利用できるならば、データ縮小は完全で
はないが、効果に関して類似する。フィルタされた入力
信号d1はメモリ制御ステージrcの入力バッファr1
へ供給される。入力バッファr1においてフィルタされ
た入力信号d1は入力周期信号S1によってブロックに
分類され、これらのブロックはデータeとしてフィール
ドメモリr中に記録ざれる。データeのアドレスの割当
ては、各フィールドにおける転送されたデータブロック
の位置により決定する。データ転送およびデータ処理を
制御するために、入カクロツク信1t1は入力プロセッ
サp1、入力フィルタ「1、およびメモリff1ll 
tllステ。 −ジrCの一部分に供給される。 メモリから読出される画(象成分はこの出力画像の各垂
直周期信号、ずなわち出力周期信号S2による制御が必
要である。これらは出力画像のライン毎の構造を制御し
ている。画像のエレメント毎の構造は出力クロック信号
【2によって制御されている。従って出力クロック信号
t2および出力周期信号S2は出力部を制御しているメ
モリ制■ステージrcの出力部分へ供給される。フィー
ルドメモリrからブロック毎に読出されたデータeはメ
モリ制御ステージrcの出力バッファr2へ転送される
。そこから3つの成分信号d2はそれぞれ出力クロック
信号t2および出力周期信号S2によって制御されてい
る出力フィルターf2の入力部の1つへ供給される。 図に示された実施例において説明されているように、迅
速な対応する読取りおよび書込み速度および読取り書込
みの分離されたフィールドメモリが利用できるならば、
フィールドメモリrとの間のデータのブロック転送はも
ちろん迅速なライン転送で置換することができる。 出力フィルターr2においては、入力フィルターr1で
行われたデータ縮小は行われない。さらに出力フィルタ
ー「2は隣合う水平および垂直画素の間に必要な補間を
行なう。再生される画素が隣合う水平および垂直画素を
含むことによって変化するため、他の場合に差動スポッ
トおよびライン走査パターンによって引き起こされる画
面上の可視的妨害パターンを避けることができる。出力
成分信号d2をフィルタを通過させることで、例えば境
界線のコントラストの利得を強めることによって、ある
いは色と輝度の互いの変化をU4面することによって画
質において主要な改善を行なうことができる。フリッカ
−のない画像がこの配置によって得られる場合、出力フ
ィルターf2における補間が各画素の局部的な内容だけ
でなく、動作を検知することによって時間による変動も
考慮しなくてはならない。この手段により、フィールド
メモリrは1つ以上のフィールドを記憶しなくてはなら
ず、出力フィルタf2において、さらに空間的に隣合う
画素、すなわち1つ以上前のフィールドの一時的に隣合
う画素が考慮されなくてはならない。 出力フィルターf2によって供給された信号はフィルタ
された出力成分信号C2である。出力成分信Qc2は、
これを結合して複合出力信号b2にする出力プロセッサ
p2へ、若しくはこの分離した状態で、出力成分信号C
2としてデータ分岐ライン(破線)で図示されているよ
うに画像信号処理回路(示されていない)へ供給される
。 [準カラーテレビジョン信丹は画’& re; 号の他
に、水平および垂直周期信号を有する。これら周期信号
は出力周期信号32、またはそこから冑られた信号の形
態で出力プロセッサp2に加算される。さらに各テレビ
ジョン遼準方式に必要なカラーバースト信号h2はデジ
タル信号として出力プロセッサp2へ供給され、そのバ
ーストはデジタル複合カラー信号のバックポーチ上に配
置される。複合出力カラー信号b2はデジタル信号とし
て処理されるか、またはアナログ型へ変換するためにデ
ジタル−アナログコンバータdwへ供給される。デジタ
ル−アナログコンバータdwの出力は、標準テレビジョ
ン信号の典型であるアナログ出力信号a2である。フリ
ッカ−のないテレビジョン画像を得るために、または他
の特定の使用のために、アナログ出力信号a2は他の出
力周期信号S2およびバースト信号h2に応じて標準型
と異なったものとなる。 入力プロセッサp1および出力プロセッサp2は既知の
方法でPALまたはNTSCまたはSECAM標準方式
、もしくは他のカラーテレビジョン標準方式へと適応さ
れ、そのために必要とされる回路を具婦している。
【図面の簡単な説明】
図はこの発明のフィールドおよびライン速度コンバータ
の1実施例のブロック図である。 ad・・・アナログ−デジタルコンバータ、 dw・・
・デジタル−アナログコンバータ、C1・・・画&成分
信号、C2・・・出力成分信号、fl・・・入力フィル
タ、「2・・・出力フィルタ、e・・・データ、r・・
・フィールドメモリ、re・・・メモリ制御ステージ、
pl・・・入力プロセッサ、p2・・・出力プロセッサ
、Sl・・・入力周期信号、S2・・・出力周期信号。

Claims (10)

    【特許請求の範囲】
  1. (1)入力クロックによりクロックされるアナログカラ
    ーテレビジョン信号用アナログ−デジタルコンバータと
    、 デジタル化された入力信号を画像成分信号と入力同期信
    号とに分離するための入力プロセッサと、1つ以上の画
    像成分信号用の入力フィルタと、フィールドメモリに接
    続され、1つ以上のフィールドのデータを記憶するメモ
    リ制御ステージと、フィールドメモリから読取られる1
    つ以上の出力成分信号用の出力フィルタとを具備し、 アナログ−デジタルコンバータからメモリ制御ステージ
    の第1部分までの範囲の、入力クロックおよび制御信号
    としての入力同期信号を供給される第1の区分と、メモ
    リ制御ステージの第2部分からメモリ制御ステージに続
    く回路までの範囲の、出力クロックおよび制御信号とし
    ての出力同期信号を供給される第2の区分との少なくと
    も2つの部分に分割された信号処理回路を伴う回路を具
    備している縦属接続された回路を有するカラーテレビジ
    ョン信号用デジタルフィールドおよびライン速度コンバ
    ータにおいて、 デジタル−アナログコンバータに供給される複合出力信
    号を発生するための出力プロセッサの前に配置された出
    力フィルタを具備し、 入力クロックおよび出力クロックはその周波および位相
    が互いに独立しており、 出力同期信号はアナログ出力信号が使用されるテレビジ
    ョン標準方式の標準ラインおよびフィールド周波信号で
    あり、 このテレビジョン標準方式に必要なカラーバースト信号
    はデジタル信号として出力プロセッサに供給されること
    を特徴とするカラーテレビジョン信号用デジタルフィー
    ルドおよびライン速度コンバータ。
  2. (2)メモリ制御ステージが入力バッファおよび出力バ
    ッファを具備し、記憶されるデータのアドレスは画像に
    おけるそれらのそれぞれの位置に割当てられていること
    を特徴とする特許請求の範囲第1項記載のデジタルフィ
    ールドおよびライン速度コンバータ。
  3. (3)画像成分信号および出力成分信号は、それぞれ輝
    度信号(=Y信号)およびB−YならびにR−Y色差信
    号、もしくはそれぞれのR、GおよびB信号から成るこ
    とを特徴とする特許請求の範囲第1項または第2項記載
    のデジタルフィールドおよびライン速度コンバータ。
  4. (4)デジタル化された入力信号または入力フィルタに
    供給された画像成分信号、および入力同期信号と入力ク
    ロックを直接供給されることを特徴とする特許請求の範
    囲第1項乃至第3項いずれか1項記載のデジタルフィー
    ルドおよびライン速度コンバータ。
  5. (5)入力同期信号と入力クロックは外部から供給され
    、入力同期信号およびまたは入力クロックはデジタル化
    された入力信号およびまたは画像成分信号から導出され
    、入力プロセッサによって加算されることを特徴とする
    特許請求の範囲第4項記載のデジタルフィールドおよび
    ライン速度コンバータ。
  6. (6)水平および垂直の隣合う画素の空間的補間が行わ
    れるのみならず、出力フィルタはフィールドメモリにお
    いて記憶されている各フィールドの中の1つ以上前のフ
    ィールドの隣合う画素を考慮することによって、前記隣
    合う画素を時間に関して補間することを特徴とする特許
    請求の範囲第1項乃至第5項いずれか1項記載のデジタ
    ルフィールドおよびライン速度コンバータ。
  7. (7)入力クロックの周波数およびまたは位相が、シス
    テム信号の周波数およびまたは位相と一定の関係を有す
    ることを特徴とする特許請求の範囲第1項乃至第6項い
    ずれか1項記載のデジタルフィールドおよびライン速度
    コンバータ。
  8. (8)システム信号は入力に供給されるカラーバースト
    信号、SECAMベルフィルタの中心周波数と等しい周
    波数を有する水平周期信号、ビデオレコーダ動作中の基
    準信号、または内部クロック信号であることを特徴とす
    る特許請求の範囲第7項記載のデジタルフィールドおよ
    びライン速度コンバータ。
  9. (9)標準方式変換用として、またフリッカーのないラ
    インおよび画像再生用として同時に使用されることを特
    徴とする特許請求の範囲第1項乃至第8項いずれか1項
    記載のデジタルフィールドおよびライン速度コンバータ
  10. (10)少なくとも重要な機能部分が集積回路技術によ
    つて構成されていることを特徴とする特許請求の範囲第
    1項乃至第9項いずれか1項記載のデジタルフィールド
    およびライン速度コンバータ。
JP16511487A 1986-07-02 1987-07-01 カラ−テレビジョン信号用デジタルフィ−ルドおよびライン速度コンバ−タ Pending JPS6326189A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP86109035.5 1986-07-02
EP86109035A EP0250632A1 (de) 1986-07-02 1986-07-02 Digitaler Bild- und Zeilenzahlwandler für Farbfernsehsignale

Publications (1)

Publication Number Publication Date
JPS6326189A true JPS6326189A (ja) 1988-02-03

Family

ID=8195236

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16511487A Pending JPS6326189A (ja) 1986-07-02 1987-07-01 カラ−テレビジョン信号用デジタルフィ−ルドおよびライン速度コンバ−タ

Country Status (2)

Country Link
EP (1) EP0250632A1 (ja)
JP (1) JPS6326189A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1992008323A1 (en) * 1990-10-31 1992-05-14 Matsushita Electric Industrial Co., Ltd. Television system converter

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0521566A3 (en) * 1991-07-01 1994-07-27 Philips Patentverwaltung Circuit arrangement for converting the data block rate
DE4203478A1 (de) * 1992-02-07 1993-08-12 Thomson Brandt Gmbh Verfahren zur umsetzung eines digitalen videosignals

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1594341A (en) * 1976-10-14 1981-07-30 Micro Consultants Ltd Picture information processing system for television
DE3126635A1 (de) * 1981-07-06 1983-01-20 Robert Bosch Gmbh, 7000 Stuttgart Verfahren zur wandlung der zeilenzahl
GB2114396A (en) * 1982-01-29 1983-08-17 Philips Electronic Associated Television line standard conversion

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1992008323A1 (en) * 1990-10-31 1992-05-14 Matsushita Electric Industrial Co., Ltd. Television system converter
GB2255875A (en) * 1990-10-31 1992-11-18 Matsushita Electric Ind Co Ltd Television system converter
US5309224A (en) * 1990-10-31 1994-05-03 Matsushita Electric Industrial Co., Ltd. Apparatus for converting a television signal of a first television system into a television signal of a second television system employing a digital chrominance signal processing circuit
GB2255875B (en) * 1990-10-31 1994-09-21 Matsushita Electric Ind Co Ltd Apparatus for converting the color television system

Also Published As

Publication number Publication date
EP0250632A1 (de) 1988-01-07

Similar Documents

Publication Publication Date Title
US5572254A (en) Digital video camera with frequency converter and D/D converter for color-difference signals
JP2607020B2 (ja) テレビモードの自動変換装置
US4368483A (en) Video signal defect replacement circuitry
KR970006299B1 (ko) 촬상 장치
US6747693B1 (en) Imaging apparatus and method with upside-down mode and normal mode transitioning
JPS6326189A (ja) カラ−テレビジョン信号用デジタルフィ−ルドおよびライン速度コンバ−タ
US6249643B1 (en) Image sensing apparatus having photoelectric elements in a two-dimensional offset arrangement
US6020922A (en) Vertical line multiplication method for high-resolution camera and circuit therefor
Murata et al. A consumer use flicker free color monitor using digital signal processing
JPS6272287A (ja) テレビジヨン信号処理装置
JP3281454B2 (ja) 撮像記録装置
JP3340458B2 (ja) デジタルカメラ
JP2823308B2 (ja) Muse/ntscダウンコンバータ
JP2809738B2 (ja) 映像信号変換装置
JP2830954B2 (ja) テレビジョン信号処理装置
JP2589841B2 (ja) 磁気記録再生装置の映像信号処理装置
JP3072636B2 (ja) 第2世代edtvプリエンコーダ/デコーダ
JP3331227B2 (ja) 撮像装置
Shinozaki et al. 4CCD compact, light-weight, consumer use HDTV camera
JP2681996B2 (ja) 画像処理装置
JP3045060B2 (ja) 映像信号処理装置
JPS59181789A (ja) テレビ信号処理方式
JPH07162874A (ja) 単板式高感度カラーカメラ装置
JPH02101889A (ja) Pal方式テレビジョン受像機におけるフリッカーフリー回路
JPH04223776A (ja) Pal方式信号出力付きntsc方式ビデオカメラ