JPS63231532A - Interruption detecting system for information processing system - Google Patents

Interruption detecting system for information processing system

Info

Publication number
JPS63231532A
JPS63231532A JP6542887A JP6542887A JPS63231532A JP S63231532 A JPS63231532 A JP S63231532A JP 6542887 A JP6542887 A JP 6542887A JP 6542887 A JP6542887 A JP 6542887A JP S63231532 A JPS63231532 A JP S63231532A
Authority
JP
Japan
Prior art keywords
input
interrupt request
output
data processing
control device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6542887A
Other languages
Japanese (ja)
Inventor
Toshikazu Yamaguchi
利和 山口
Takashi Hieda
隆 稗田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP6542887A priority Critical patent/JPS63231532A/en
Publication of JPS63231532A publication Critical patent/JPS63231532A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

PURPOSE:To improve the processing capacity of a system by specifying the sending source of an interrupting request with the execution instruction of one condition enquiring processing and reporting the address of an input output device and the contents of an interrupting request to a data processor. CONSTITUTION:When an input output device 3 executes the interrupting request through an input output controller 2 to a data processor 1, the data processor 1 gives the execution instruction of a condition enquiring processing to the input output controller 2. To one instruction, the input output controller 2 executes successively the condition enquiry to plural following input output device 3, specifies the sending source of the interrupting request and reports the address of the input output device 3 and the contents of the interrupting request to the data processor 1. Thus, the number of times of issuing the input output instruction of the data processor 1, the checking processing of a response to the condition enquiring processing and the decrease in the number of times of the input output interrupting can be executed and the processing capacity is improved.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は情報処理システムの割込み検出方式に係り、詳
しくは、複数の入出力装置で共通な1本の割込み要求線
を有するシステムにおいて、入出力装置から割込み要求
が発生した場合の該割込み要求の送出元を検出する方式
に関する。
Detailed Description of the Invention [Field of Industrial Application] The present invention relates to an interrupt detection method for an information processing system. The present invention relates to a method for detecting the source of an interrupt request when an interrupt request is generated from an output device.

〔従来の技術〕[Conventional technology]

データ処理装置(中央処理装置)に入出力制御装置が接
続され、該入出力制御装置の配下に複数の入出力装置が
接続され、該複数の入出力装置で共通な1本の割込み要
求線を有する情報処理システムにおいて、入出力装置か
ら割込み要求が発生した場合、データ処理装置が割込み
要求の送出元および割込み要求の内容7を知る方法とし
て、従来。
An input/output control device is connected to a data processing unit (central processing unit), a plurality of input/output devices are connected under the input/output control device, and one interrupt request line common to the plurality of input/output devices is connected. Conventionally, when an interrupt request is generated from an input/output device in an information processing system having a data processing device, a data processing device knows the source of the interrupt request and the contents 7 of the interrupt request.

次のような方式が知られている。The following methods are known.

■ データ処理装置が入出力制御装置を介して入出力装
置に対し、1台毎に状態問合せを行い、その結果返され
た応答を基に当該入出力装置が割込み要求を送出したか
否かをチェックし、割込み要求を送出した入出力装置が
見つかるまで繰返し状態間合せ処理を実行する。
■ The data processing device queries the status of each input/output device via the input/output control device, and based on the response returned, determines whether or not the input/output device has sent an interrupt request. The state adjustment process is repeatedly executed until the input/output device that sent the interrupt request is found.

■ 前もって、信号線(通常は別の意味で用いられ、状
態間合せ処理を指定すると以下の動作を行う制御線)と
入出力装置のアドレスを割付けておき、データ処理装置
が入出力制御装置を介して全入出力装置の状態間合せ処
理の実行指示を出すと、各入出力装置は前もって割付け
られている信号線に割込み要求を送出したか否かの情報
をのせる。
■ In advance, assign the signal line (usually used for a different purpose; a control line that performs the following operations when state adjustment processing is specified) and the address of the input/output device, so that the data processing device can control the input/output control device. When an instruction to execute the state adjustment process for all input/output devices is issued through the controller, each input/output device carries information on whether or not an interrupt request has been sent to the previously allocated signal line.

データ処理装置は信号線の情報を基に1割込み要求送出
元を識別し、入出力制御装置を介して当該アドレスを有
する入出力装置に対する状態間合せ処理の実行指示を出
し、割込み要求内容を知る。
The data processing device identifies the source of one interrupt request based on the information on the signal line, issues an instruction to execute state adjustment processing to the input/output device having the address via the input/output control device, and learns the contents of the interrupt request. .

〔発明が解決しようとする問題点〕[Problem that the invention seeks to solve]

上記従来技術において、■の方式は、データ処理装置に
より割込み要求を送出した入出力装置が特定できるまで
最大入出力装置の台数分だけ、入出力命令の発行1割込
み要求を送出しているが否かのチェックおよび入出力割
込みが必要となるため、データ処理装置のオーバヘッド
となり、システムの処理能力が低下するという問題があ
る。
In the above-mentioned conventional technology, method (2) issues one interrupt request by issuing an input/output command for the maximum number of input/output devices until the data processing device can identify the input/output device that sent the interrupt request. Since these checks and input/output interrupts are required, there is a problem in that this creates overhead for the data processing device and reduces the processing capacity of the system.

■の方式は、1回の全入出力装置に対する状態間合せ処
理の実行指示で割込み要求を送出した入出力装置のアド
レスを特定可能であるが、本処理では割込み要求の内容
を入力できないため、データ処理装置は割込み要求送出
元の識別後、当該アドレスを有する入出力装置に対し再
度、状態間合せ処理が必要となるため、やはりデータ処
理装置のオーバヘッドとなり、システムの処理能力が低
下するという問題がある。又、信号線と人出刃装置のア
ドレスを割付ける機能および全人出力装置の状態間合せ
処理の実行指示に対し、信号線に処理要求を送出したか
否かの情報をのせる機能を。
In the method (2), it is possible to specify the address of the input/output device that sent the interrupt request by instructing the execution of state adjustment processing for all input/output devices at once, but since the contents of the interrupt request cannot be input in this processing, After the data processing device identifies the source of the interrupt request, it is necessary to perform state adjustment processing again for the input/output device that has the corresponding address, which results in overhead for the data processing device and reduces the processing capacity of the system. There is. In addition, there is a function to allocate the address of the signal line and the human blade device, and a function to put information on the signal line as to whether or not a processing request has been sent in response to an instruction to execute the state adjustment process of the all-person output device.

入出力制御装置の配下に接続されたすべての入出力装置
がサポートしていなければ5水力式を採用しても入出力
命令の発行回数および入出カ割込み回数の削減効果が少
ないという問題がある。
If all the input/output devices connected under the input/output control device do not support it, there is a problem that even if the five-hydraulic type is adopted, the effect of reducing the number of input/output commands and the number of input/output interrupts will be small.

本発明の目的は、上記従来技術の問題点を解決し、入出
力装置から割込み要求が発生した場合。
An object of the present invention is to solve the problems of the prior art described above, and to solve the problems when an interrupt request is generated from an input/output device.

システムの処理能力を低下させることなく、データ処理
装置が割込み要求の送出元および割込み要求の内容を知
ることができる割込み検出方式を提供することにある。
An object of the present invention is to provide an interrupt detection method that allows a data processing device to know the source of an interrupt request and the contents of the interrupt request without reducing the processing capacity of the system.

〔問題点を解決するための手段及び作用〕本発明は、デ
ータ処理装置に入出力制御装置が接続され、該入出力制
御装置の配下に複数の入出力装置が接続され、該複数の
入出力装置で共通の1本の割込み要求線を有する情報処
理システムにおいて、入出力制御装置内に、入出力装置
に状態問合せを行い、その結果入出力装置から返される
ところの、割込み要求送信中か否かの情報および割込み
要求の内容からなる応答を受信する手段と。
[Means and effects for solving the problems] The present invention provides an input/output control device connected to a data processing device, a plurality of input/output devices connected under the input/output control device, and a plurality of input/output devices connected to the data processing device. In an information processing system that has one interrupt request line common to all devices, a status inquiry is made to the input/output device in the input/output control device, and the result is returned from the input/output device as to whether or not an interrupt request is being sent. means for receiving a response comprising the information and the contents of the interrupt request.

入出力装置から受信した応答の中で、割込み要求送信中
か否かの情報を調べ、当該入出力装置が割込み要求を送
出したか否かを識別する手段と、割込み要求を送出した
入出力装置のアドレスおよび割込み要求の内容をデータ
処理装置に報告する手段を設ける。
A means for checking information as to whether or not an interrupt request is being sent in a response received from an input/output device, and identifying whether or not the input/output device has sent the interrupt request; and an input/output device that has sent the interrupt request. means for reporting the address of the interrupt request and the contents of the interrupt request to the data processing device.

入出力装置が入出力制御装置を介してデータ処理装置に
割込み要求を行った場合、データ処理装置は入出力制御
装置へ状態間合せ処理の実行指示を出す。この1回の指
示に対し、入出力制御装置は配下の複“数の入出力装置
に順次状態問合せを行い1割込み要求の送出元を特定し
、当該入出力装置のアドレスおよび割込み要求の内容を
データ処理装置に報告する。これにより、データ処理装
置の入出力命令発行回数、状態間合せ処理に対する応答
のチェック処理および入出力割込み回数の削減が可能に
なる。
When the input/output device issues an interrupt request to the data processing device via the input/output control device, the data processing device issues an instruction to the input/output control device to execute state adjustment processing. In response to this one instruction, the input/output control device sequentially queries the status of multiple input/output devices under its control, identifies the source of one interrupt request, and records the address of the input/output device and the contents of the interrupt request. The information is reported to the data processing device.This makes it possible to reduce the number of input/output commands issued by the data processing device, check processing for responses to state adjustment processing, and the number of input/output interruptions.

〔実施例〕〔Example〕

以下、図面を参照して本発明の一実施例を説明する。 Hereinafter, one embodiment of the present invention will be described with reference to the drawings.

第2図は本発明が適用される。情報処理システムの全体
構成図で、データ処理装置(中央処理装置)1に入出力
制御装置2が接続され、該入出力制御装置2の配下に共
通バス4を経由して複数の入出力装[3が接続される。
In FIG. 2, the present invention is applied. This is an overall configuration diagram of an information processing system, in which an input/output control device 2 is connected to a data processing device (central processing unit) 1, and a plurality of input/output devices are connected under the input/output control device 2 via a common bus 4. 3 is connected.

バス4の一つに割込み要求線があり、入出力装R3は鎮
剤込み要求線により入出力制御装置2を経由してデータ
処理袋[1に割込み要求を送出する。これを受けて、デ
ータ処理装置1は、入出力制御装置2に対し、状態間合
せ処理の実行指示を出す。本発明は、この時の入出力制
御装置2の処理にかNわる。
One of the buses 4 has an interrupt request line, and the input/output device R3 sends an interrupt request to the data processing bag [1 via the input/output control device 2 via the sedative request line. In response to this, the data processing device 1 issues an instruction to the input/output control device 2 to execute the state adjustment process. The present invention changes the processing of the input/output control device 2 at this time.

第1図は入出力制御装置2の一実施例の詳細図である。FIG. 1 is a detailed diagram of one embodiment of the input/output control device 2. As shown in FIG.

テーブル21はデータ処理装置1から設定される入出力
装置3の情報を格納し、ポインタ24で指示される入出
力装置3のアドレスを状態間合せ処理実行部25に転送
するのに使用される。
The table 21 stores information about the input/output device 3 set by the data processing device 1 and is used to transfer the address of the input/output device 3 indicated by the pointer 24 to the state adjustment processing execution unit 25.

割込み要求受付部22は、入出力装置3からの割込み要
求を受付け、データ処理装置1に割込みを報告する。
The interrupt request accepting unit 22 accepts an interrupt request from the input/output device 3 and reports the interrupt to the data processing device 1.

主制御部23はデータ処理袋[1からの状態問合せの実
行指示を受けて、状態間合せ処理実行部25を起動する
と共に、比較回路27から転送された情報をチェックし
、6割込み要求中”であれば割込み要求を送出した入出
力装置のアドレスおよび割込み要求の内容をデータ処理
装置1に報告し、割込み要求未送出”であればポインタ
24の値を更新(+1) L、、状態間合せ処理実行部
25を起動する。
The main control unit 23 receives the instruction to execute the status inquiry from the data processing bag [1, activates the status adjustment processing execution unit 25, checks the information transferred from the comparison circuit 27, and requests interrupt 6. If so, the address of the input/output device that sent the interrupt request and the contents of the interrupt request are reported to the data processing device 1, and if the interrupt request has not been sent yet, the value of the pointer 24 is updated (+1). The processing execution unit 25 is activated.

ポインタ24は、主制御部23により、更新され、テー
ブル21における次に状態間合せ処理を実行する入出力
装置3のアドレスを指示するのに使用される。
The pointer 24 is updated by the main control unit 23 and is used to indicate the address of the input/output device 3 in the table 21 that will execute the state adjustment process next.

状態間合せ処理実行部25は主制御部23からの起動時
、テーブル21から転送されたアドレスを有する入出力
装置3に状態問合せを行う。
When activated by the main control unit 23, the status adjustment processing execution unit 25 makes a status inquiry to the input/output device 3 having the address transferred from the table 21.

応答格納部26は状態問合せの実行後、入出力装置3か
ら返される応答を受信し格納すると共に、該応答を比較
回路7に転送する。
After executing the status inquiry, the response storage section 26 receives and stores the response returned from the input/output device 3, and also transfers the response to the comparison circuit 7.

比較回路27は応答格納部26から転送された情報をチ
ェックし、当該入出力・装R3が′割込み要求中”ある
いは′割込み要求未送出”情報を主制御部23に報告す
る。
The comparison circuit 27 checks the information transferred from the response storage section 26, and reports to the main control section 23 that the input/output device R3 is ``requesting an interrupt'' or ``not sending an interrupt request.''

第3図はテーブル21の内容を示している。テーブル2
1は状態間合せ処理の実行順位、入出力装置3のアドレ
スおよび状態間合せ処理実行の有無から構成されており
、ポインタ24で指示された入出力装置3のアドレスが
状態間合せ処理実行部25に転送される。但し、状態間
合せ処理実行の有無が“無”の場合1本アドレスを飛ば
しポインタ24の値を更新(+1)後1次のアドレスが
選択される。
FIG. 3 shows the contents of the table 21. table 2
1 consists of the execution order of the state matching process, the address of the input/output device 3, and whether or not the state matching process is to be executed. will be forwarded to. However, if the execution status of the state adjustment process is "no", one address is skipped, the value of the pointer 24 is updated (+1), and then the primary address is selected.

第4図は入出力制御装置2の処理フローを示したもので
、以下、これに従って入出力制御装置の動作を説明する
FIG. 4 shows a processing flow of the input/output control device 2, and the operation of the input/output control device will be explained below according to this flow.

■ 初期設定として、データ処理装置1は入出力制御装
置lt2のテーブル21に第3図の如き入出力装置3の
情報を前もって設定しておく。
(2) As an initial setting, the data processing device 1 previously sets information about the input/output device 3 as shown in FIG. 3 in the table 21 of the input/output control device lt2.

■ 割込み要求受付部22は、入出力装置3からの割込
み要求を監視する。
(2) The interrupt request receiving unit 22 monitors interrupt requests from the input/output device 3.

■ 入出力装置3からの割込み要求発生時、割込み要求
受付部22が割込み要求を受付け、データ処理装置1に
報告する。
(2) When an interrupt request is generated from the input/output device 3, the interrupt request accepting unit 22 accepts the interrupt request and reports it to the data processing device 1.

■ 割込み要求送出元および割込み要求の内容を識別す
るためにデータ処理装置1が発行する状態間合せ処理の
実行指示を主制御部23が受付け、ポインタ24を「1
」に初期設定する。
■ The main control unit 23 accepts an instruction to execute state adjustment processing issued by the data processing device 1 in order to identify the interrupt request source and the contents of the interrupt request, and sets the pointer 24 to "1".
”.

■ テーブル21はポインタ24に指示される入出力装
置3のアドレスを状態間合せ処理実行部25に転送する
(2) The table 21 transfers the address of the input/output device 3 indicated by the pointer 24 to the state adjustment processing execution unit 25.

■ データ処理袋[1からの状態間合せ処理の実行指示
を受信した主制御部23は、状態間合せ処理実行部25
に起動をかける。
■ The main control unit 23, which has received the instruction to execute the state adjustment process from the data processing bag [1,
Activate.

■ 状態間合せ処理実行部25は、テーブル21から転
送されたアドレスを有する入出力装置3の状態問合せを
行う。
(2) The state adjustment processing execution unit 25 inquires about the state of the input/output device 3 having the address transferred from the table 21.

■ 入出力装置3からの応答を受信した応答格納部26
は、当該情報を保持すると共に比較回路27に転送する
■ Response storage unit 26 that received the response from the input/output device 3
holds the information and transfers it to the comparison circuit 27.

■ 比較回路27は情報をチェックし、“割込み要求中
”あるいは“割込み要求、未送出”の情報を主制御部2
3に報告する。
■ The comparison circuit 27 checks the information and sends the information of “interrupt request in progress” or “interrupt request, not sent” to the main control unit 2.
Report to 3.

[相] 主制御部23は、比較回路27から“割込み要
求中米送出”を受信すると、ポインタ24の値を更新(
+1)する。
[Phase] When the main control unit 23 receives the “send interrupt request Central America” from the comparison circuit 27, it updates the value of the pointer 24 (
+1).

■ ポインタ24の値が入出力制御装置2に接続されて
いる入出力装置3の台数を越えているか否かチェックし
、越えていなければ、■以下を繰返し実行する。
(2) Check whether the value of the pointer 24 exceeds the number of input/output devices 3 connected to the input/output control device 2, and if it does not, (2) repeat the following steps.

■ ポインタ24の値が入出力装置3の台数を越えてい
る場合は、主制御部23はエラー処理を実行する。
(2) If the value of the pointer 24 exceeds the number of input/output devices 3, the main control unit 23 executes error processing.

0 主制御部23は、比較回路27から“割込み要求中
″を受信すると、割込み要求を送出した入出力装置3の
アドレスおよび割込み要求の内容をデータ処理装置1に
報告して1回の状態間合せ処理を終了する。その後、入
出力制御装置i?2は入出力装置3からの割込み要求の
監視状態となる6〔発明の効果〕 以上説明した様に、本発明によれば、データ処理装置か
ら入出力制御装置への1回の状態間合せ処理の実行指示
により、入出力制御装置が複数の入出力装置に順次状態
問合せを行い、割込み要求の送出元を特定し、当該入出
力装置のアドレスおよび割込み要求の内容をデータ処理
装置に報告するため、データ処理装置の入出力命令発行
回数、状態間合せ処理に対する応答のチェック処理およ
び入出力割込み回数を削減でき、システムの処理能力の
向上を図れる。
0 When the main control unit 23 receives “interrupt request in progress” from the comparator circuit 27, it reports the address of the input/output device 3 that sent the interrupt request and the contents of the interrupt request to the data processing device 1, and performs one state transition. Finish the matching process. After that, the input/output control device i? 2 is in the monitoring state of an interrupt request from the input/output device 3 6 [Effects of the Invention] As explained above, according to the present invention, one-time state adjustment processing from the data processing device to the input/output control device In response to execution instructions, the input/output control device sequentially queries the status of multiple input/output devices, identifies the source of the interrupt request, and reports the address of the input/output device and the contents of the interrupt request to the data processing device. It is possible to reduce the number of input/output commands issued by the data processing device, the number of response checks to state adjustment processing, and the number of input/output interrupts, thereby improving the processing capacity of the system.

【図面の簡単な説明】 第1図は本発明による入出力制御装置の一実施例の構成
図、第2図は本発明が適用される情報処理システムの全
体構成図、第3図は第1図におけるテーブルの内容を示
す図、第4図は第1図の処理フローを示す図である。 1・・・データ処理装置、 2・・・入出力制御装置、
3・・・入出力装置、 4・・・共通パス、21・・・
テーブル、 22・・・割込み要求受付部、23・・・
主制御部、 24・・・ポインタ、25・・・状態間合
せ処理実行部、 26・・・応答格納部、 27・・・比較回路。
[Brief Description of the Drawings] Fig. 1 is a block diagram of an embodiment of an input/output control device according to the present invention, Fig. 2 is an overall block diagram of an information processing system to which the present invention is applied, and Fig. 3 is a block diagram of an embodiment of an input/output control device according to the present invention. FIG. 4 is a diagram showing the contents of the table in the figure, and FIG. 4 is a diagram showing the processing flow of FIG. 1. 1... Data processing device, 2... Input/output control device,
3...I/O device, 4...Common path, 21...
Table, 22... Interrupt request reception unit, 23...
Main control unit, 24... Pointer, 25... State adjustment processing execution unit, 26... Response storage unit, 27... Comparison circuit.

Claims (1)

【特許請求の範囲】[Claims] (1)データ処理装置に入出力制御装置が接続され、該
入出力制御装置の配下に複数の入出力装置が接続され、
該複数の入出力装置に共通な1本の割込み要求線を用い
て、入出力装置が入出力制御装置を介してデータ処理装
置に割込み要求を行う情報処理システムにおいて、 データ処理装置は、入出力装置からの割込み要求を受取
ると、入出力制御装置に対して状態間合せ処理の実行指
示を発行し、 入出力制御装置は、前記データ処理装置からの1回の状
態問合せ処理の実行指示に対して、配下の複数の入出力
装置に順次状態問合せを行って割込み要求の送出元を検
出し、該割込み要求を送出した入出力装置のアドレス及
び割込み要求の内容をデータ処理装置に報告する、 ことを特徴とする情報処理システムの割込み検出方式。
(1) An input/output control device is connected to the data processing device, and a plurality of input/output devices are connected under the input/output control device,
In an information processing system in which an input/output device issues an interrupt request to a data processing device via an input/output control device using one interrupt request line common to the plurality of input/output devices, the data processing device Upon receiving an interrupt request from the device, the input/output control device issues an instruction to execute a status interrogation process to the input/output control device, and the input/output control device responds to the instruction to execute the status inquiry process once from the data processing device. detecting the source of the interrupt request by sequentially inquiring the status of multiple input/output devices under it, and reporting the address of the input/output device that sent the interrupt request and the contents of the interrupt request to the data processing device. An interrupt detection method for an information processing system characterized by:
JP6542887A 1987-03-19 1987-03-19 Interruption detecting system for information processing system Pending JPS63231532A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6542887A JPS63231532A (en) 1987-03-19 1987-03-19 Interruption detecting system for information processing system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6542887A JPS63231532A (en) 1987-03-19 1987-03-19 Interruption detecting system for information processing system

Publications (1)

Publication Number Publication Date
JPS63231532A true JPS63231532A (en) 1988-09-27

Family

ID=13286806

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6542887A Pending JPS63231532A (en) 1987-03-19 1987-03-19 Interruption detecting system for information processing system

Country Status (1)

Country Link
JP (1) JPS63231532A (en)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS49102253A (en) * 1973-01-31 1974-09-27
JPS5171643A (en) * 1974-12-18 1976-06-21 Yokogawa Electric Works Ltd
JPS5347737A (en) * 1976-10-13 1978-04-28 Nec Corp Detection circuit for process request

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS49102253A (en) * 1973-01-31 1974-09-27
JPS5171643A (en) * 1974-12-18 1976-06-21 Yokogawa Electric Works Ltd
JPS5347737A (en) * 1976-10-13 1978-04-28 Nec Corp Detection circuit for process request

Similar Documents

Publication Publication Date Title
JPS63231532A (en) Interruption detecting system for information processing system
JPS6184710A (en) Nc data transfer method in group control system
JPH01305461A (en) Right of using bus control system
JPH03154940A (en) Multi-file processor
JPS63245754A (en) Input/output control system for information processing system
JPH07182261A (en) Information processor
JPH06314231A (en) Shared memory access control method
JPH06161951A (en) Bus control system
JPS63300346A (en) Dma control system
JPS6266360A (en) Priority control system
JPS61264829A (en) Control system for interruption of network controller
JPS61269545A (en) Computer system
JPS61151746A (en) Processing method of data error
JPH03265959A (en) Input/output device control processing system
JPH0981402A (en) Multiprocessor system
JPH04139556A (en) Retry control system
JPH05224825A (en) Cartridge magnetic tape processor
JPS63158650A (en) Information processor
JPH0325552A (en) Bus connector
JPS62204354A (en) Control system for input/output instruction
JPH0417530B2 (en)
JPH02310657A (en) Bus connecting device
JPS60207944A (en) Data transfer control system
JPS61240333A (en) Input and output interruption processing system
JPH05265920A (en) Extended storage device data transfer system