JPS63192151A - デ−タ転送緩衝装置 - Google Patents

デ−タ転送緩衝装置

Info

Publication number
JPS63192151A
JPS63192151A JP2431587A JP2431587A JPS63192151A JP S63192151 A JPS63192151 A JP S63192151A JP 2431587 A JP2431587 A JP 2431587A JP 2431587 A JP2431587 A JP 2431587A JP S63192151 A JPS63192151 A JP S63192151A
Authority
JP
Japan
Prior art keywords
data
transfer
buffer
buffer memory
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2431587A
Other languages
English (en)
Inventor
Akio Otani
大谷 明雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2431587A priority Critical patent/JPS63192151A/ja
Publication of JPS63192151A publication Critical patent/JPS63192151A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Information Transfer Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、外部装置間のデータ転送を制御するデータ転
送緩衝装置に関する。
[従来の技術] 一般に、入出カプロセッサ(以下、IOPと略記する。
)と入出力機器(以下、Iloと略記する。)との間の
データ転送制御においては、両者のデータバスと、デー
タ転送緩衝装置内のバッファレジスタ及びバッファメモ
リを介して転送速度及びデータ幅の変換が行われる。
そして、このデータ転送緩衝装置内のバッファレジスタ
及びバッファメモリのデータ幅は、10P又はIloの
いずれかのデータ幅と一致するように構成されている。
第2図は従来のデータ転送緩衝装置の構成を示すブロッ
ク図である。図中、1はIOP、2はデータ転送緩衝装
置、3はIloを示す。データ転送緩衝装置2は、バッ
ファレジスタ20゜zl、バッファメモリ22及び制御
回路23により構成されている。
このデータ転送緩衝装置2内のレジスタ20には、l0
P1からの転送要求によりl0PIからのデータがデー
タバス4を介して取込まれる。
データが取込まれると、直ちにバッファメモリ22に対
する使用要求RQaが制御回路23に伝わる。これを受
付けた制御回路23は、バッフ7メモリ22の準備がで
きていれば、バッファメモリ22の使用許可AKaを出
す。この許可により、バッファレジスタ20に取込まれ
ていた10PIからのデータがバッファメモリ22に移
送されて蓄積される。これにより、l0PIからの転送
要求が再度受付可能となる。
一方、l103からの転送要求の生起以前に、バッファ
メモリ22に蓄えられたtoptからのデータに対し、
バッファレジスタ21からのバッファメモリ22への使
用要求RQbが制御回路23に伝えられる。制御回路2
3はこの要求を受けて、バッファメモリ22の準備がで
きていれば、バッファメモリ22の使用許可AKbを返
す。これにより、バッファメモリ22に蓄えられたto
ptからのデータはバッファレジスタ21に移送されて
保持される。しかして、このバッファレジスタ21は、
l103からの転送要求により保持していたデータをデ
ータバス5を介してl103に送出する。バッファレジ
スタ21に保持されていたデータが全てl103に送出
されると、バッファレジスタ21はバッファメモリ22
へ再度使用要求RQbを出1八以下上記の動作を繰返す
[解決すべき問題点] 上述の従来のデータ転送緩衝装置では、バッファレジス
タ及びバッファメモリのデータ幅がIOP又はIloの
いずれかのデータ幅と一致するように構成されているの
で、l103としてディスク装置などのように高速のデ
ータ転送を行う高負荷のものを使用した場合、このディ
スク装置からの転送要求によりバッファメモリ22への
オーバヘッドが増大する。このため、バッファメモリ2
2の処理能力で抑えられ、その結果、実効転送速度が低
下するという欠点があった。
[問題点の解決手段] 上記従来の問題点を解決する本発明は、バッファメモリ
を介して外部装置間のデータ転送を制御するデータ転送
緩衝装置において、一方の外部装置から送られてくる連
続した複数のデータを取込んで保持する手段と、前記複
数のデータが取込まれたことを検出して前記バッファメ
モリへの書込み要求を行う手段と、前記要求を受けて前
記バッフアメそりの書込み準備ができていることを検知
した後、前記複数のデータを一度に前記バッフ7メモリ
へ移送させる手段と、前記バッファメモリに前記複数の
データが蓄積されたことを検知した後、前記複数のデー
タを一度に読出して保持する手段と、他方の外部装置か
らの転送要求を検出する毎に、前記保持されている複数
のデータを元のデータサイズと同一のサイズに分解して
逐次取出す手段と、前記保持されていた複数のデータが
全て取出されたことを検出して、前記バッファメモリか
ら次の複数のデータを取出してくる手段とを設けた構成
となっている。
[実施例] 以下、本発明の実施例を図面を参照して説明する。
第1図は本発明の一実施例を示すブロック図である。図
中、データ転送緩衝装置11は、ブロックバッファレジ
スタ30,31、バッファメモリ32及び制御回路33
により構成されている。その他、第2図と同一構成部分
は同一符号を付しである。
このデータ転送緩衝装置11においては、l0PIから
の転送要求によりデータバス4を介して送られてきたl
0PIからのデータがブロックバッファレジスタ30に
取込まれる。このブロックバッファレジスタ30は、複
数のデータを取込む余裕のあるレジスタであり、連続し
た複数のデータを高速に取込む。このブロックバッファ
レジスタ30に複数のデータが取込まれて一杯になると
、l0PI側の転送要求が一時中断すると共に、バッフ
ァメモリ32に対する使用要求RQaが制御回路33に
伝わる。使用要求RQaを受けた制御回路33は、バッ
ファメモリ32の準備ができていれば、バッファメモリ
32の使用許可Aにaを返す。これにより、ブロックバ
ッファレジスタ30に格納されていた連続した複数のデ
ータが一度に並列処理でバッファメモリ32に移送され
て蓄えられる。これにより、中断されていたl0PI側
の転送は再び可能となり、上記の動作を繰返す。
一方、l103からの転送要求が生起する以前に、ブロ
ックバッファレジスタ31からのバッファメモリ32へ
の使用要求RQbが制御回路33に伝えられる。制御回
路33はバッファメモリ32の準備ができていれば、バ
ッファメモリ32の使用許可AKbを返す。これにより
、バッファメモリ32に蓄えられていたl0PIからの
連続した複数のデータは一度に並列処理にてブロックバ
ッファレジスタ31に移送されて保持される。
しかして、l103からの転送要求が生起すると、ブロ
ックバッファレジスタ31に先取りされていたデータが
一単位毎にl103へ掃き出される。ブロックバッファ
レジスタ31に先取り分のデータが残っているときは、
逐次掃き出される。
このとき、データ幅の変換も併せて行われる。ブロック
バッファレジスタ31内のデータが全て掃き出されると
、再びバッファメモリ32への使用要求RQbが制御回
路33に伝えられ、以下上記の転送動作を繰返す。
[発明の効果] 以上説明したように本発明のデータ転送緩衝装置は、連
続した複数のデータをブロックバッファレジスタに取込
み、その取込んだ複数のデータを一度に並列処理にてバ
ッファメモリに移送し、更に、蓄積されている連続した
複数のデータを一度に取出してブロックバッファレジス
タに格納し、この格納されている連続した複数のデータ
を要求単位に応じて切出して送出するようにしたので、
バッファメモリのオーバヘッドを軽減することができ、
実効転送速度を高速化できるという効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例に係るデータ転送緩衝装置の
構成を示すブロック図、第2図は従来のデータ転送ii
*装置の構成を示すブロック図である。 1 : IOP (入出カプロセッサ)2:データ転送
緩衝装置 3:l10(入出力機器) 30.31ニブロツクバツフアレジスタ32:バッファ
メモリ 33:制御回路

Claims (1)

    【特許請求の範囲】
  1. バッファメモリを介して外部装置間のデータ転送を制御
    するデータ転送緩衝装置において、一方の外部装置から
    送られてくる連続した複数のデータを取込んで保持する
    手段と、前記複数のデータが取込まれたことを検出して
    前記バッファメモリへの書込み要求を行う手段と、前記
    要求を受けて前記バッファメモリの書込み準備ができて
    いることを検知した後、前記複数のデータを一度に前記
    バッファメモリへ移送させる手段と、前記バッファメモ
    リに前記複数のデータが蓄積されたことを検知した後、
    前記複数のデータを一度に読出して保持する手段と、他
    方の外部装置からの転送要求を検出する毎に、前記保持
    されている複数のデータを元のデータサイズと同一のサ
    イズに分解して逐次取出す手段と、前記保持されていた
    複数のデータが全て取出されたことを検出して、前記バ
    ッファメモリから次の複数のデータを取出してくる手段
    とを備えたことを特徴とするデータ転送緩衝装置。
JP2431587A 1987-02-04 1987-02-04 デ−タ転送緩衝装置 Pending JPS63192151A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2431587A JPS63192151A (ja) 1987-02-04 1987-02-04 デ−タ転送緩衝装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2431587A JPS63192151A (ja) 1987-02-04 1987-02-04 デ−タ転送緩衝装置

Publications (1)

Publication Number Publication Date
JPS63192151A true JPS63192151A (ja) 1988-08-09

Family

ID=12134751

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2431587A Pending JPS63192151A (ja) 1987-02-04 1987-02-04 デ−タ転送緩衝装置

Country Status (1)

Country Link
JP (1) JPS63192151A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04287261A (ja) * 1991-03-18 1992-10-12 Hitachi Ltd データ転送制御装置および磁気ディスク制御装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04287261A (ja) * 1991-03-18 1992-10-12 Hitachi Ltd データ転送制御装置および磁気ディスク制御装置

Similar Documents

Publication Publication Date Title
JPH0752418B2 (ja) デ−タ受信方式
JPS58105344A (ja) バツフアメモリ管理方式
JPS63192151A (ja) デ−タ転送緩衝装置
JPS63192150A (ja) デ−タ転送緩衝装置
JP2583586B2 (ja) バス制御方法
JPS59146326A (ja) チヤネル装置の制御方式
JPS6019023B2 (ja) デ−タ処理装置
JPH03255558A (ja) 通信処理装置制御方式
JPS61183765A (ja) デ−タ転送制御方式
JPS6130300B2 (ja)
JP2917369B2 (ja) 回線ネットワークコントローラ
JPH06149725A (ja) プロセッサ応用装置
JPH01174042A (ja) 回線制御方式
JPS58101336A (ja) 高速情報伝送方式
JPH0223455A (ja) インターフェイス装置
JPS6339237A (ja) 回線トレ−ス制御方式
JPH02155059A (ja) データ転送方式
JPH07334453A (ja) メモリアクセスシステム
JPH0528105A (ja) データ転送方式
JPH03252848A (ja) スプリットバスにおける可変バス幅指定方式及び可変バス幅情報受信方式
JPS6220041A (ja) デ−タ処理装置の非同期デ−タ転送回路
JPH0675899A (ja) 情報処理装置
JPH04220847A (ja) コンピュータ間通信方法
JPH03265957A (ja) データ転送方式
JPH0769885B2 (ja) デ−タ転送装置