JPS63137385A - Icカ−ドシステム - Google Patents

Icカ−ドシステム

Info

Publication number
JPS63137385A
JPS63137385A JP28484186A JP28484186A JPS63137385A JP S63137385 A JPS63137385 A JP S63137385A JP 28484186 A JP28484186 A JP 28484186A JP 28484186 A JP28484186 A JP 28484186A JP S63137385 A JPS63137385 A JP S63137385A
Authority
JP
Japan
Prior art keywords
card
terminal
signal
circuit
continuity test
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP28484186A
Other languages
English (en)
Inventor
Fumihiko Isogai
磯貝 文彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP28484186A priority Critical patent/JPS63137385A/ja
Publication of JPS63137385A publication Critical patent/JPS63137385A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、接触形コネクタにより電気的に接続される
カード端末とICカードとからなるICカードシステム
に関するものである。
〔従来の技術〕
第2図は従来の[Cメモリカードの回路構成図である0
図において、1は外部電源と内部のバッテリーとの切り
換えを行う電源切り換え回路、2はバッテリー、3はメ
モリ、4は外部インタフェイス用の一コネクタであり、
41〜43はカードへの電源供給、信号入力用の端子、
44は書き込み。
読み出しデータ用の双方向信号用端子である。そして本
ICカードはこのコネクタ4を介して図示しないカード
端末と接続される。
次に動作について説明する。メモリ3はCM O8の低
消費電力用のメモリであり、カードを端末から離して持
ち運びする時のメモリのデータ保持用の電源としてバッ
テリ2を内蔵している。
このようなカードにおいて、カード端末でカード内のメ
モリ3の内容を読み出す時は、電源供給端子41でメモ
リ3へ電源を供給し、アドレス設定用端子42に所望の
アドレス情報を設定し、制御用端子43 (チップセレ
クト、出力イネーブル。
書き込み信号)に制御情報を設定し、データ端子44を
介して情報を読み出す。メモリデータの変更(書き込み
)時は、アドレス情報及び書き込みデータを設定した後
で、制御情報を設定してメモリ3へのデータの書き込み
を行う。
〔発明が解決しようとする問題点〕
従来のICカードは以上のように構成されており、コネ
クタが電気的に正常に接続されているか否かを確認する
ための機能はなく、カードシステムとしての信頼性に問
題があった。
この発明は、上記のような問題を解消するためになされ
たもので、コネクタの電気接続をチェックし、接続が完
全になされた後にカードシステムを動作させるようにす
ることにより、信頼性の高いICカードシステムを提供
することを目的とする。
〔問題点を解決するための手段〕
この発明に係るICカードシステムは、ICカードのカ
ード端末との送受信端子にテスト用電圧を印加するため
の導通テスト用電圧印加回路をICカード又はカード端
末に設け、カード端末側でこの電圧をチェックしてコネ
クタの電気接続状態を確認するようにしたものである。
〔作用〕
この発明においては、導通テスト用電圧印加回路が導通
テスト時のみ送受信端子にテスト電圧を印加し、端末側
にてこれをチェックするから、コネクタの電気接続状態
を容易に確認でき、しかもテスト終了後は、上記導通テ
スト用電圧印加回路は送受信端子から電気的に開放され
るから、該回路が通常動作の妨げとなることはない。
〔実施例〕
以下、本発明の実施例を図について説明する。
第1図において、1は電源切り換え回路、2はバッテリ
ー、41〜44はコネクタ端子、5は電源供給検知回路
、6はタイミング信号発生回路であり、電源供給検知回
路5によりトリガされるものである。7はタイミング信
号発生回路6から送られるデータ、クロンク信号により
テスト電圧のレベルを設定する直列−並列変換回路、8
はタイミング信号発生回路6からの制御信号により出力
制御され、直列−並列変換回路7に設定されたテスト電
圧レベルを各コネクタ端子42〜44へ印加するスリー
ステートバッファ回路、3はタイミング信号発生回路6
からの制御信号(導通テスト信号の反転信号)によりチ
ップセレクトされるメモリである。また図示していない
が、カード端末には各コネクタ端子に印加されたテスト
電圧の状態を検出して、コネクタの接続状態をi認する
手段が設けられている。
次に動作について説明する。通常のメモリの読み出し、
書き込み動作は従来方法と同一であるので、ここでは動
作開始時に行うコネクタの電気接続をチェックする導通
テストについて述べる。
カード端末より電源が供給されると、電源検知回路5に
よりタイミング信号発生回路6がトリガされ、導通テス
ト用タイミングが発生される。即ち、このタイミング信
号発生回路6からは、電源供給端子41以外の端子42
〜44へ予め設定されたレベルの電圧(H,L)を印加
するための信号が発生される。直列−並列変換回路7で
は、前記タイミング信号発生回路6からクロックととも
に直列に送出されるテスト信号を並列出力する。
そしてスリーステートバッファ回路8では、前記直列−
並列変換回路7から出力されている各端子への導通テス
ト用信号を、タイミング信号発生回路6にて出力される
導通テスト信号のタイミングに応じて各端子へ出力印加
する。また前記導通テスト信号はメモリ3を非選択状態
に制御し、これにより導通テスト時のデータ用信号線の
衝突を防止している。
一方カード端末では、電源供給後、予め設定された時間
が経過した時点で一7子信号をチェックし、コネクタが
電気的に正常に接続されていることを確認する。
なお、上記実施例ではカード内部にテスト用のタイミン
グ信号発生回路を設けたが、このタイミング信号の発生
をカード端末側で行い、カード、側にそのための接続端
子、即ちレベル入力用端子。
レベル設定クロック用端子、及び出力制御用端子等を設
けるようにしてもよい、このようにすれば、上記実施例
のような電源供給検知回路を設ける必要がなく、又電源
オン時のみでなく、所望の時期にコネクタ接続状態を確
認することが可能となる。
また、ICカードへの入力信号端子に導通テスト用の信
号を入力し、双方向端子でこの信号を読み出し、導通の
テストを行う構成にすることも可能である。この場合は
、導通テスト用電圧印加回路はカード端末側に設けられ
ることとなる。
〔発明の効果〕
以上のように、この発明によれば、I 1m、、l:J
−ド又はカード端末に導通テスト用電圧印加回路を設け
、コネクタ端子へ導通テスト用信号を印加し、これを読
み出してコネクタ接続状態を確認できるようにしたので
、コネクタの電気接続が正常であるか否かを容易にチェ
ックでき、又接続状態をチェックして信号処理を行うこ
とが可能となり、信頼性の高いICカードシステムを構
築できる効果がある。
【図面の簡単な説明】
第1図はこの発明の一実施例によるICカードシステム
のICカードの構成を示す図、第2図は従来のICカー
ドの構成図である。 1・・・電源切り換え回路、2・・・バッテリー、3・
・・メモリ、41〜44・・・端子、5・・・電源供給
検知回路、6・・・タイミング信号発生回路、7・・・
直列−並列変換回路、8・・・スリーステートバッファ
回路。 なお図中同一符号は同−又は相当部分を示す。

Claims (4)

    【特許請求の範囲】
  1. (1)接触形コネクタにより相互に電気的に接続される
    ICカード及びカード端末からなるICカードシステム
    において、 上記ICカード内部又はカード端末に設けられ、導通テ
    スト時に上記ICカードの送受信端子に導通テスト用の
    信号を印加するとともに、上記ICカードのメモリ回路
    を不活性状態とするための制御信号を出力する導通テス
    ト用電圧印加回路と、上記カード端末に設けられ、上記
    ICカードの送受信端子に印加された導通テスト用の信
    号レベルを上記コネクタを介して検出し、上記コネクタ
    の電気接続状態を確認する接続状態確認手段とを備えた
    ことを特徴とするICカードシステム。
  2. (2)上記ICカードには、該カードに電源が供給され
    たことを検知して検知信号を出力する電源供給検知回路
    が設けられており、 上記導通テスト用電圧印加回路は上記ICカード内部に
    設けられ、上記検知信号を受けて上記テスト用信号を出
    力するものであることを特徴とする特許請求の範囲第1
    項記載のICカードシステム。
  3. (3)上記導通テスト用電圧印加回路は上記ICカード
    に設けられ、 上記ICカードには、上記導通テスト用電圧印加回路に
    上記信号レベル設定用制御信号を入力するためのレベル
    設定用端子、及び上記テスト用信号出力制御用の制御信
    号を入力するための出力制御用端子が設けられているこ
    とを特徴とする特許請求の範囲第1項記載のICカード
    システム。
  4. (4)上記導通テスト用電圧印加回路は、上記ICカー
    ドに設けられ、上記テスト用信号レベルを設定するため
    の直列−並列変換回路及び該直列−並列変換回路の出力
    を上記送受信端子に印加するためのバッファ回路からな
    り、 上記ICカードには、上記直列−並列変換回路に上記テ
    スト用信号レベル設定用制御信号を入力するための入力
    用端子及びレベル設定クロック用端子、及び上記バッフ
    ァ回路に上記テスト用信号出力制御用のための制御信号
    を入力するための出力制御用端子が設けられていること
    を特徴とする特許請求の範囲第1項記載のICカードシ
    ステム。
JP28484186A 1986-11-29 1986-11-29 Icカ−ドシステム Pending JPS63137385A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP28484186A JPS63137385A (ja) 1986-11-29 1986-11-29 Icカ−ドシステム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP28484186A JPS63137385A (ja) 1986-11-29 1986-11-29 Icカ−ドシステム

Publications (1)

Publication Number Publication Date
JPS63137385A true JPS63137385A (ja) 1988-06-09

Family

ID=17683712

Family Applications (1)

Application Number Title Priority Date Filing Date
JP28484186A Pending JPS63137385A (ja) 1986-11-29 1986-11-29 Icカ−ドシステム

Country Status (1)

Country Link
JP (1) JPS63137385A (ja)

Similar Documents

Publication Publication Date Title
US11922022B2 (en) Method for transferring data on a memory card in synchronism with a rise edge and a fall edge of a clock signal
US5126548A (en) Ic card with additional terminals and method of controlling the ic card
JP2567219B2 (ja) 非接触方式による記憶基板とリ−ド・ライト装置間の書込み・読取り方法
CN101387944B (zh) 卡式外围设备
US6357015B1 (en) Data interface and high-speed communication system using the same
US4504926A (en) Mode setting control system
US5436856A (en) Self testing computer system with circuits including test registers
JPS63137385A (ja) Icカ−ドシステム
US5404475A (en) Memory apparatus comprising memory cards with a side detecting signal pin and address assignment circuitry
JP2000172805A (ja) Icカード
CN111797583A (zh) 引脚复用装置以及控制引脚复用装置的方法
JP2000151748A (ja) 通信システムの装置接続認識方法
JPS63268085A (ja) 携帯可能記憶媒体読取書込装置
JPH0411959B2 (ja)
JPH087442Y2 (ja) プログラマブルコントローラの入出力装置
CN1332329C (zh) 控制存取外部存储模块的控制芯片及其控制方法
EP0400930A2 (en) Realtime redundant operating system
JPH01209502A (ja) プログラマブルコントローラの増設バスチェック装置
JPH01200455A (ja) パリティ機能を有する半導体記憶装置に於けるパリティ機能テスト方法
JPH01177146A (ja) メモリ・チェック回路
JPS61213958A (ja) Cpu間デ−タ伝送方式
JPH01209555A (ja) バスチェック装置
JP2000242517A (ja) 半導体記憶装置
JPH044486A (ja) Icメモリカード処理装置
JPS59191943A (ja) ケ−ブル未接続検出方式