JPS6313624B2 - - Google Patents
Info
- Publication number
- JPS6313624B2 JPS6313624B2 JP15938782A JP15938782A JPS6313624B2 JP S6313624 B2 JPS6313624 B2 JP S6313624B2 JP 15938782 A JP15938782 A JP 15938782A JP 15938782 A JP15938782 A JP 15938782A JP S6313624 B2 JPS6313624 B2 JP S6313624B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- transistor
- dial
- push
- reset
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M1/00—Substation equipment, e.g. for use by subscribers
- H04M1/26—Devices for calling a subscriber
- H04M1/30—Devices which can set up and transmit only one digit at a time
- H04M1/31—Devices which can set up and transmit only one digit at a time by interrupting current to generate trains of pulses; by periodically opening and closing contacts to generate trains of pulses
- H04M1/312—Devices which can set up and transmit only one digit at a time by interrupting current to generate trains of pulses; by periodically opening and closing contacts to generate trains of pulses pulses produced by electronic circuits
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
Description
【発明の詳細な説明】
本発明はオフフツク時のループ形成時間が短か
く、かつ確実なダイヤルパルスを送出することが
でき、またダイヤル発信規制を容易に行なうこと
ができる押しボタン式DP信号(ダイヤルパルス
信号)送出ダイヤルに関するものである。
く、かつ確実なダイヤルパルスを送出することが
でき、またダイヤル発信規制を容易に行なうこと
ができる押しボタン式DP信号(ダイヤルパルス
信号)送出ダイヤルに関するものである。
第1図は従来の押しボタン式DP信号送出ダイ
ヤルの回路図である。
ヤルの回路図である。
NWは通話回路、S1は通話回路開閉部でダーリ
ントン接続のトランジスタQ1,Q2により通話回
路を開閉するトランジスタスイツチを構成してい
る。RS1はリセツト回路でリセツト信号の時間調
整をする回路である。ICは押しボタン式DP信号
送出ダイヤル制御回路でキーボードスイツチKB
から入力したダイヤル番号をダイヤルパルスに変
換して送出するために必要とする制御信号を作る
回路でIC素子として市販されている(以下ICと
呼ぶ)。DPはダイヤルパルス送出部である。
ントン接続のトランジスタQ1,Q2により通話回
路を開閉するトランジスタスイツチを構成してい
る。RS1はリセツト回路でリセツト信号の時間調
整をする回路である。ICは押しボタン式DP信号
送出ダイヤル制御回路でキーボードスイツチKB
から入力したダイヤル番号をダイヤルパルスに変
換して送出するために必要とする制御信号を作る
回路でIC素子として市販されている(以下ICと
呼ぶ)。DPはダイヤルパルス送出部である。
まずオフフツクするとフツクスイツチHS1,
HS2が閉じダイオードブリツジDBを介して回路
に電流が流れる。定電流ダイオードCRDからダ
イオードD2を経てICの端子Vddに電圧が印加さ
れる。同時にリセツト回路RS1が次の動作をす
る。すなわち端子Vddへの印加電圧はコンデンサ
C3と抵抗R6による時間調整回路を経てICのリセ
ツト端子HSに高い電位“H”を与える。
HS2が閉じダイオードブリツジDBを介して回路
に電流が流れる。定電流ダイオードCRDからダ
イオードD2を経てICの端子Vddに電圧が印加さ
れる。同時にリセツト回路RS1が次の動作をす
る。すなわち端子Vddへの印加電圧はコンデンサ
C3と抵抗R6による時間調整回路を経てICのリセ
ツト端子HSに高い電位“H”を与える。
一方ダイオードD1から抵抗R3を経てトランジ
スタQ4のベースに印加される電圧はコンデンサ
C2と抵抗R4,R3による時間調整回路で特定され
た経過時間後にトランジスタQ4をオンさせる。
これによりリセツト端子HSは“H”から低い電
位“L”に変化し、ICのリセツトが完了する。
またこの間抵抗R5を介してコンデンサC1へ充
電々流が流れ、この電荷がメモリ保持用の電源と
して使用される。
スタQ4のベースに印加される電圧はコンデンサ
C2と抵抗R4,R3による時間調整回路で特定され
た経過時間後にトランジスタQ4をオンさせる。
これによりリセツト端子HSは“H”から低い電
位“L”に変化し、ICのリセツトが完了する。
またこの間抵抗R5を介してコンデンサC1へ充
電々流が流れ、この電荷がメモリ保持用の電源と
して使用される。
リセツト完了と同時にICのダイヤルパルス制
御端子Pは“H”となると共に通話回路制御端子
Mも“H”となる。ダイヤルパルス送出部DPで
はダイヤルパルス制御端子Pから抵抗R8を通つ
てトランジスタQ6にベース電流が流れトランジ
スタQ6はオンしようとするが、通話回路制御端
子Mが“H”であるので抵抗R7を通つてトラン
ジスタQ5にベース電流が流れてトランジスタQ5
がオンしているため、ダイヤルパルス制御端子P
から抵抗R8に流れた電流はトランジスタQ5のコ
レクタに流れ込んでしまいトランジスタQ6はオ
ンしない。従つてトランジスタQ7はベース電流
が流れずオフである。
御端子Pは“H”となると共に通話回路制御端子
Mも“H”となる。ダイヤルパルス送出部DPで
はダイヤルパルス制御端子Pから抵抗R8を通つ
てトランジスタQ6にベース電流が流れトランジ
スタQ6はオンしようとするが、通話回路制御端
子Mが“H”であるので抵抗R7を通つてトラン
ジスタQ5にベース電流が流れてトランジスタQ5
がオンしているため、ダイヤルパルス制御端子P
から抵抗R8に流れた電流はトランジスタQ5のコ
レクタに流れ込んでしまいトランジスタQ6はオ
ンしない。従つてトランジスタQ7はベース電流
が流れずオフである。
ここでキーボードスイツチKBのボタンを押す
と通話回路制御端子Mが“L”となりトランジス
タQ5がオフするのでトランジスタQ6はオンしト
ランジスタQ7がオンしてトランジスタQ7からダ
イオードD3を通る局線ループができる。
と通話回路制御端子Mが“L”となりトランジス
タQ5がオフするのでトランジスタQ6はオンしト
ランジスタQ7がオンしてトランジスタQ7からダ
イオードD3を通る局線ループができる。
ダイヤルパルス制御端子Pの出力がダイヤル番
号のパルスに応じてオンオフすればトランジスタ
Q7からダイオードD3を通る局線ループが断続し
ダイヤルパルスを送出する。
号のパルスに応じてオンオフすればトランジスタ
Q7からダイオードD3を通る局線ループが断続し
ダイヤルパルスを送出する。
R10はトランジスタQ7のベース抵抗、R9はトラ
ンジスタQ7の動作安定抵抗、D3はループ形成時
におけるICへの電圧確保用ダイオード列である。
ンジスタQ7の動作安定抵抗、D3はループ形成時
におけるICへの電圧確保用ダイオード列である。
通話回路制御端子Mはダイヤルパルス送出中は
“L”となつているが、ダイヤルパルスの送出が
終了すれば、“H”に戻り通話中は“H”を継続
する。従つて通話回路制御端子Mから抵抗R2を
経てトランジスタQ3のベースを“H”にしてト
ランジスタQ3はオフとなり、トランジスタQ2の
ベースは“H”となるので抵抗R1を通つてベー
ス電流が流れトランジスタQ1,Q2はオンとなり
通話回路NWに電流が供給される。ダイヤルパル
ス送出中は前述のように通話回路制御端子Mが
“L”となるためトランジスタQ3がオンとなりト
ランジスタQ2のベース電位が“L”となつてト
ランジスタQ1,Q2はオフとなり通話回路NWの
電流は遮断される。VRはダイヤルパルス断続時
の高電圧ノイズ吸収用バリスタ、ZはIC保護用
定電圧ダイオード、R5はコンデンサC1への充
電々流調整抵抗である。
“L”となつているが、ダイヤルパルスの送出が
終了すれば、“H”に戻り通話中は“H”を継続
する。従つて通話回路制御端子Mから抵抗R2を
経てトランジスタQ3のベースを“H”にしてト
ランジスタQ3はオフとなり、トランジスタQ2の
ベースは“H”となるので抵抗R1を通つてベー
ス電流が流れトランジスタQ1,Q2はオンとなり
通話回路NWに電流が供給される。ダイヤルパル
ス送出中は前述のように通話回路制御端子Mが
“L”となるためトランジスタQ3がオンとなりト
ランジスタQ2のベース電位が“L”となつてト
ランジスタQ1,Q2はオフとなり通話回路NWの
電流は遮断される。VRはダイヤルパルス断続時
の高電圧ノイズ吸収用バリスタ、ZはIC保護用
定電圧ダイオード、R5はコンデンサC1への充
電々流調整抵抗である。
この従来例では、フツクスイツチHS1,HS2が
閉じてから通話回路制御端子Mの電圧が“H”に
なるまでの時間はコンデンサC1およびリセツト
回路RS1の立上がり時間を依存する。すなわち、
Vdd端子がICのスレツシユホールド電圧以上にな
つてからリセツトされるようにリセツト回路RS1
を時間調整する必要があり、リセツトが完了して
から後に通話回路制御端子Mが“H”になるた
め、これにはかなりの時間があつた。オフフツク
してから通話回路のループが形成されるまでの時
間は通話回路制御端子Mが“H”になるまでのこ
の時間と同じである。
閉じてから通話回路制御端子Mの電圧が“H”に
なるまでの時間はコンデンサC1およびリセツト
回路RS1の立上がり時間を依存する。すなわち、
Vdd端子がICのスレツシユホールド電圧以上にな
つてからリセツトされるようにリセツト回路RS1
を時間調整する必要があり、リセツトが完了して
から後に通話回路制御端子Mが“H”になるた
め、これにはかなりの時間があつた。オフフツク
してから通話回路のループが形成されるまでの時
間は通話回路制御端子Mが“H”になるまでのこ
の時間と同じである。
これはたとえば着信ベル信号が来ているときに
オフフツクしてもすぐには通話回路のループが形
成されないことであつて、この間高電圧のベル信
号が各回路に印加され通話回路素子等を劣化させ
るという不都合を招いていた。
オフフツクしてもすぐには通話回路のループが形
成されないことであつて、この間高電圧のベル信
号が各回路に印加され通話回路素子等を劣化させ
るという不都合を招いていた。
これはすべてのコンデンサが完全に放電してい
るときに顕著である。また、この種のダイヤルを
P.B.X端末の電話機に設けた場合、局線通話のた
めにP.B.Xに対して“O”発信してから相手先番
号をダイヤルすることとなるが、P.B.Xの関係で
“O”発信直後のL1,L2間電圧の瞬断によりリセ
ツト回路RS1が動作してしまうことにより、後述
するリダイヤル操作の際に誤動作するのを防ぐた
め、上記の瞬断があつてもリセツト端子HSを
“L”にしておく必要がある。このため瞬断があ
つたときはコンデンサC2からトランジスタQ4の
ベースに電流を流してオンを継続させ、リセツト
端子HSを“L”に維持するようになつている。
るときに顕著である。また、この種のダイヤルを
P.B.X端末の電話機に設けた場合、局線通話のた
めにP.B.Xに対して“O”発信してから相手先番
号をダイヤルすることとなるが、P.B.Xの関係で
“O”発信直後のL1,L2間電圧の瞬断によりリセ
ツト回路RS1が動作してしまうことにより、後述
するリダイヤル操作の際に誤動作するのを防ぐた
め、上記の瞬断があつてもリセツト端子HSを
“L”にしておく必要がある。このため瞬断があ
つたときはコンデンサC2からトランジスタQ4の
ベースに電流を流してオンを継続させ、リセツト
端子HSを“L”に維持するようになつている。
この瞬断の時間は比較的長く、この時間中は確
実にトランジスタQ4のベース電流を供給できる
ようコンデンサC2はある程度の容量を持つてい
る。一方ダイヤル操作ミス等でたびたびフツキン
グ(フツクボタンを手で押してラインを切る)を
する場合があるが、フツキング時間は前記のコン
デンサC2によりトランジスタQ4をオンさせてい
る時間より長くないとリセツトしない。従つてフ
ツクボタンを押している時間を長くしてフツキン
グする必要があり操作性が悪かつた。
実にトランジスタQ4のベース電流を供給できる
ようコンデンサC2はある程度の容量を持つてい
る。一方ダイヤル操作ミス等でたびたびフツキン
グ(フツクボタンを手で押してラインを切る)を
する場合があるが、フツキング時間は前記のコン
デンサC2によりトランジスタQ4をオンさせてい
る時間より長くないとリセツトしない。従つてフ
ツクボタンを押している時間を長くしてフツキン
グする必要があり操作性が悪かつた。
またボタン電話機等のように連動電鍵により局
線を切り替えられる電話機の場合はフツクスイツ
チを切らずに連動電鍵の切替えのみで局線を切替
えることがある。この場合連動電鍵の切替えによ
るL1,L2間電圧の瞬断は前記のコンデンサC2に
よりトランジスタQ4をオンさせている時間より
はるかに短かいため、リセツトしないという問題
があつた。リセツトされていないと、一度ダイヤ
ルして連動電鍵を切替えて別の番号をダイヤル
し、次にこれをリダイヤル(一度ダイヤルして相
手話中等により、一旦オンフツクし、再度オンフ
ツクしてリダイヤルキーを押せば前のダイヤル番
号が記憶されていて自動的に送出される機能)し
た場合に最初のダイヤル番号がリセツトされてい
ないで送出され誤接となる。このため確実にリセ
ツトさせる必要がある。
線を切り替えられる電話機の場合はフツクスイツ
チを切らずに連動電鍵の切替えのみで局線を切替
えることがある。この場合連動電鍵の切替えによ
るL1,L2間電圧の瞬断は前記のコンデンサC2に
よりトランジスタQ4をオンさせている時間より
はるかに短かいため、リセツトしないという問題
があつた。リセツトされていないと、一度ダイヤ
ルして連動電鍵を切替えて別の番号をダイヤル
し、次にこれをリダイヤル(一度ダイヤルして相
手話中等により、一旦オンフツクし、再度オンフ
ツクしてリダイヤルキーを押せば前のダイヤル番
号が記憶されていて自動的に送出される機能)し
た場合に最初のダイヤル番号がリセツトされてい
ないで送出され誤接となる。このため確実にリセ
ツトさせる必要がある。
さらに通話回路開閉部S1において、トランジス
タQ3がオンしてコレクタ電圧が“L”になりト
ランジスタQ1,Q2をオフさせ通話回路NWを開
路させるが、トランジスタQ3のコレクタ電圧が
ダイヤルパルス送出中のノイズでトランジスタ
Q2のベース電圧より高くなることがあり、トラ
ンジスタQ1,Q2が完全にオフしない場合があつ
た。
タQ3がオンしてコレクタ電圧が“L”になりト
ランジスタQ1,Q2をオフさせ通話回路NWを開
路させるが、トランジスタQ3のコレクタ電圧が
ダイヤルパルス送出中のノイズでトランジスタ
Q2のベース電圧より高くなることがあり、トラ
ンジスタQ1,Q2が完全にオフしない場合があつ
た。
またダイヤル発信を規制して着信専用としたい
場合があるが従来は不可能であつた。
場合があるが従来は不可能であつた。
本発明はこのような欠点を除去するために案出
したもので、実施例においては上記全ての問題点
を解決した回路を示してあるが、本願は冒頭にも
記載したとおり特にオフフツク時の通話回路のル
ープ形成を早くし、確実なダイヤルパルス送出が
でき、且つダイヤル発信規制を容易に行なうこと
のできる押しボタン式DP信号送出ダイヤルを提
供しようとするものである。以下図面について詳
細に説明する。
したもので、実施例においては上記全ての問題点
を解決した回路を示してあるが、本願は冒頭にも
記載したとおり特にオフフツク時の通話回路のル
ープ形成を早くし、確実なダイヤルパルス送出が
でき、且つダイヤル発信規制を容易に行なうこと
のできる押しボタン式DP信号送出ダイヤルを提
供しようとするものである。以下図面について詳
細に説明する。
第2図は本発明の実施例の回路図である。NW
は通話回路、S2は通話回路開閉部、RS2はリセツ
ト回路、ICは押しボタン式DP信号送出ダイヤル
制御回路、DPはダイヤルパルス送出部で、この
中NW、IC、DPは第1図の従来例と同じである。
は通話回路、S2は通話回路開閉部、RS2はリセツ
ト回路、ICは押しボタン式DP信号送出ダイヤル
制御回路、DPはダイヤルパルス送出部で、この
中NW、IC、DPは第1図の従来例と同じである。
先づ通話回路開閉部S2を説明する。オフフツク
すれば定電流ダイオードCRDからスイツチD2を
通してICの端子Vddに電圧が印加されるが、この
電圧は従来例で説明したようにある時間において
ICのスレツシユホールド電圧を越え安定電圧に
達する。従つてオフフツクした瞬間はトランジス
タQ8のベース電圧は端子Vddの電圧に等しく、
この電圧がトランジスタQ8のスレツシユホール
ド電圧を越えるまではトランジスタQ8はオフと
なつている。
すれば定電流ダイオードCRDからスイツチD2を
通してICの端子Vddに電圧が印加されるが、この
電圧は従来例で説明したようにある時間において
ICのスレツシユホールド電圧を越え安定電圧に
達する。従つてオフフツクした瞬間はトランジス
タQ8のベース電圧は端子Vddの電圧に等しく、
この電圧がトランジスタQ8のスレツシユホール
ド電圧を越えるまではトランジスタQ8はオフと
なつている。
従つてオフフツクした瞬間、抵抗R1→ダイオ
ードD4→トランジスタQ2ベース→トランジスタ
Q1ベースの経路で電流が流れトランジスタQ1,
Q2はオンとなり通話回路NWを通して局線ルー
プを閉成する。従つて局線ループの形成が早い。
ードD4→トランジスタQ2ベース→トランジスタ
Q1ベースの経路で電流が流れトランジスタQ1,
Q2はオンとなり通話回路NWを通して局線ルー
プを閉成する。従つて局線ループの形成が早い。
一方端子VddがICのスレツシユホールド電圧を
越え、リセツト回路RS2により時間調整されたリ
セツト信号がリセツト端子HSに与えられるとIC
がリセツトを完了し、通話回路制御端子Mが
“H”になるので、ダイオードD2→抵抗R5→抵抗
R11→トランジスタQ8へのベース電流は、トラン
ジスタQ3のオフによつて阻止され、トランジス
タQ8は結局オフ状態を継続することとなりトラ
ンジスタQ1,Q2はオン状態を維持する。
越え、リセツト回路RS2により時間調整されたリ
セツト信号がリセツト端子HSに与えられるとIC
がリセツトを完了し、通話回路制御端子Mが
“H”になるので、ダイオードD2→抵抗R5→抵抗
R11→トランジスタQ8へのベース電流は、トラン
ジスタQ3のオフによつて阻止され、トランジス
タQ8は結局オフ状態を継続することとなりトラ
ンジスタQ1,Q2はオン状態を維持する。
このようにICのリセツト時間および端子Vddの
スレツシユホールド電圧を越えるまでの時間に無
関係にオフフツクした瞬間に通話回路NWを通し
ての局線ループ形成ができる。ここでダイオード
D4はダイヤルパルス送出中のノイズによりトラ
ンジスタQ8のコレクタがトランジスタQ2,Q1の
ベースエミツタ電圧より上つてもダイオードD4
の電圧降下分だけの余裕を持たすことによりトラ
ンジスタQ1,Q2のオフ状態をより安全に維持す
る効果をもたせるものである。次にリセツト回路
RS2の説明をする。
スレツシユホールド電圧を越えるまでの時間に無
関係にオフフツクした瞬間に通話回路NWを通し
ての局線ループ形成ができる。ここでダイオード
D4はダイヤルパルス送出中のノイズによりトラ
ンジスタQ8のコレクタがトランジスタQ2,Q1の
ベースエミツタ電圧より上つてもダイオードD4
の電圧降下分だけの余裕を持たすことによりトラ
ンジスタQ1,Q2のオフ状態をより安全に維持す
る効果をもたせるものである。次にリセツト回路
RS2の説明をする。
オフフツクすると端子Vddの電圧の立上りと共
にコンデンサC3と抵抗R6による時間調整回路を
経てICのリセツト端子HSが“H”になりこの間
ダイオードD1、抵抗R3,R4およびコンデンサC2
により調整されて特定時間経過後トランジスタ
Q4のベース電圧が上つてトランジスタQ4がオン
となる。トランジスタQ4がオンとなるとフツク
スイツチのメーク接点HS3から連動電鍵の共通ブ
レーク接点CK1を通つてリセツト端子HSが回路
の(−)線電位に近くなるため“L”となりリセ
ツトが完了する。
にコンデンサC3と抵抗R6による時間調整回路を
経てICのリセツト端子HSが“H”になりこの間
ダイオードD1、抵抗R3,R4およびコンデンサC2
により調整されて特定時間経過後トランジスタ
Q4のベース電圧が上つてトランジスタQ4がオン
となる。トランジスタQ4がオンとなるとフツク
スイツチのメーク接点HS3から連動電鍵の共通ブ
レーク接点CK1を通つてリセツト端子HSが回路
の(−)線電位に近くなるため“L”となりリセ
ツトが完了する。
局線(L1〜L2間)の瞬断の場合のトランジス
タQ4のオン状態保持は従来と同じくコンデンサ
ーC2により行なう。フツキングの場合はフツク
スイツチHS3が開くので、リセツト端子HSはコ
ンデンサC1→抵抗R5→コンデンサC3と抵抗R6の
経路で電圧が印加されて“H”になり、フツキン
グ完了でフツクスイツチHS3が閉ぢリセツト端子
電圧は“L”に戻り確実にリセツトされる。
タQ4のオン状態保持は従来と同じくコンデンサ
ーC2により行なう。フツキングの場合はフツク
スイツチHS3が開くので、リセツト端子HSはコ
ンデンサC1→抵抗R5→コンデンサC3と抵抗R6の
経路で電圧が印加されて“H”になり、フツキン
グ完了でフツクスイツチHS3が閉ぢリセツト端子
電圧は“L”に戻り確実にリセツトされる。
連動電鍵の切替時は共通ブレーク接点CK1が開
き、フツキングと同じ働きをするので確実にリセ
ツトされる。
き、フツキングと同じ働きをするので確実にリセ
ツトされる。
ダイヤル発信規制を説明する。端子EとFを短
絡した場合、トランジスタQ8はそのベースが回
路の(−)線に接続された状態となるためベース
電流が流れずオフ状態となる。従つてトランジス
タQ3の動作に無関係にトランジスタQ8のコレク
タは“H”であるのでダイヤルパルス送出回路
PDの動作中でもトランジスタQ1,Q2はオン状態
を保持し通話回路の局線を通してのループは閉成
された状態を保つている。
絡した場合、トランジスタQ8はそのベースが回
路の(−)線に接続された状態となるためベース
電流が流れずオフ状態となる。従つてトランジス
タQ3の動作に無関係にトランジスタQ8のコレク
タは“H”であるのでダイヤルパルス送出回路
PDの動作中でもトランジスタQ1,Q2はオン状態
を保持し通話回路の局線を通してのループは閉成
された状態を保つている。
従つてダイヤルパルス送出回路PDが動作して
も既に閉成されている局線ループを開閉すること
は出来ないのでダイヤルパルスは送出されずダイ
ヤル発信が規制される。
も既に閉成されている局線ループを開閉すること
は出来ないのでダイヤルパルスは送出されずダイ
ヤル発信が規制される。
以上説明したように本発明によれば、オフフツ
クしてからループ形成までの時間が早い。またダ
イヤルパルス送出中通話回路を確実に遮断するこ
とができ、且つダイヤル発信規制を容易に行うこ
とができる。
クしてからループ形成までの時間が早い。またダ
イヤルパルス送出中通話回路を確実に遮断するこ
とができ、且つダイヤル発信規制を容易に行うこ
とができる。
第1図は従来の押しボタン式DP信号送出ダイ
ヤルの回路図、第2図は本発明の実施例の回路
図、 NW…通話回路、S1,S2…通話回路開閉部、
RS1,RS2…リセツト回路、IC…押しボタン式
DP信号送出ダイヤル制御回路、DP…ダイヤルパ
ルス送出部、HS1,HS2,HS3…フツクスイツ
チ、CK1…連動電鍵の共通ブレーク接点、HS…
リセツト端子、P…ダイヤルパルス制御端子、M
…通話回路制御端子、L1,L2…線路端子。
ヤルの回路図、第2図は本発明の実施例の回路
図、 NW…通話回路、S1,S2…通話回路開閉部、
RS1,RS2…リセツト回路、IC…押しボタン式
DP信号送出ダイヤル制御回路、DP…ダイヤルパ
ルス送出部、HS1,HS2,HS3…フツクスイツ
チ、CK1…連動電鍵の共通ブレーク接点、HS…
リセツト端子、P…ダイヤルパルス制御端子、M
…通話回路制御端子、L1,L2…線路端子。
Claims (1)
- 【特許請求の範囲】 1 キーボードスイツチと通話回路開閉部とリセ
ツト回路と押しボタン式DP信号送出ダイヤル制
御回路とダイヤルパルス送出部とを備えた押しボ
タン式DP信号送出ダイヤルにおいて、該押しボ
タン式DP信号送出ダイヤル制御回路の通話回路
制御端子の電圧により第1のトランジスタを制御
し、該押しボタン式DP信号送出ダイヤル制御回
路の電源端子に印加される電圧の立上りにより第
2のトランジスタを制御し、前記第1と第2のト
ランジスタの主電流回路を直列に接続するととも
に該主電流回路を通話回路開閉用のトランジスタ
スイツチの入力回路に橋絡させたことを特徴とす
る押しボタン式DP信号送出ダイヤル。 2 通話回路開閉用のトランジスタスイツチの入
力端子に直列にダイオードを挿入した特許請求の
範囲第1項記載の押しボタン式DP信号送出ダイ
ヤル。 3 第2のトランジスタの入力回路を短絡するた
めの短絡手段を設けた特許請求の範囲第1項又は
第2項記載の押しボタン式DP信号送出ダイヤル。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP15938782A JPS5949047A (ja) | 1982-09-13 | 1982-09-13 | 押しボタン式dp信号送出ダイヤル |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP15938782A JPS5949047A (ja) | 1982-09-13 | 1982-09-13 | 押しボタン式dp信号送出ダイヤル |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS5949047A JPS5949047A (ja) | 1984-03-21 |
| JPS6313624B2 true JPS6313624B2 (ja) | 1988-03-26 |
Family
ID=15692673
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP15938782A Granted JPS5949047A (ja) | 1982-09-13 | 1982-09-13 | 押しボタン式dp信号送出ダイヤル |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS5949047A (ja) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6116658A (ja) * | 1984-07-02 | 1986-01-24 | Tokyo Electric Co Ltd | オ−トダイヤル装置における直流回路開閉装置 |
| JPS61214849A (ja) * | 1985-03-20 | 1986-09-24 | Sanyo Electric Co Ltd | 電話機 |
| US4887294A (en) * | 1988-05-19 | 1989-12-12 | Industrial Technology Research Institute | Telephone automatic redial system |
-
1982
- 1982-09-13 JP JP15938782A patent/JPS5949047A/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| JPS5949047A (ja) | 1984-03-21 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3959600A (en) | Remotely programmable call diverter | |
| JPS5830783B2 (ja) | デンワ ニ カンスル カイリヨウ | |
| EP0756409B1 (en) | Spurious ting suppression device particularly for auxiliary ringers in socket telephone systems | |
| JPS6277727A (ja) | コ−ドレス電話機用回線切替回路 | |
| US4000376A (en) | Telephone privacy device | |
| JPS6313624B2 (ja) | ||
| US4167655A (en) | Push button to rotary dial converter systems | |
| US4794640A (en) | Switching control apparatus for intercom-telephone sets | |
| US4550226A (en) | Subscriber's telephone circuit arranged to present constant impedance to a telephone line | |
| US3969591A (en) | Circuit for preventing impulse generation by operating a hook switch in a telephone set | |
| JPH01276988A (ja) | 構内電話交換機 | |
| JPS6260864B2 (ja) | ||
| US4442322A (en) | Electronic common switch having an improved receiver mating arrangement | |
| US3967076A (en) | Call denial circuit for key telephone systems | |
| US4010332A (en) | Link circuit for intercom unit | |
| JPS6325548B2 (ja) | ||
| JPH0233423Y2 (ja) | ||
| JPS6366109B2 (ja) | ||
| JPS6312608Y2 (ja) | ||
| CA1209292A (en) | Subscriber's telephone circuit | |
| JPH0326712Y2 (ja) | ||
| KR920006758Y1 (ko) | 비사용 오프훅 전화기 자동복구회로 | |
| JP3851993B2 (ja) | 電話機用自動転換器 | |
| KR870001638B1 (ko) | 전화기의 후크 프레시(Hook Flash)회로 | |
| JPH0323747Y2 (ja) |