JPS63105550A - 搬送波再生回路 - Google Patents

搬送波再生回路

Info

Publication number
JPS63105550A
JPS63105550A JP61249577A JP24957786A JPS63105550A JP S63105550 A JPS63105550 A JP S63105550A JP 61249577 A JP61249577 A JP 61249577A JP 24957786 A JP24957786 A JP 24957786A JP S63105550 A JPS63105550 A JP S63105550A
Authority
JP
Japan
Prior art keywords
error
voltage
microprocessor
signal
code error
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61249577A
Other languages
English (en)
Inventor
Masatoshi Ogawa
正俊 小川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP61249577A priority Critical patent/JPS63105550A/ja
Publication of JPS63105550A publication Critical patent/JPS63105550A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の目的〕 (産業上の利用分野) 本発明は、搬送波帯デジタル伝送方式、特に4n相PS
K変調肢を同期検波する際の搬送波再生回路に関する。
(従来の技術) 一般に搬送波帯デジタル伝送方式に便用される受信装置
、例えば我国の衛星放送(BS2)に採用された音声デ
ータ伝送方式である4相PSK変調波を検波してデジタ
ルデータを再生する復調器には、同期検波と遅延検波の
2種の方式がある。通常耐雑音性、耐干渉性等の面で同
期検波方式が有利であり多用されている。
ところでPSK変調波は搬送波が抑圧されてSす、同期
検波の際には入力変調波から搬送波を再生する必要があ
る。この搬送波再生方式には逓倍方式。
逆変調方式、再変調方式等の搬送波帯で信号処理を行な
うものと、コスタス方式、ベースバンド切換えPLL方
式等検波後のベースバンド帯で信号処理を行なうものと
がある。
本発明は後者の、回路形式が簡単でIC化に適しタベー
スバンド切換えPLL方式に関するものである。従来技
術の具体例として特開昭48−53658号に記載され
た「4n相位相同期検波回路」なる技術があるので、概
略を第2図をもって説明する。
第2図の搬送波再生回路は、位相検波器1,2゜低域通
過フィルター3,4.極性反転アンプ5,6゜アナログ
スイッチ7〜10.加算器11.低域通過フィルター1
2.fi圧制御発振器13.”/2移相器14から構成
され、これらをループ状に組み、負帰還をかけることに
より、入力4相P8に信号に位相同期した搬送波を再生
している。すなわち、2つの位相検波器出力を互いに加
減算することにより4相位相情報を打消し、位相誤差信
号だけを電圧制御発振器13に帰還して制御し、入力信
号が4相のいずれの状態にあってもロックするようにな
っている。
(発明が解決しようとする問題点) 搬送波再生回路が理想的に動作すると、第3図(a)に
示す様に入力PSK波と再生搬送波は″/4ラジアンの
位相差で同期し、第4図(a)の様にアイパターン(復
K14出力を所定期間毎に水平掃引させて観測した波形
)の開口が最大となり、符号誤り率(全伝送ビットに対
する誤りビットの割合)が最も良くなる。
しかし搬送波再生回路における電圧制御発振器のフリー
ラン周波数と入力PSK波とに周波数誤差が存在すると
、第3図(b)の様に残留位相誤差へ〇を有して同期し
、アイパターンは第4図(b)の様に開口が狭くなり符
号誤り率も劣化する。
従って゛電圧制御発振器のフリーラン周波数は厳密(・
て管理されなければならず、通常水晶を用いたVCXO
構成として安定化を計り、さらに周波数微調用トリマー
コンデンサを追加してフリーラン同社 波数の調其を行なっている。しかし実際には水晶発振器
の温度ドリフトや経年変化、及び送信PSK波の周波数
変動等の理由により残留位相誤差が発生し、符号誤り率
の劣化は着けられないという欠点を有する。
本発明は従来の欠点を取り除くためのもので、符号誤り
率が最小となる様にフリーラン周波数誤差の自動味去機
能を有した搬送波再生回路を提供することを目的とする
〔発明の構成〕
(問題点を解決するための手段) 衛星放送の音声伝送システムにおいては、符号誤りを軽
減するためにSEC,DED (5inple Err
orColection、 Double Error
 Detection :単−誤り訂正二重誤り検出)
なる誤り訂正ビットが付加されており、4相P8に復調
器の後段に接続されるPCMデコーダで訂正及び補正を
行なっている。このPCMデコーダは、降雨等により受
信C/Nが低下し符号誤りが増大して二重誤りを検出す
るとDEN’信号(Double Error Fla
f )を出力する。
本発明は、このDEF信号をマイクロプロセッサ−に取
り込んで符号誤りを判定する。そしてその判定結果をも
とにフリーラン周波数微調用の可変容量ダイオードへの
+41加電圧を15制御して周波数誤差が最少となる様
にフィードバックをかけることを特徴とする。
(作用) 上記構成の搬送波再生回路によれば、温、!(ドリフト
や経年変化等の要因でフリーラン周波数が変動し符号誤
りが増加する様な状況になっても、マイクロプロセッサ
によりDEF信号が減少する方向へ可変容量ダイオード
への印加電圧を制御するので、フリーラン周波数誤差を
打消しく結果として常に符号誤り率を最小に保持するこ
とになり、上記問題を解決できる。
(実施例) 第1図に本発明の一実施91Jを示す。搬送波再生回路
に2ける7リ一ラン周波数を外部印加゛電圧で可変でき
る様にvcxoには可変容量ダイオードDが接続される
。前記外部印加電圧は、マイクロプロセッサ−1からの
PWM信号をPWM/DC電圧変換回路(本質的には低
域通過フィルターである)2によりDC’に圧に変換し
て与えらnる。また、再生された搬送波によりQPSK
復制器3で同期検波して得られたデジタルデータは、次
段のPCMデコーダ4へ入力され、ディインターリーブ
、ディスクランブル、同期検出、誤り訂正等のデジタル
処理が行なわれる。ここで二重誤りを慣用するとDEF
信号が出力され、これを上記マイクロプロセッサ1へ入
力して符号誤りの判定を行ない、上述の通り可変容量ダ
イオードDへの印加電圧を制御して符号誤りを抑える。
ところでマイクロプロセッサ1のソフトウェアは、以下
のアルゴリズムにより実現される。すなわち、ある設定
値以上のDEF信号を検出したらPWM(?lt号のパ
ルス幅を1ステツプだけ増減してDEF信号が減少する
方間を判断し、その方向へ1ステツプづつパルス幅を変
化させ常に最小値になる様に制御する。そしてDEF信
号が出力されなくなったらその時のPWM信号のパルス
幅を記憶し、次にDEF信号が設定値以上になるまでそ
れを保持する。
上述の構成による搬送及再生回路では、温度ドリフトや
経年変化によるフリーラン周波数の変動及び送信PSK
波の周波数変動等により残留位相誤差を生じ、アイパタ
ーンか狭くなる様な状況になっても、二重誤りを検出し
て符号誤りが少なくなる球にフィードバックがかかるの
で、常に最良の状態で同期検波が行なわれる。また残留
位相誤差が少なく二重誤りが発生しない状況では、制御
が行なわれないが、単−誤りは全て訂正できるので全く
問題がない。
〔発明の効果〕
以上説・男した様に本発明によれば、■CXOの温度ド
リフトやtセ年変化によるフリーラン周波数の変動及び
送信PSK波の周波数変動に対して、自動的に追従し、
符号誤りを最小に抑えることが可能である。また、従来
厳密に管理されていたvcx。
フリーラン周波数の調整も行なう必要がなく工数の削減
が達JRされる。
【図面の簡単な説明】
第1図は本発明の一実施例に係る搬送波再生回路の構成
図、第2図は従来のベースバンド切換えPLL方式によ
る搬送波再生回路を示すブロック図、第3図は同期状態
における位相関係を示すベクトル図、第4図はアイパタ
ーンの信号波形図である。 1・・・マイクロプロセッサ、 2−、、PWM/DC電圧変換回路、 3 、、、 Q
BSK復調器、4・・・pcNtデコーダ、    D
・・・可変容量ダイオード、vcxo・・・電圧制御型
水晶発振器。 第1図 第 2 囚 (a)                    (b
)Δす=OH24=250 HE 集 4 図

Claims (1)

    【特許請求の範囲】
  1. 4n相PSK変調波を同期検波するための搬送波再生手
    段と、前記搬送波再生手段により再生された搬送波と入
    力4n相PSK波を同期検波して得られた復調データ列
    における符号誤りを検出する符号誤り検出手段と、前記
    符号誤り検出信号を判定してPWM信号のパルス幅を制
    御するマイクロプロセッサと、前記PWM信号をDC電
    圧に変換する手段と、前記搬送波再生手段におけるフリ
    ーラン周波数を制御するための前記DC電圧により容量
    が可変される可変容量素子とを具備したことを特徴とす
    る搬送波再生回路。
JP61249577A 1986-10-22 1986-10-22 搬送波再生回路 Pending JPS63105550A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61249577A JPS63105550A (ja) 1986-10-22 1986-10-22 搬送波再生回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61249577A JPS63105550A (ja) 1986-10-22 1986-10-22 搬送波再生回路

Publications (1)

Publication Number Publication Date
JPS63105550A true JPS63105550A (ja) 1988-05-10

Family

ID=17195075

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61249577A Pending JPS63105550A (ja) 1986-10-22 1986-10-22 搬送波再生回路

Country Status (1)

Country Link
JP (1) JPS63105550A (ja)

Similar Documents

Publication Publication Date Title
EP0526573B1 (en) Clock recovery circuit without jitter peaking
CA2131998A1 (en) Error Tracking Loop
JPH03236652A (ja) 適応位相検出同期方法
JPS5914939B2 (ja) 搬送波再生装置
US6751270B1 (en) Carrier frequency recovery apparatus capable of simultaneously reducing frequency offset and phase error and method of the same
KR100323788B1 (ko) 루프필터및위상동기루프
US6813321B1 (en) Digital demodulator
JPS63105550A (ja) 搬送波再生回路
FI97662C (fi) Menetelmä kantoaallon palauttamiseksi
US6204725B1 (en) Circuit for demodulating digital signal undergoing different modulation schemes
US6590950B1 (en) Bandwidth stabilized PLL
JPH059978B2 (ja)
JPH10341262A (ja) 位相補正回路及びその方法
JPS6330049A (ja) Msk復調回路
JPH02141147A (ja) 搬送波同期回路
JPS60182205A (ja) 追尾形帯域濾波器
JPS61257051A (ja) 位相制御回路
JPH05167629A (ja) 疑似ロック検出回路
JPH01160239A (ja) キャリアロック検出回路
JPH01295548A (ja) Fsk復調器
JPS632445A (ja) 4相psk復調装置
JPH02249330A (ja) コスタスループ型復調器の疑似ロック検出回路
JPH03157034A (ja) 復調装置
JPH0410731A (ja) 復調装置
JPH0420299B2 (ja)