JPS6277926U - - Google Patents
Info
- Publication number
- JPS6277926U JPS6277926U JP16932285U JP16932285U JPS6277926U JP S6277926 U JPS6277926 U JP S6277926U JP 16932285 U JP16932285 U JP 16932285U JP 16932285 U JP16932285 U JP 16932285U JP S6277926 U JPS6277926 U JP S6277926U
- Authority
- JP
- Japan
- Prior art keywords
- power supply
- voltage
- voltage detector
- input
- backup element
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000001934 delay Effects 0.000 claims 1
- 238000007599 discharging Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 1
Landscapes
- Electronic Switches (AREA)
Description
第1図は本考案のリセツト回路の一実施例を示
す回路図、第2図は第1図の要部波形を示すタイ
ミングチヤート、第3図は従来のリセツト回路を
示す回路図、第4図は第3図の要部波形を示すタ
イミングチヤートである。 主な図番の説明、2…制御部、4,6…コンデ
ンサ、5…コンパレータ、9…抵抗、10…帰還
抵抗。
す回路図、第2図は第1図の要部波形を示すタイ
ミングチヤート、第3図は従来のリセツト回路を
示す回路図、第4図は第3図の要部波形を示すタ
イミングチヤートである。 主な図番の説明、2…制御部、4,6…コンデ
ンサ、5…コンパレータ、9…抵抗、10…帰還
抵抗。
Claims (1)
- 電源ライン及びアース間に接続され、前記電源
ラインと接続された制御部を電源のオフ時に動作
させるバツクアツプ素子と、前記電源またはバツ
クアツプ素子による電圧が入力され、かつその出
力端が前記制御部と接続されてリセツト信号を出
力する電圧検出器と、前記電源ライン及び電圧検
出器の入力端間に接続され、前記電源の立上り時
における前記電圧検出器への入力を遅延させる時
定数回路と、前記電圧検出器の入出力端に接続さ
れた帰還抵抗より成り、前記電源の立下り後、前
記電圧検出器の動作電圧未満となされた前記バツ
クアツプ素子による電圧を、前記帰還抵抗及び電
圧検出器の出力端を介して放電することを特徴と
するリセツト回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1985169322U JPH0528823Y2 (ja) | 1985-11-01 | 1985-11-01 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1985169322U JPH0528823Y2 (ja) | 1985-11-01 | 1985-11-01 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6277926U true JPS6277926U (ja) | 1987-05-19 |
JPH0528823Y2 JPH0528823Y2 (ja) | 1993-07-23 |
Family
ID=31103021
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1985169322U Expired - Lifetime JPH0528823Y2 (ja) | 1985-11-01 | 1985-11-01 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0528823Y2 (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5937687U (ja) * | 1982-08-31 | 1984-03-09 | 沖電気工業株式会社 | リ−ドスイツチを用いた在室不在室表示装置 |
JPS5979327A (ja) * | 1982-10-28 | 1984-05-08 | Toshiba Corp | パワ−オンリセツト回路 |
-
1985
- 1985-11-01 JP JP1985169322U patent/JPH0528823Y2/ja not_active Expired - Lifetime
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5937687U (ja) * | 1982-08-31 | 1984-03-09 | 沖電気工業株式会社 | リ−ドスイツチを用いた在室不在室表示装置 |
JPS5979327A (ja) * | 1982-10-28 | 1984-05-08 | Toshiba Corp | パワ−オンリセツト回路 |
Also Published As
Publication number | Publication date |
---|---|
JPH0528823Y2 (ja) | 1993-07-23 |