JPS6442467U - - Google Patents
Info
- Publication number
- JPS6442467U JPS6442467U JP13674987U JP13674987U JPS6442467U JP S6442467 U JPS6442467 U JP S6442467U JP 13674987 U JP13674987 U JP 13674987U JP 13674987 U JP13674987 U JP 13674987U JP S6442467 U JPS6442467 U JP S6442467U
- Authority
- JP
- Japan
- Prior art keywords
- power source
- electronic device
- power supply
- primary power
- reset signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Measurement Of Current Or Voltage (AREA)
Description
第1図は本考案の実施例を示す図、第2図は実
施例の各部の状態変化を示す図、第3図は従来例
のリセツト回路を示す図である。 1……交流電源、2……電源スイツチ、3……
直流電源装置、4……遅延手段、5……常閉接点
、6……プルアツプ抵抗、7……リセツト信号発
生回路、8……リセツト端子。
施例の各部の状態変化を示す図、第3図は従来例
のリセツト回路を示す図である。 1……交流電源、2……電源スイツチ、3……
直流電源装置、4……遅延手段、5……常閉接点
、6……プルアツプ抵抗、7……リセツト信号発
生回路、8……リセツト端子。
Claims (1)
- 1次電源から供給される電圧を一定電圧に変換
して電子機器に与える2次電源と、前記1次電源
に接続され、該1次電源の投入時には前記2次電
源から電子機器への信号を所定時間遅延させ、該
1次電源からの給電が停止した時は電子機器にリ
セツト信号を発生させる遅延手段とを具備するこ
とを特徴とする電源電圧低下検出装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP13674987U JPS6442467U (ja) | 1987-09-09 | 1987-09-09 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP13674987U JPS6442467U (ja) | 1987-09-09 | 1987-09-09 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS6442467U true JPS6442467U (ja) | 1989-03-14 |
Family
ID=31397545
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP13674987U Pending JPS6442467U (ja) | 1987-09-09 | 1987-09-09 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS6442467U (ja) |
-
1987
- 1987-09-09 JP JP13674987U patent/JPS6442467U/ja active Pending