JPS6253962B2 - - Google Patents
Info
- Publication number
- JPS6253962B2 JPS6253962B2 JP14841579A JP14841579A JPS6253962B2 JP S6253962 B2 JPS6253962 B2 JP S6253962B2 JP 14841579 A JP14841579 A JP 14841579A JP 14841579 A JP14841579 A JP 14841579A JP S6253962 B2 JPS6253962 B2 JP S6253962B2
- Authority
- JP
- Japan
- Prior art keywords
- diode
- input
- capacitor
- base
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 239000003990 capacitor Substances 0.000 claims description 13
- 238000010586 diagram Methods 0.000 description 4
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 230000006641 stabilisation Effects 0.000 description 3
- 238000011105 stabilization Methods 0.000 description 3
- 230000001747 exhibiting effect Effects 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G11/00—Limiting amplitude; Limiting rate of change of amplitude ; Clipping in general
- H03G11/002—Limiting amplitude; Limiting rate of change of amplitude ; Clipping in general without controlling loop
Landscapes
- Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
Description
【発明の詳細な説明】
本発明は、集積回路素子(IC)化に適したベ
ースクリツプ回路に関するものである。
ースクリツプ回路に関するものである。
ここでいうベースクリツプ回路とは、第1図に
示すような入出力特性を示す非直線回路であつ
て、コアリングによる雑音低減装置等の一部に使
用されるものである。すなわち、第2図aに示す
波形のように入力信号として雑音成分の多い波形
のものが加えられると、その振幅の小さい部分は
伝達せずに除去してbのような波形の出力信号得
るものである。
示すような入出力特性を示す非直線回路であつ
て、コアリングによる雑音低減装置等の一部に使
用されるものである。すなわち、第2図aに示す
波形のように入力信号として雑音成分の多い波形
のものが加えられると、その振幅の小さい部分は
伝達せずに除去してbのような波形の出力信号得
るものである。
第2図は従来から用いられてきたベースクリツ
プ回路を示すものである。図において、1は前置
増巾器、2はベースクリツプ回路、3は後置増巾
器、4は結合コンデンサである。前置増巾器1に
は処理しようとする入力信号が入力される。前述
のように、コアリングによる雑音低減装置におい
てはここに入力される信号は既にフイルタリング
により微弱になされているものであるから、前置
増巾器1のゲインはかなり高い。その出力は結合
コンデンサ4で取り出されてベースクリツプ回路
2に入力される。このベースクリツプ回路2は、
ダイオード5,6の逆方向並列接続回路との負荷
抵抗7とで構成され、ダイオード5,6の順方向
電圧降下分以下の小振巾の信号は伝達しないこと
になり、第1図のような入出力特性をもつ。この
ベースクリツプ回路2の出力は後置増幅器3に加
えられる。
プ回路を示すものである。図において、1は前置
増巾器、2はベースクリツプ回路、3は後置増巾
器、4は結合コンデンサである。前置増巾器1に
は処理しようとする入力信号が入力される。前述
のように、コアリングによる雑音低減装置におい
てはここに入力される信号は既にフイルタリング
により微弱になされているものであるから、前置
増巾器1のゲインはかなり高い。その出力は結合
コンデンサ4で取り出されてベースクリツプ回路
2に入力される。このベースクリツプ回路2は、
ダイオード5,6の逆方向並列接続回路との負荷
抵抗7とで構成され、ダイオード5,6の順方向
電圧降下分以下の小振巾の信号は伝達しないこと
になり、第1図のような入出力特性をもつ。この
ベースクリツプ回路2の出力は後置増幅器3に加
えられる。
ところが、これらの従来の回路をICで構成し
ようとすると、一般に結合コンデンサ4はその容
量が大きくてIC内では作れないためにIC外に付
けざるを得ず、その接続のために端子ピンを2本
必要とする。また、前置増巾器1はそのゲインが
大きいためにDC安定化をはからねばならず、そ
の点からも外付コンデンサを必要とする。従つ
て、IC化には不適当なものであつた。
ようとすると、一般に結合コンデンサ4はその容
量が大きくてIC内では作れないためにIC外に付
けざるを得ず、その接続のために端子ピンを2本
必要とする。また、前置増巾器1はそのゲインが
大きいためにDC安定化をはからねばならず、そ
の点からも外付コンデンサを必要とする。従つ
て、IC化には不適当なものであつた。
そこで本発明はかかる従来の欠点を解消して、
IC化に最適なベースクリツプ回路を提供するこ
とを目的とするものである。
IC化に最適なベースクリツプ回路を提供するこ
とを目的とするものである。
本発明の一具体例を第4図に示す。8は前置増
幅器、9は後置増幅器、10はベースクリツプ回
路である。本回路においては、上記従来の欠点を
解決するために、差動アンプ構成の増巾器の一方
の入力端子にコンデンサ11を付加するようにす
ることにより、DC安定化とベースクリツプを同
時に行なうものであり、IC化の場合に端子ピン
12を1個設けるだけでよいようにしたものであ
る。
幅器、9は後置増幅器、10はベースクリツプ回
路である。本回路においては、上記従来の欠点を
解決するために、差動アンプ構成の増巾器の一方
の入力端子にコンデンサ11を付加するようにす
ることにより、DC安定化とベースクリツプを同
時に行なうものであり、IC化の場合に端子ピン
12を1個設けるだけでよいようにしたものであ
る。
以下、第4図に基づいて詳細に設明する。第
1,第2のトランジスタ13,14は差動増幅器
を構成するものであり、15,16はその負荷抵
抗、17,18はそのエミツタ抵抗である。抵抗
器19,20,21、トランジスタ22及びダイ
オード23は定電流源を構成する。
1,第2のトランジスタ13,14は差動増幅器
を構成するものであり、15,16はその負荷抵
抗、17,18はそのエミツタ抵抗である。抵抗
器19,20,21、トランジスタ22及びダイ
オード23は定電流源を構成する。
前置増幅器8から入力された入力信号は差動増
幅器の一方の入力に抵抗器24を介して入力し、
トランジスタ13のベースに入力信号とほぼ同様
の波形の信号を伝送する。一方、差動増幅器の他
方の入力端子には抵抗器25を介して入力する。
これらの抵抗器24及び25はトランジスタ13
及び14の入力インピーダンスに比べて充分小さ
いものとする。
幅器の一方の入力に抵抗器24を介して入力し、
トランジスタ13のベースに入力信号とほぼ同様
の波形の信号を伝送する。一方、差動増幅器の他
方の入力端子には抵抗器25を介して入力する。
これらの抵抗器24及び25はトランジスタ13
及び14の入力インピーダンスに比べて充分小さ
いものとする。
一方、このトランジスタ14のベースには互い
に逆方向にして並列接続した2個の第1,第2の
ダイオード26及び27の一端を接続する。すな
わち、ダイオード26のアノードとダイオード2
7のカソードとを接続する。それらのダイオード
26及び27の他端すなわちダイオード26のカ
ソードとダイオード27のアノードとには入力信
号を抵抗器28を介して印加し、かつ、それらの
ダイオード26,27と抵抗器28との接続点を
アースとの間にはコンデンサ11を接続してい
る。抵抗器28は抵抗器24及び25に比して充
分に大きい抵抗値のものであつて、コンデンサ1
1に入力信号の直流成分を充電するためのもので
ある。これにより、コンデンサ11の両端電圧は
入力信号の直流成分を示し、トランジスタ14の
ベースはダイオード26,27により常にその電
位よりダイオード26,27の順方向電圧降下以
内の変化しか与えられない。
に逆方向にして並列接続した2個の第1,第2の
ダイオード26及び27の一端を接続する。すな
わち、ダイオード26のアノードとダイオード2
7のカソードとを接続する。それらのダイオード
26及び27の他端すなわちダイオード26のカ
ソードとダイオード27のアノードとには入力信
号を抵抗器28を介して印加し、かつ、それらの
ダイオード26,27と抵抗器28との接続点を
アースとの間にはコンデンサ11を接続してい
る。抵抗器28は抵抗器24及び25に比して充
分に大きい抵抗値のものであつて、コンデンサ1
1に入力信号の直流成分を充電するためのもので
ある。これにより、コンデンサ11の両端電圧は
入力信号の直流成分を示し、トランジスタ14の
ベースはダイオード26,27により常にその電
位よりダイオード26,27の順方向電圧降下以
内の変化しか与えられない。
従つて、差動増幅器を構成するトランジスタ1
3,14の一方のトランジスタ13のベースには
入力信号と同様の信号が加えられ、他方のトラン
ジスタ14のベースには入力信号の直流成分の電
位よりダイオードの順方向電圧降下分以内の変化
しかしない波形が印加されているので、その差動
増幅器の入出力特性は第1図のような特性を満足
するベースクリツプ特性を示すものとなる。この
出力信号は負荷抵抗16より取り出す。また、コ
ンデンサ11はDC安定化の役目を果たす。前置
増巾器8よりの入力信号のDC成分が変動して
も、ベースクリツプ回路10の出力信号は差動増
幅器構成により常にそのDC成分の電位よりもダ
イオード26,27の順方向電圧降下分だけベー
スクリツプされたものとなり、その出力信号の
DC成分は変化しない。
3,14の一方のトランジスタ13のベースには
入力信号と同様の信号が加えられ、他方のトラン
ジスタ14のベースには入力信号の直流成分の電
位よりダイオードの順方向電圧降下分以内の変化
しかしない波形が印加されているので、その差動
増幅器の入出力特性は第1図のような特性を満足
するベースクリツプ特性を示すものとなる。この
出力信号は負荷抵抗16より取り出す。また、コ
ンデンサ11はDC安定化の役目を果たす。前置
増巾器8よりの入力信号のDC成分が変動して
も、ベースクリツプ回路10の出力信号は差動増
幅器構成により常にそのDC成分の電位よりもダ
イオード26,27の順方向電圧降下分だけベー
スクリツプされたものとなり、その出力信号の
DC成分は変化しない。
このように、第4図に示すベースクリツプ回路
は端子ピン12を1個設けるだけでコンデンサ1
1を接続でき、IC化に適した回路である。
は端子ピン12を1個設けるだけでコンデンサ1
1を接続でき、IC化に適した回路である。
以上詳述した通り、本発明によれば、最少の端
子ピンによつてコンデンサを接続することができ
てIC化に適し、しかも、動作が正確でかつ安定
なベースクリツプ回路を得ることができるもので
ある。
子ピンによつてコンデンサを接続することができ
てIC化に適し、しかも、動作が正確でかつ安定
なベースクリツプ回路を得ることができるもので
ある。
第1図はベースクリツプ回路の動作を説明する
ための入出力特性図、第2図a,bはその動作を
説明するための信号波形図、第3図は従来のベー
スクリツプ回路の回路図、第4図は本発明の一実
施例におけるベースクリツプ回路の回路図であ
る。 11……コンデンサ、12……端子ピン、13
……第1のトランジスタ、14……第2のトラン
ジスタ、24,25……抵抗、26……第1のダ
イオード、27……第2のダイオード、28……
抵抗。
ための入出力特性図、第2図a,bはその動作を
説明するための信号波形図、第3図は従来のベー
スクリツプ回路の回路図、第4図は本発明の一実
施例におけるベースクリツプ回路の回路図であ
る。 11……コンデンサ、12……端子ピン、13
……第1のトランジスタ、14……第2のトラン
ジスタ、24,25……抵抗、26……第1のダ
イオード、27……第2のダイオード、28……
抵抗。
Claims (1)
- 1 差動増幅器の一方の入力端子に第1のダイオ
ードのアノード及び第2のダイオードのカソード
を接続し、上記第1のダイオードのカソードと第
2のダイオードのアノードを共通に接続し、その
接続点とアースとの間にコンデンサを接続し、上
記コンデンサと上記第1,第2のダイオードとの
接続点に抵抗器を介して入力信号を印加し、上記
差動増幅器の上記一方の入力端子および上記差動
増幅器の他方の入力端子にもそれぞれ抵抗器を介
して上記入力信号を印加し、上記差動増幅器の出
力端子からベースクリツプした出力信号を取り出
すようにしたことを特徴とするベースクリツプ回
路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14841579A JPS5671316A (en) | 1979-11-15 | 1979-11-15 | Base clip circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14841579A JPS5671316A (en) | 1979-11-15 | 1979-11-15 | Base clip circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5671316A JPS5671316A (en) | 1981-06-13 |
JPS6253962B2 true JPS6253962B2 (ja) | 1987-11-12 |
Family
ID=15452273
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP14841579A Granted JPS5671316A (en) | 1979-11-15 | 1979-11-15 | Base clip circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5671316A (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS56129412A (en) * | 1980-03-13 | 1981-10-09 | Matsushita Electric Ind Co Ltd | Base clip circuit |
US7652466B2 (en) * | 2007-07-29 | 2010-01-26 | Advantest Corporation | Buffer circuit, amplifier circuit, and test apparatus |
-
1979
- 1979-11-15 JP JP14841579A patent/JPS5671316A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPS5671316A (en) | 1981-06-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6224975Y2 (ja) | ||
JPH0716142B2 (ja) | フィルター回路 | |
JPS614310A (ja) | レベルシフト回路 | |
JPS6253962B2 (ja) | ||
EP0478389B1 (en) | Amplifier having polygonal-line characteristics | |
JPS6378612A (ja) | レベルシフト回路 | |
JPH0527282B2 (ja) | ||
US4035738A (en) | Low noise amplifier | |
US4132907A (en) | Full wave rectifier circuit | |
KR970003719B1 (ko) | 증폭회로 | |
JPS5840370B2 (ja) | ゾウフクカイロ | |
US3533002A (en) | Operational amplifier providing low input current and enhanced high frequency gain | |
JPS6254244B2 (ja) | ||
US3246252A (en) | Two stage transistor progressive cascaded voltage amplifier | |
JP2831718B2 (ja) | ボルテージフォロワ回路 | |
JPS59185007A (ja) | フイ−ドバツク回路 | |
JPS6154289B2 (ja) | ||
JPS6043682B2 (ja) | 信号増幅器 | |
JP2724713B2 (ja) | 電力増幅器 | |
KR880002753Y1 (ko) | 임피던스 변환회로 | |
KR890007654Y1 (ko) | 공진 차동 증폭회로 | |
JP3000737B2 (ja) | 出力バッファ回路 | |
JPH0451787B2 (ja) | ||
JPH04343506A (ja) | 増幅回路 | |
JPH0529913A (ja) | レベル変換回路 |