JPS6240855U - - Google Patents

Info

Publication number
JPS6240855U
JPS6240855U JP1985131977U JP13197785U JPS6240855U JP S6240855 U JPS6240855 U JP S6240855U JP 1985131977 U JP1985131977 U JP 1985131977U JP 13197785 U JP13197785 U JP 13197785U JP S6240855 U JPS6240855 U JP S6240855U
Authority
JP
Japan
Prior art keywords
clock signal
sides
dot
element array
shift registers
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1985131977U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP1985131977U priority Critical patent/JPS6240855U/ja
Publication of JPS6240855U publication Critical patent/JPS6240855U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Dot-Matrix Printers And Others (AREA)
  • Printers Or Recording Devices Using Electromagnetic And Radiation Means (AREA)
  • Facsimile Heads (AREA)

Description

【図面の簡単な説明】
第1図は、この考案の実施例であるLEDアレ
イの駆動回路のブロツク図、第2図は、同LED
アレイの駆動回路の動作を説明するためのタイム
チヤート、第3図は、従来のLEDアレイの駆動
回路のブロツク図である。 1…LEDアレイ(素子アレイ)、2…LED
ドツト(ドツト)、3…入力端子、4…シフトレ
ジスタ、8…データ転送回路、7…フリツプフロ
ツプ回路。

Claims (1)

  1. 【実用新案登録請求の範囲】 一列に並ぶ各ドツトがそれぞれ独立した入力端
    子を有し、この入力端子が隣接する各ドツト毎に
    交互に両方向に振り分けて配置された素子アレイ
    と、この素子アレイの両側に配置され、クロツク
    信号により各ドツトの入力端子にそれぞれデータ
    を転送する2群のシフトレジスタとを有する素子
    アレイの駆動回路において、 共通の入力データを両側のシフトレジスタにそ
    れぞれ転送するデータ転送回路と、クロツク信号
    を分周し、この分周したクロツク信号の正転出力
    と反転出力とを両側のシフトレジスタに分けて送
    る分周回路とを設けたことを特徴とする素子アレ
    イの駆動回路。
JP1985131977U 1985-08-28 1985-08-28 Pending JPS6240855U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1985131977U JPS6240855U (ja) 1985-08-28 1985-08-28

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1985131977U JPS6240855U (ja) 1985-08-28 1985-08-28

Publications (1)

Publication Number Publication Date
JPS6240855U true JPS6240855U (ja) 1987-03-11

Family

ID=31030931

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1985131977U Pending JPS6240855U (ja) 1985-08-28 1985-08-28

Country Status (1)

Country Link
JP (1) JPS6240855U (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01127845U (ja) * 1988-02-23 1989-08-31

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01127845U (ja) * 1988-02-23 1989-08-31

Similar Documents

Publication Publication Date Title
JPS58113148U (ja) 複数の内部デ−タバスを備えたマイクロプロセツサ
JPS6240855U (ja)
JPS60150593U (ja) 平面表示板駆動装置
JPS587664U (ja) サ−マル・ラインプリンタ・ヘツド
JPS63108235U (ja)
JPS58161465A (ja) 記録制御方式
JPS5971732U (ja) 一次元アレイ化素子
JPS5972735U (ja) 一次元アレイ化素子
JPS6233096U (ja)
JPS62109522U (ja)
JPS60158110U (ja) レンジ切換付レベル表示装置
JPS59146139U (ja) ドライバ−ic実装型記録表示素子
JPS6253493U (ja)
JPS59149195U (ja) 表示駆動回路
JPS58122253U (ja) 表示装置
JPH01147441U (ja)
JPS61201141U (ja)
JPS61187131U (ja)
JPS60112831U (ja) デ−タ出力装置
JPS59169138U (ja) 高周波スイツチマトリクス
JPS63171827U (ja)
JPS6454102U (ja)
JPS6274347U (ja)
JPS58173155U (ja) 多行表示型表示パネル
JPS59141389U (ja) 表示体