JPS623355A - メモリ管理方式 - Google Patents
メモリ管理方式Info
- Publication number
- JPS623355A JPS623355A JP60142199A JP14219985A JPS623355A JP S623355 A JPS623355 A JP S623355A JP 60142199 A JP60142199 A JP 60142199A JP 14219985 A JP14219985 A JP 14219985A JP S623355 A JPS623355 A JP S623355A
- Authority
- JP
- Japan
- Prior art keywords
- space
- area
- logical
- mapping
- address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000007726 management method Methods 0.000 title claims description 16
- 238000013507 mapping Methods 0.000 claims description 19
- 238000010586 diagram Methods 0.000 description 6
- 238000006243 chemical reaction Methods 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
Landscapes
- Memory System Of A Hierarchy Structure (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の櫃要〕
オペレーティングシステム(=よる広い論理アドレス空
間とメモリ管理ユニットを具備する階層的な拡張計算機
において、論理アドレス空間を、マツピングを行うエリ
アと、マツピングを行わないエリアC二分割し1両エリ
アのいずれからでも同一のメモリ:ニアクセスできるよ
う(ニジたメモリ管理方式。
間とメモリ管理ユニットを具備する階層的な拡張計算機
において、論理アドレス空間を、マツピングを行うエリ
アと、マツピングを行わないエリアC二分割し1両エリ
アのいずれからでも同一のメモリ:ニアクセスできるよ
う(ニジたメモリ管理方式。
本発明は計算機のメモリ管理方式に関し、とく!:オペ
レーティングシステムによる階層的な拡張計算機のメモ
リ管理方式に関するものである。
レーティングシステムによる階層的な拡張計算機のメモ
リ管理方式に関するものである。
従来、オペレーティングシステム(以下O8という。)
(:よる階層的な拡張計算機のメモリ管理方式は、限ら
れた主記憶C;複数のプロセスを入れてスループットの
向上を図ること、また仮想的な大容量アドレス空間を効
率よく実現し、小容量のメモリ(二よっても大容量の計
算を実行できるようにすることを目的としている。
(:よる階層的な拡張計算機のメモリ管理方式は、限ら
れた主記憶C;複数のプロセスを入れてスループットの
向上を図ること、また仮想的な大容量アドレス空間を効
率よく実現し、小容量のメモリ(二よっても大容量の計
算を実行できるようにすることを目的としている。
一般(二この種計算機上において、利用可能なメモリは
すべてO8の管理下(二おかれ、プログラムの実行開始
時に、そのプログラムが必要とする論理アドレス空間(
以下論理空間と云う。)とページがロードされている物
理的な番地、すなわち物理アドレス空間(以下物理空間
という。)のマツピングを行うというメモリ管理方式が
とられている。
すべてO8の管理下(二おかれ、プログラムの実行開始
時に、そのプログラムが必要とする論理アドレス空間(
以下論理空間と云う。)とページがロードされている物
理的な番地、すなわち物理アドレス空間(以下物理空間
という。)のマツピングを行うというメモリ管理方式が
とられている。
第5図に従来方式の構成を模式的に示も図でMMUはメ
モリ管理ユニット(Memory Managemen
t Un&t)を示す。
モリ管理ユニット(Memory Managemen
t Un&t)を示す。
O8は計算機全体を管理するプログラムであり、たとえ
ばユーザ作成のプログラムの実行を制御したり、また各
種のサービスを行ったりするプログラムである。O8は
常g二物理空間のメモリ上に存在しており、かつ各ユー
ザ作成プログラムにとって同一の論理空間に存在しなけ
ればならない。
ばユーザ作成のプログラムの実行を制御したり、また各
種のサービスを行ったりするプログラムである。O8は
常g二物理空間のメモリ上に存在しており、かつ各ユー
ザ作成プログラムにとって同一の論理空間に存在しなけ
ればならない。
第6図に従来のメモリ管理方式を説明する一例を模式的
に示す。第6図でA、B、Cはユーザが作成するプログ
ラムで、それぞれのプログラムはともにO8の管理、丁
なわちO8のサービスを受けるためC二、プログラムA
、B、Cそれぞれは論理空間r;O8の領域を持つこと
が必要である。このときO8は、一般に0番地付近にお
かれるからユーザプログラムはO番地付近を避けて設定
されなければならな、い。第6図の例では、ユーザの作
成するプログラムA、EおよびCはそれぞれ1000番
地から設定した状態を示している。
に示す。第6図でA、B、Cはユーザが作成するプログ
ラムで、それぞれのプログラムはともにO8の管理、丁
なわちO8のサービスを受けるためC二、プログラムA
、B、Cそれぞれは論理空間r;O8の領域を持つこと
が必要である。このときO8は、一般に0番地付近にお
かれるからユーザプログラムはO番地付近を避けて設定
されなければならな、い。第6図の例では、ユーザの作
成するプログラムA、EおよびCはそれぞれ1000番
地から設定した状態を示している。
従来のメモリ管理方式では、O8の機能アップのためサ
イズが大きくなったとき、第7図(:模式的(二示した
ように、ユーザが作成するプログラムの位置tずら丁必
要がでてくる。然し実際上、ユーザの作成する全プログ
ラムに対してこの処置をとることはほとんどできないと
いう問題がある。
イズが大きくなったとき、第7図(:模式的(二示した
ように、ユーザが作成するプログラムの位置tずら丁必
要がでてくる。然し実際上、ユーザの作成する全プログ
ラムに対してこの処置をとることはほとんどできないと
いう問題がある。
また、従来のメモリ管理方式では、O8とユーザエリア
の境が明確でないので、ユーザの作成するプログラムか
らのアクセスを禁止するため論理空間にプロテクトtか
CするのC二不自由である。
の境が明確でないので、ユーザの作成するプログラムか
らのアクセスを禁止するため論理空間にプロテクトtか
CするのC二不自由である。
さらに、ユーザが独自のI10装置を作成し、組み込ん
だときなどは、その組み込んだ物理空間を直接アクセス
しなければならないが、全論理空間がMMU f介する
従来の方式では、ユーザ独自のI10装置によるプログ
ラムに対して、どの物理空間が割り当てられているか解
らないため、直接物理空間を指定してアクセスすること
はできないといった実際のメモリ管理上の問題がある。
だときなどは、その組み込んだ物理空間を直接アクセス
しなければならないが、全論理空間がMMU f介する
従来の方式では、ユーザ独自のI10装置によるプログ
ラムに対して、どの物理空間が割り当てられているか解
らないため、直接物理空間を指定してアクセスすること
はできないといった実際のメモリ管理上の問題がある。
本発明は従来の問題点を解決するため、広い論理空間と
MMUを備えた計算機の論理空間を、マツピングを行う
エリアと、マツピングを行わない二リアC二分割し、ど
ちらのエリアからも同一のメモリの物理空間をアクセス
する構成としたことを特徴としている。
MMUを備えた計算機の論理空間を、マツピングを行う
エリアと、マツピングを行わない二リアC二分割し、ど
ちらのエリアからも同一のメモリの物理空間をアクセス
する構成としたことを特徴としている。
本発明は、論理空間ンマッピングを行うエリアおよびマ
ツピングを行わないエリアに分割し、どちらのエリアか
らでも同一のメモリの物理空間をアクセスできるように
したので、実メモリ上では0番地より存在するOSヲ、
マツピングを行わない分割した論理空間部分の先頭にお
くことができ、ユーザ作成プログラムを論理空間上のO
番地より自由に作成でき、またマツピングを行わない論
理空間部分はプロテクトを自由(二かけることができる
。以下実施例C;より説明する。
ツピングを行わないエリアに分割し、どちらのエリアか
らでも同一のメモリの物理空間をアクセスできるように
したので、実メモリ上では0番地より存在するOSヲ、
マツピングを行わない分割した論理空間部分の先頭にお
くことができ、ユーザ作成プログラムを論理空間上のO
番地より自由に作成でき、またマツピングを行わない論
理空間部分はプロテクトを自由(二かけることができる
。以下実施例C;より説明する。
第1図に本発明の方式構成を模式的(二示す。論理空間
tマツピングを行う前半とマツピングを行わない後半(
二等分割する。また物理空間の容量は、論理空間の1/
2以下とする。
tマツピングを行う前半とマツピングを行わない後半(
二等分割する。また物理空間の容量は、論理空間の1/
2以下とする。
論理空間のマツピングを行う前半にアクセスすると、M
MU y通して物理空間のく実アドレス)は論理空間の
(論理アドレス)1;対し く実アドレス)−fAc論理アドレス)で示される実ア
ドレスにアクセスする。ただしf。
MU y通して物理空間のく実アドレス)は論理空間の
(論理アドレス)1;対し く実アドレス)−fAc論理アドレス)で示される実ア
ドレスにアクセスする。ただしf。
は、プログラムA(二対する変換ルールを示す。またど
のfxyt使用するか、丁なわち現在どのプログラムが
実行中であるかはO8が指定する。
のfxyt使用するか、丁なわち現在どのプログラムが
実行中であるかはO8が指定する。
一方、マツピングを行わない論理空間の後半1ニアクセ
スすると、物理空間の(実アドレス)は論理空間の(論
理アドレス)に対し く実アドレス)−(論理アドレス)−1/2(論理アド
レス)で示される実アドレス1;アクセスする。
スすると、物理空間の(実アドレス)は論理空間の(論
理アドレス)に対し く実アドレス)−(論理アドレス)−1/2(論理アド
レス)で示される実アドレス1;アクセスする。
第2図(二具体的な本発明の詳細な説明する実施例を模
式的C:示す。本実施例では、論理空間が16進で10
,000,000バイトのとき、論理空間のうちMMU
を介して物理空間のメモリCニアクセスするのは0〜7
FFFFFF番地、MUυ′を介せずにアクセスする
のは8,000,000〜FFFFFFFF香地である
。このとき論理空間の1000番地にアクセスすると、
変換ルールf、 (tooo)に従った物理空間Cニア
クセスし、また論理空間AO01000番地にアクセス
すると、物理空間のAOOl 0[)0−800000
0 = 2001000番地にアクセスする。
式的C:示す。本実施例では、論理空間が16進で10
,000,000バイトのとき、論理空間のうちMMU
を介して物理空間のメモリCニアクセスするのは0〜7
FFFFFF番地、MUυ′を介せずにアクセスする
のは8,000,000〜FFFFFFFF香地である
。このとき論理空間の1000番地にアクセスすると、
変換ルールf、 (tooo)に従った物理空間Cニア
クセスし、また論理空間AO01000番地にアクセス
すると、物理空間のAOOl 0[)0−800000
0 = 2001000番地にアクセスする。
第5図C二本発明(二よるメモリ管理方式の他の実施例
を説明する模式図を示す。本実施例では、O8は物理空
間の実メモリ上ではOf地より存在するが、論理空間上
ではマツピングを行わない後半のエリア部分の先頭にお
くことができる。したがって論理空間上で、ユーザの作
成するプログラムAは0番地より自由(二作成できる。
を説明する模式図を示す。本実施例では、O8は物理空
間の実メモリ上ではOf地より存在するが、論理空間上
ではマツピングを行わない後半のエリア部分の先頭にお
くことができる。したがって論理空間上で、ユーザの作
成するプログラムAは0番地より自由(二作成できる。
またO8の拡張もユーザの作成するプログラムAとは無
関係に行プことができる。
関係に行プことができる。
第4図に本発明によるメモリ管理方式のさら(=別の実
施例を説明する模式図を示す。一般にO8の部分は重要
であるため、ユーザが作成するプログラムからはアクセ
スできないようにプロテクトをかけることがある。本実
施例は、論理空間のマツピングを行わない後半のエリア
を丁べてユーザに対してプロテクトをかけることにより
、論理空間のマツピングを行った前半のエリアはMMU
=2介していることから、プロテクトvかけたマツピン
グを行わない論理空間の後半のエリアはユーザの作成す
るプログラムの暴走から物理空間の実メモリを保護する
ことができる。
施例を説明する模式図を示す。一般にO8の部分は重要
であるため、ユーザが作成するプログラムからはアクセ
スできないようにプロテクトをかけることがある。本実
施例は、論理空間のマツピングを行わない後半のエリア
を丁べてユーザに対してプロテクトをかけることにより
、論理空間のマツピングを行った前半のエリアはMMU
=2介していることから、プロテクトvかけたマツピン
グを行わない論理空間の後半のエリアはユーザの作成す
るプログラムの暴走から物理空間の実メモリを保護する
ことができる。
またユーザが独自のIル装置を作成し、組み込んだとき
など、物理空間に直接アクセスする必要がある。この場
合、本実施例のように、マツピングを行わない論理空間
の後半のエリアにか(すたプロテクトの範囲を操作する
こと(二より、ユーザ独自のI10装置により作成する
プログラムから直接物理空間にアクセスすることもでき
る。
など、物理空間に直接アクセスする必要がある。この場
合、本実施例のように、マツピングを行わない論理空間
の後半のエリアにか(すたプロテクトの範囲を操作する
こと(二より、ユーザ独自のI10装置により作成する
プログラムから直接物理空間にアクセスすることもでき
る。
以上述べたよう(二、本発明(;よれば論理空間tマツ
ピングを行うエリアと行わないエリアシ二分割し、いず
れのエリアからでも同一のメモリヲアクセスできるので
、ユーザの作成するプログラムを論理空間上の0番地か
ら自由(二作成でき、またマツピングを行わない論理空
間のエリア部分に、ユーザの作成するプログラムからO
8の部分をアクセスするの?禁止するためのプロテクト
tかけることにより、ユーザの作成するプログラムの暴
走から実メモリを保護することができ、さら1ニプロテ
クトを操作することにより、ユーザ独自のI10装置に
より作成するプログラムから直接物理空間1ニアクセス
できるといった多様のメモリ管理方式を実現できる。
ピングを行うエリアと行わないエリアシ二分割し、いず
れのエリアからでも同一のメモリヲアクセスできるので
、ユーザの作成するプログラムを論理空間上の0番地か
ら自由(二作成でき、またマツピングを行わない論理空
間のエリア部分に、ユーザの作成するプログラムからO
8の部分をアクセスするの?禁止するためのプロテクト
tかけることにより、ユーザの作成するプログラムの暴
走から実メモリを保護することができ、さら1ニプロテ
クトを操作することにより、ユーザ独自のI10装置に
より作成するプログラムから直接物理空間1ニアクセス
できるといった多様のメモリ管理方式を実現できる。
第1図は本発明の方式構成図、第2図乃至第4図は本発
明の詳細な説明する図、第5図は従来のメモリ管理方式
構成を説明Tる図、第6図および第7図は従来の方式を
具体例で説明する図である。
明の詳細な説明する図、第5図は従来のメモリ管理方式
構成を説明Tる図、第6図および第7図は従来の方式を
具体例で説明する図である。
Claims (1)
- 【特許請求の範囲】 広い論理アドレス空間とメモリ管理ユニットを具備する
計算機において、 該論理アドレス空間を、マッピングを行うエリアと、マ
ッピングを行わないエリアに分割し、該マッピングを行
うエリアおよび該マッピングを行わないエリアのいずれ
からでも同一のメモリをアクセスする ことを特徴とするメモリ管理方式。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP60142199A JPS623355A (ja) | 1985-06-28 | 1985-06-28 | メモリ管理方式 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP60142199A JPS623355A (ja) | 1985-06-28 | 1985-06-28 | メモリ管理方式 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS623355A true JPS623355A (ja) | 1987-01-09 |
Family
ID=15309693
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP60142199A Pending JPS623355A (ja) | 1985-06-28 | 1985-06-28 | メモリ管理方式 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS623355A (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH04101887U (ja) * | 1991-02-13 | 1992-09-02 | 株式会社クボタ | 離脱防止管継手 |
-
1985
- 1985-06-28 JP JP60142199A patent/JPS623355A/ja active Pending
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH04101887U (ja) * | 1991-02-13 | 1992-09-02 | 株式会社クボタ | 離脱防止管継手 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US6363385B1 (en) | Method and apparatus for making independent data copies in a data processing system | |
| EP0238158B1 (en) | Copy-on-write segment sharing in a virtual memory, virtual machine data processing system | |
| US5481688A (en) | Information processing system having an address translation table loaded with main/expanded memory presence bits | |
| JPH0552540B2 (ja) | ||
| KR20020080458A (ko) | 가상 디스크 드라이브를 이용한 저장 시스템의 물리적섹터의 파티션 재생성 방법, 데이터 처리 장치 및 데이터저장 장치 | |
| US5875487A (en) | System and method for providing efficient shared memory in a virtual memory system | |
| US6836836B2 (en) | Memory protection control device and method | |
| US5940869A (en) | System and method for providing shared memory using shared virtual segment identification in a computer system | |
| HK7995A (en) | Method of operating a multi-processor system for the transfer of data between processor units | |
| JPS6184755A (ja) | デ−タ処理システム | |
| JPS623355A (ja) | メモリ管理方式 | |
| JPH07210438A (ja) | ファイル管理方法 | |
| JPS6220583B2 (ja) | ||
| JPS5856058A (ja) | 仮想計算機システムcp常駐ボリユ−ムのdasd共用管理方式 | |
| JP2828252B2 (ja) | ファイルアクセス制御方式 | |
| JPH0241772B2 (ja) | ||
| JPS61221842A (ja) | コンピユ−タ・システム | |
| JP2541287B2 (ja) | システム共用制御ブロック制御方式 | |
| JPS6221140B2 (ja) | ||
| JPH04130553A (ja) | 電子計算機 | |
| JPH04114227A (ja) | 固定ディスク装置の論理ブロック分割方法 | |
| JPH03252809A (ja) | ファイル編成装置 | |
| JPH0289119A (ja) | データ処理装置 | |
| JPH07175602A (ja) | ハードディスクエミュレータ | |
| JPH06259319A (ja) | 拡張メモリプログラム利用機能 |