JPH0289119A - データ処理装置 - Google Patents

データ処理装置

Info

Publication number
JPH0289119A
JPH0289119A JP24000888A JP24000888A JPH0289119A JP H0289119 A JPH0289119 A JP H0289119A JP 24000888 A JP24000888 A JP 24000888A JP 24000888 A JP24000888 A JP 24000888A JP H0289119 A JPH0289119 A JP H0289119A
Authority
JP
Japan
Prior art keywords
memory
ram disk
command
input
disk memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP24000888A
Other languages
English (en)
Inventor
Toshio Toyoda
豊田 俊夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP24000888A priority Critical patent/JPH0289119A/ja
Publication of JPH0289119A publication Critical patent/JPH0289119A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [発明の目的] (産業上の利用分野) この発明はデータ処理装置に関し、特に内部メモリの一
部を仮想的に外部ディスクメモリとして使用できるデー
タ処理装置に関する。
(従来の技術) パーソナルコンピュータ等のデータ処理装置においては
、メモリに対するアクセス速度を向上させるために、内
部メモリの一部をフロッピーディスクやハードディスク
等の外部ディスクメモリとして使用することが多い。こ
れは内部メモリの所定の記憶領域に外部ディスクメモリ
に相当する記憶形式を設定することにより実現できる。
この記憶形式が設定された内部メモリの記憶領域は、R
AMディスクメモリと称される。
ところが、従来のデータ処理装置では、その内部メモリ
に対するRAMディスクメモリの割当てはオペレーショ
ンプログラムの起動時にしか行なうことができなかった
。このため、内部メモリの所定領域にRAMディスクメ
モリを一旦割当てると、オペ−シランシステムを再起動
させない限りそのRAMディスクメモリの記憶形式を変
更したり、その割当てを取消すことができない。通常、
オペレーティングシステムの起動には比較的多くの時間
が必要になるため、このようなオペレーティングシステ
ムの再起動はデータ処理効率を低下させる原因となる。
(発明が解決しようとする課題) この発明は前述の事情に鑑みてなされたもので、従来で
はオペレーションシステムの起動時にしか内部メモリに
RAMディスクメモリを割当てることができなかった点
を改善し、オペレーションシステムを再起動することな
くRAMディスクメモリの記憶形式の変更および割当て
の取消しを行なえるようにし、データ処理効率の高いデ
ータ処理装置を提供することを目的とする。
[発明の構成コ (課題を解決するだめの手段) この発明は、内部メモリの所定の記憶領域にRAMディ
スクメモリを割当て、その記憶領域を仮想的に外部ディ
スクメモリとして使用するデータ処理装置において、コ
マンドおよびデータを入力する入力手段と、前記入力手
段からの入力コマンドがRAMディスク設定コマンドの
時に、内部メモリの所定の記ta fJi域に前記入力
手段からの入力データに応じた記憶形式のRAMディス
クメモリを割当て、前記入力手段からの入力コマンドが
RAMディスク解除コマンドの時に、前記RAMディス
クメモリの割当てを解除するメモリ制御手段とを具備し
、前記内部メモリに割当てられるRAMディスクメモリ
の記憶形式が前記入力コマンドおよび入力データによっ
て変更されるように構成されていることを特徴とする。
(作用) このデータ処理装置にあっては、入力手段から入力され
るコマンドおよびデータによってRAMディスクメモリ
の記憶形式の設定や、そのRAMディスクメモリの割当
て解除を行なうことができるため、オペレーションシス
テムを再起動することなく内部メモリの使用形態を適宜
変更することができる。したがって、データ処理装置の
データ処理効率を向上させることができる。
(実施例) 以下、図面を参照してこの発明の詳細な説明する。
第1図にこの発明の一実施例に係るデータ処理装置を示
す。図において、11はメモリI2に格納されるプログ
ラムに従ってこの装置全体の制御を司るCPUであり、
このCPUIIはシステムバスを介してメモリ12、キ
ーボードコントローラ13および外部メモリコントロー
ラ15に接続されている。
キーボードコントローラ13は、CPU11の制御の下
にキーボード14による入力処理を制御する。このキー
ボード14からは、後述するRAMディスク設定コマン
ド、およびRAMディスク解除コマンドを含む各種コマ
ンドや、データが入力される。
外部メモリコントローラ15は、CPUIIの制御の下
に外部ディスクメモリ1Bの書込みおよび読み出し動作
を制御する。この外部ディスクメモリIGは、えばフロ
ッピーディスクやハードディスク等よりなる。
メモリ12はRAMエリアを含んでおり、このRAMエ
リアには第2図に示すようなプログラムが格納される。
第2図(A)にはメモリ12のRAMエリアにRAMデ
ィスクメモリを割当てる前の状態が示されており、°ま
た第2図(B)にはRAMディスク、メモリが割当てら
れた時の状態が示されている。第2図(A)において、
21はオペレーティングシステムが格納される記憶領域
であり、このオペ−レーティングシステムによって他の
プログラムを管理する。22はRAMディスクドライバ
が格納される記憶領域であり、このRA Mディスクド
ライバはメモリ12に対するRAMディスクメモリ割当
てや、そのRAMディスクメモリへのアクセスの実行を
制御する。23はコマンドインタプリタが格納される記
憶領域であり、このコマンドインタプリタはオペレーテ
ィングシステムおよびRAMディスクドライバに含まれ
る各種コマンドの解析および実行を行なうと共に、アブ
リケーションプログラムの起動を行なう。領域24は空
き領域であり、メモリ【2にRA Mディスクメモリを
割当てる前はこの領域全体がアプリケーションプログラ
ム格納用として使用される。メモリ12にRAMディス
クメモリを割当てると、第2図(B)に示すようにRA
Mディスクメモリデータ保存エリア25が設定される。
記憶領域22に格納されているRAMディスクドライバ
は、第3図に示すようにDI −DIOの種々のRAM
ディスク情報を有している。このRAMディスク情報は
、第1図に示したような例えばフロッピーディスクやハ
ードディスク等の外部ディスクメモリ16と同等の記憶
形式をメモリ12内に定義するための内容を含んでいる
。すなわち、情報DIはセクタサイズ、D2は一度に読
み/書きするセクタ数、D3は予約済セクタ数、D4は
ファイル割振りテーブル数、D5はルートディレクトリ
のエントリ数、D6はディスクメモリの総セクタ数、D
Iは媒体識別コード、D8はファイル割振りテーブルの
セクタ数、D9は1トラック当りのセクタ数、DlOは
ディスクヘッドの数を示している。このようなRAMデ
ィスク情報情報−1〜DIQて、メモリ12に割当てる
RAMディスクメモリの記憶形式が定義される。
次に、第4図のフローチャートを参照してCPUIIに
よるRAMディスク割当て処理を説明する。電源が投入
されると、まずステップAlにおいてオペレーティング
システムがメモリ12に読込まれる。次に、ステップA
2においてメモリ12にRAMディスクを設定するか否
かの判断がなされ、特定のファイルにその指定がある場
合にはステップA3の処理がなされ、指定がない場合は
ステップA4の処理がなされる。ステップA4では、R
AMディスクドライバがメモリ12に読込まれ、装置番
号が設定される。すなわち、ここではRAMディスクメ
モリの書込み形式を決定するために、前述したRAMデ
ィスク情報DI −DIOにそれぞれ所定のパラメータ
が与えられる。ステップA4では、コマンドインクブリ
タがメモリ12に読み込まれ、オペレーティングシステ
ムのコマンドの解析および実行がなされると共に、メモ
リ12にRAMディスクドライバが設定されている場合
はそのプログラムを起動する。したがって、RAMディ
スクメモリの割当てが指定されている場合には、ステッ
プA3に設定されたRAMディスク情報に対応した書込
み形式Q RA Mディスクメモリがメモリ12の空き
領域に割当てられる。このようなステップAl−A4に
よる初期化動作が実行された後は、ステップA5でキー
ボード14から各種コマンドが入力される。
この入力コマンドはステップA(iで検出され、RAM
ディスク設定コマンドかRAMディスク解除コマンドの
場合にはステップA7の処理が実行され、その他のコマ
ンドの時はステップ八8でそのコマンドに対応する処理
またはアプリケーションプログラムに従った処理が実行
される。
ステップA7においては、入力コマンドがRAMディス
クメモリ設定コマンドの場合に、前述したステップA3
と同様のRAMディスク割当て処理が実行される。すな
わち、RAMディスク情報がキーボード14からの入力
データにより与えられ、それに対応した書込み形式のR
AMディスクメモリがメモリ12に割当てられる。この
RAMディスクメモリへのその後のアクセスはRAMデ
ィスクドライバに従って実行される。一方、入力コマン
ドがRAMディスク解除コマンドの場合は、RAMディ
スクメモリの割当てが解除され、第2図(A)に示した
ようにメモリ12の空き領域24を全てアプリケーショ
ンプログラム格納用として使用できる状態になる。これ
らステップA8−A8の処理は、ステップA5のキーボ
ード14によるコマンド入力処理毎に行われる。したが
って、ステップAt−A4の初期化処理を伴うことなく
、RAMディスクメモリの書込み形式の変更や、割当て
の解除をキーボード14の操作により実行することがで
きる。
[発明の効果] 以上のように、この発明によれば、キーボードから入力
されるコマンドおよびデータによってRAMディスクメ
モリの記憶形式の設定や、そのRAMディスクメモリの
割当て解除を行なうことができる。したがって、オペレ
ーションシステムを再起動することなく内部メモリの使
用形態を適宜変更することができ、データ処理装置のデ
ータ処理効率を向上させることができる。
【図面の簡単な説明】
第1図はこの発明の一実施例に係るデータ処理装置の構
成を示すブロック図、第2図は第1図に示したデータ処
理装置に設けられるメモリのプログラム内容を示す図、
第3図は第2図に示したメモリに格納されるプログラム
のRAMディスク情報を説明する図、第4図は第1図に
示したデータ処理装置に設けられたCPUによるRAM
ディスクメモリ割当ての処理動作を説明するためのフロ
ーチャートである。 11・・・CPU、12・・・メモリ、13・・・キー
ボードコントローラ、14・・・キーボード、15・・
・外部メモリコントローラ、16・・・外部ディスクメ
モリ。 (A) (B) 出願人代理人 弁理士 鈴江武彦

Claims (1)

  1. 【特許請求の範囲】 内部メモリの所定の記憶領域にRAMディスクメモリを
    割当て、その記憶領域を仮想的に外部ディスクメモリと
    して使用するデータ処理装置において、 コマンドおよびデータを入力する入力手段と、前記入力
    手段からの入力コマンドがRAMディスク設定コマンド
    の時に、内部メモリの所定の記憶領域に前記入力手段か
    らの入力データに応じた記憶形式のRAMディスクメモ
    リを割当て、前記入力手段からの入力コマンドがRAM
    ディスク解除コマンドの時に、前記RAMディスクメモ
    リの割当てを解除するメモリ制御手段とを具備し、前記
    内部メモリに割当てられるRAMディスクメモリの記憶
    形式が前記入力コマンドおよび入力データによって変更
    されるように構成されていることを特徴とするデータ処
    理装置。
JP24000888A 1988-09-26 1988-09-26 データ処理装置 Pending JPH0289119A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP24000888A JPH0289119A (ja) 1988-09-26 1988-09-26 データ処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP24000888A JPH0289119A (ja) 1988-09-26 1988-09-26 データ処理装置

Publications (1)

Publication Number Publication Date
JPH0289119A true JPH0289119A (ja) 1990-03-29

Family

ID=17053093

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24000888A Pending JPH0289119A (ja) 1988-09-26 1988-09-26 データ処理装置

Country Status (1)

Country Link
JP (1) JPH0289119A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02299015A (ja) * 1989-05-15 1990-12-11 Seiko Epson Corp 情報処理装置
JP2007299400A (ja) * 2006-05-01 2007-11-15 Internatl Business Mach Corp <Ibm> ランタイム・メモリー実行可能分離のための方法、コンピュータ・プログラム、及びデータ処理システム(ランタイム・メモリー実行可能分離のための方法及び装置)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02299015A (ja) * 1989-05-15 1990-12-11 Seiko Epson Corp 情報処理装置
JP2007299400A (ja) * 2006-05-01 2007-11-15 Internatl Business Mach Corp <Ibm> ランタイム・メモリー実行可能分離のための方法、コンピュータ・プログラム、及びデータ処理システム(ランタイム・メモリー実行可能分離のための方法及び装置)
US8695102B2 (en) 2006-05-01 2014-04-08 International Business Machines Corporation Controlling execution of executables between partitions in a multi-partitioned data processing system

Similar Documents

Publication Publication Date Title
US4984149A (en) Memory access control apparatus
US5526523A (en) Interface between operating system and operating system extension
US5546585A (en) Personal computer system with start-up capability from an external mass storage device
JP4886866B2 (ja) 主記憶装置へのアクセスを高速化する方法および記憶装置システム
JPH08147202A (ja) 書換え可能なromファイル装置
JPS61190638A (ja) 仮想計算機のフアイル制御方式
US10268592B2 (en) System, method and computer-readable medium for dynamically mapping a non-volatile memory store
ITTO20000032A1 (it) Sistema e procedimento per dare inizio al funzionamento di un sistemaelaboratore.
JP2005196793A (ja) メモリを予約するための方法、システム、および製品
JP3627915B2 (ja) ブートブロックフラッシュメモリ制御回路、およびそれを備えたicメモリカードと半導体記憶装置、並びにブートブロックフラッシュメモリの消去方法
JP2000163291A (ja) コンピュ―タ読取り可能媒体を準備するためのコンピュ―タシステムおよび方法
JPH0289119A (ja) データ処理装置
JP2000163255A (ja) コンピュ―タ読取り可能媒体にアクセスするためのコンピュ―タシステムおよび方法
US5511206A (en) Microprocessor based computer with virtual memory space in overwritable memory
JPH04133117A (ja) 情報処理装置
JP2000222285A (ja) メモリー電力管理装置
JP2990609B2 (ja) 計算機システム
JP2746978B2 (ja) 書き込み保護機構付き外部記憶装置
JPS61245253A (ja) 仮想計算機の入出力制御方式
JPS6329861A (ja) Ipl制御方式
JPH06175917A (ja) フラッシュメモリ
JPH11249937A (ja) コンピュータシステム
JPH05298030A (ja) 外部記憶装置制御方法
JPH02270032A (ja) ローディング方式
JPH0235333B2 (ja)